国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

碳納米管+RRAM+ILV 3DIC緣起!會否改變半導體行業(yè)?

MWol_gh_030b761 ? 來源:YXQ ? 2019-08-05 15:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

日前,麻省理工學院助理教授Max Shulaker在DARPA電子復興倡議(ERI)峰會上展示了一塊碳納米管+RRAM通過ILV技術堆疊的3DIC晶圓。這塊晶圓的特殊意義在于,它是碳納米管+RRAM +ILV 3DIC技術第一次正式經由第三方foundry(SkyWater Technology Foundry)加工而成,代表著碳納米管+RRAM +ILV 3DIC正式走出學校實驗室走向商業(yè)化和大規(guī)模應用。

碳納米管+RRAM+ILV 3DIC緣起

我們先從3DIC談起。隨著摩爾定律逐漸接近瓶頸,之前靠半導體工藝制程縮小來實現芯片性能提升的做法已經越來越困難。為了解決這一問題,半導體行業(yè)提出了使用高級封裝配合異構計算的方法來繼續(xù)提升芯片系統性能。傳統的通用型芯片試圖使用一塊通用處理器去解決所有應用問題,因此在摩爾定律接近失效處理器性能增長變慢的今天難以滿足應用的需求;而在高級封裝配合異構計算的范式下,多塊芯片緊密集成在一個封裝內,每塊芯片都針對專門應用量身定制,因此能高效且有針對性地處理應用,從而滿足應用場景的需求。3DIC就是這種高級封裝技術的一種,使用3DIC可以將多塊芯片堆疊在一起,并且使用TSV技術來實現芯片間高速高效數據通信。當使用3DIC的時候,芯片間的距離較近,互聯線密度較大且可以實現高速信號傳輸,因此通過把處理器芯片和內存芯片封裝在一起可以實現處理器-內存的高速互聯,從而解決內存存取瓶頸(內存墻)問題,大大提升芯片系統的整體性能。

通過上述分析,我們可以看到3DIC的關鍵在于如何實現高密度芯片間互聯,而這也是本文的主角——碳納米管+RRAM+ILV 3DIC的主要突破。傳統的TSV 3DIC中,不同芯片堆疊在一起并使用TSV來實現互聯,而TSV互聯線的間距在10微米左右。與TSV 3DIC相對,碳納米管+RRAM+ILV 3DIC并沒有制造多塊芯片并且用封裝堆疊,而是在一塊晶圓上直接實現多塊芯片(單片3DIC)。這是如何實現的呢?我們知道,傳統的芯片的制造過程是首先制造出有源區(qū),然后在有源區(qū)的上方再做多層金屬互聯,每次完成一層金屬互聯后會在其上方沉積一層絕緣的層間介電層(inter-layer dielectric, ILD),然后在ILD層之上再次生長金屬互聯層,以此類推直到完成十數層金屬互聯為止。同時,在不同的金屬層之間可以通過金屬層間通孔(inter-layer via, ILV)來實現層間互聯。而碳納米管+RRAM+ILV 3DIC的實現方法有點類似傳統芯片上金屬互聯的制造方法:在底層標準CMOS有源區(qū)制造完成后,在其上面不僅僅是制造金屬互聯,還制造碳納米管和RRAM,例如Max Shulaker在2017年的Nature論文中就實現了NMOS有源區(qū)->ILD+ILV->碳納米管層->ILD+ILV->RRAM->ILD+ILV->碳納米管層。這樣一來就可以在一塊晶圓上實現多層晶體管堆疊3DIC,而無須借助封裝技術。更重要的是,使用ILV技術來實現3DIC的互聯密度極大,可以輕松達到幾十納米,從而大大提高整體芯片系統的性能。

為什么使用碳納米管和RRAM?其中的原因除了碳納米管和RRAM能實現超越傳統CMOS晶體管/Flash內存的性能和能效比之外,更重要的原因是ILV工藝的溫度必須控制在400度以內,否則會損害其他層的邏輯。而碳納米管和RRAM可以兼容低溫工藝,因此能和ILV實現完美結合;相反傳統硅CMOS工藝需要的溫度高達1000度,因此只能作為3DIC中的最底層。

DARPA ERI峰會上的最新發(fā)布

本周麻省理工學院助理教授Max Shulaker在DARPA ERI峰會上展示碳納米管+RRAM+ILV 3DIC晶圓時,收獲了觀眾熱烈的掌聲。如前所述,Shulaker在2017年已經在實驗室的foundry中完成了碳納米管+RRAM+ILV 3DIC的原型制備并發(fā)表了Nature論文,而這次展示的晶圓則是在碳納米管+RRAM+ILV 3DIC第一次在第三方Foundry(SkyWater Technology)制備成功。

Shulaker教授周二在底特律告訴數百名工程師:“這個晶圓是在上周五制造的,它是Foundry廠生產出來的第一個單片3DIC”。這塊在第三方Foundry制備的碳納米管+RRAM+ILV 3DIC 得到了DARPA的3DSoC項目支持,該項目意在使得3DIC技術獲得進一步突破,最終目標是讓使用90nm半導體特征尺寸的3DIC系統與現在使用最先進7納米工藝的芯片相比,具有50倍的性能優(yōu)勢。該項目只有一年左右的歷史,但在其3到5年的運行結束時,DARPA想要做到的是,制造5000萬個邏輯門的芯片,4千兆字節(jié)的非易失性存儲器,邏輯層之間互聯密度達到每平方毫米900萬個互連,總互聯數據率達到50Tb/s,而互聯的能效比達到 2pJ/bit。

Shulaker教授周二所展示的3DIC系統尚不能做到這一切,但這是一個重要里程碑。他說:"我們與Skywater Technology Foundry和其他合作伙伴一道,徹底改變了我們制造這一技術的方式,將這一技術從僅在我們的學術實驗室工作的技術轉變?yōu)槟軌蚨夷壳耙呀浽诿绹鳩oundry廠的商業(yè)制造設施中工作的技術。"

目前SkyWater Technology用來生產碳納米管+RRAM+ILV 3DIC的工藝是90納米工藝,未來可望能實現更小的特征尺寸,從而實現更高的性能。此外,在工藝良率達到量產標準后,SkyWater將會提供PDK。在此基礎上,Skywater將能夠圍繞碳納米管+RRAM+ILV 3DIC的流程建立業(yè)務,并將該技術授權給其他代工廠。

碳納米管+RRAM+ILV 3DIC是否會改變半導體行業(yè)?

碳納米管+RRAM+ILV 單片3DIC能提供遠高于TSV的互聯密度,從而為3DIC帶來進一步的性能突破。然而,碳納米管+RRAM+ILV 3DIC想要進入主流應用,還需要跨越工程上的幾道坎。

首先是碳納米管的集成規(guī)模。目前,我們看到斯坦福大學完成了200萬碳納米管晶體管的芯片,但是這樣的規(guī)模相對于目前的SoC來說還是太小。如果碳納米管想要走入主流,至少還需要把集成規(guī)模提升100-1000倍,其中也包括了大規(guī)模集成時良率的提升。

其次是設計方法和生態(tài)的問題。碳納米管需要專門設計的標準單元庫,此外在EDA工具和流程上也會需要相應的設計(例如DRC等)。

至少在目前看來,碳納米管+RRAM+ILV 3DIC還只是一個學術項目,但這也是DARPA力推該項目的原因,因為一旦解決了上述的工程問題,并且能把生態(tài)搭建起來,碳納米管+RRAM+ILV 3DIC將有可能成為下一代半導體技術的關鍵。同時,由于美國在半導體工藝領域正在漸漸失去領先的地位,因此DARPA也希望借碳納米管+RRAM+ILV 3DIC技術來復興美國在半導體工藝領域的競爭力。

對于我國的半導體行業(yè)來說,碳納米管+RRAM+ILV 3DIC是一個值得關注的領域。目前碳納米管+RRAM+ILV 3DIC是否能真正成為下一代標準半導體工藝還存在很大的不確定因素,因此在適當關注的同時鼓勵高校和公司做一些常識性的探索也有利于降低我國半導體行業(yè)的風險,避免該技術一旦成為主流我國的技術被拉開距離。事實上,我國的高校對于碳納米管的研究已經有不少成果,只是能做到Shulaker一樣真正把關鍵技術整合成完整系統并且向商業(yè)化推進的還沒有。這也正是需要我們半導體人齊心協力,在腳踏實地填補國內半導體過去的空缺的同時不忘仰望星空研究前沿性技術。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    30737

    瀏覽量

    264196
  • 晶圓
    +關注

    關注

    53

    文章

    5410

    瀏覽量

    132297

原文標題:這塊晶圓或將改變半導體行業(yè)!

文章出處:【微信號:gh_030b7610d46c,微信公眾號:GaN世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    超級電容是什么材料做的好

    石墨烯與碳納米管推動超級電容技術升級,提升能量與功率密度,但面臨成本、工藝和協同挑戰(zhàn)。
    的頭像 發(fā)表于 03-01 09:31 ?530次閱讀
    超級電容是什么材料做的好

    深圳市薩科微slkor半導體有限公司是宋仕強于2015年在深圳市華強北成立,當時掌握了行業(yè)領先的第三代半導體

    深圳市薩科微slkor半導體有限公司是宋仕強于2015年在深圳市華強北成立,當時掌握了行業(yè)領先的第三代半導體碳化硅材料的肖特基二極和碳化硅mos
    發(fā)表于 01-31 08:46

    「聚焦半導體分立器件綜合測試系統」“測什么?為什么測!用在哪?”「深度解讀」

    、UPS、軌道交通、發(fā)電廠等 科研機構的半導體材料和器件研發(fā):半導體新材料研究新器件性能評估,參數對比類比 半導體器件失效分析等 消費電子行業(yè):用于手機、電腦、電視的電源管理芯片、充電
    發(fā)表于 01-29 16:20

    納米劃痕--手機卡頓的元兇# 半導體# 納米#

    半導體
    華林科納半導體設備制造
    發(fā)布于 :2025年10月23日 09:02:25

    創(chuàng)造歷史,芯和半導體成為首家獲得工博會CIIF大獎的國產EDA

    作為國內集成系統設計EDA專家,芯和半導體科技(上海)股份有限公司憑借其自主研發(fā)的3DIC Chiplet先進封裝仿真平臺Metis,從五百多家參選企業(yè)中脫穎而出,斬獲第二十五屆中國國際工業(yè)博覽CIIF大獎,這也是該獎項歷史上
    的頭像 發(fā)表于 09-24 10:38 ?4785次閱讀
    創(chuàng)造歷史,芯和<b class='flag-5'>半導體</b>成為首家獲得工博會CIIF大獎的國產EDA

    臺積電日月光主導,3DIC先進封裝聯盟正式成立

    9月9日,半導體行業(yè)迎來重磅消息,3DIC 先進封裝制造聯盟(3DIC Advanced Manufacturing Alliance,簡稱 3DI
    的頭像 發(fā)表于 09-15 17:30 ?1126次閱讀

    半導體行業(yè)特種兵#半導體# 芯片

    半導體
    華林科納半導體設備制造
    發(fā)布于 :2025年09月12日 10:22:35

    TVS 二極影響高頻信號的完整性?

    TVS 二極影響高頻信號的完整性?
    發(fā)表于 09-08 06:06

    3DIC 測試革新:AI 驅動的 ModelOps 如何重構半導體制造效率?

    半導體產業(yè)正在駛入Chiplet時代。多芯片合封雖顯著釋放性能紅利,卻讓成本控制與良率測試成為新的挑戰(zhàn):一顆芯片失效即可導致整顆先進封裝報廢,傳統“測后補救”模式在時間與資金兩端均顯吃力。普迪飛
    的頭像 發(fā)表于 08-19 13:45 ?1036次閱讀
    <b class='flag-5'>3DIC</b> 測試革新:AI 驅動的 ModelOps 如何重構<b class='flag-5'>半導體</b>制造效率?

    現代集成電路半導體器件

    目錄 第1章?半導體中的電子和空穴第2章?電子和空穴的運動與復合 第3章?器件制造技術 第4章?PN結和金屬半導體結 第5章?MOS電容 第6章?MOSFET晶體 第7章?IC中的M
    發(fā)表于 07-12 16:18

    Keithley 2450數字源表納米級材料測試的精密利器

    納米科技的快速發(fā)展推動了電子器件微型化、高性能化進程,納米材料如石墨烯、碳納米管、有機半導體等成為前沿研究的核心。然而,納米尺度下電學特性的
    的頭像 發(fā)表于 07-09 14:40 ?667次閱讀
    Keithley 2450數字源表<b class='flag-5'>納米</b>級材料測試的精密利器

    行芯科技亮相2025世界半導體博覽

    此前,2025年6月20日-22日,全球半導體行業(yè)盛會——世界半導體博覽會在南京國際博覽中心盛大開幕。行芯科技受邀參與EDA/IP核產業(yè)發(fā)展高峰論壇,面對摩爾定律破局關鍵的3DIC技術
    的頭像 發(fā)表于 06-26 15:05 ?1249次閱讀

    大模型在半導體行業(yè)的應用可行性分析

    有沒有這樣的半導體專用大模型,能縮短芯片設計時間,提高成功率,還能幫助新工程師更快上手。或者軟硬件可以在設計和制造環(huán)節(jié)確實有實際應用。會不會存在AI缺陷檢測。 能否應用在工藝優(yōu)化和預測性維護中
    發(fā)表于 06-24 15:10

    行芯科技揭示先進工藝3DIC Signoff破局之道

    學術會議”上,行芯科技CEO賀青博士基于最近與Top設計公司合作成功流片的先進工藝3DIC項目經驗,發(fā)表了題為《面向3DIC的Signoff挑戰(zhàn)與行芯科技創(chuàng)新策略》的演講,為行業(yè)帶來了深刻的技術洞察。
    的頭像 發(fā)表于 06-12 14:22 ?1230次閱讀

    陶氏公司與Carbice公司合作,協力推進熱界面材料創(chuàng)新發(fā)展

    中國上海,2025年3月25日 – 全球領先的材料科學公司陶氏公司(紐交所代碼:Dow)攜手碳納米管(CNT)技術領先企業(yè)Carbice在2025慕尼黑上海電子生產設備展(productronica
    的頭像 發(fā)表于 03-25 11:06 ?643次閱讀