国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB多層板設計時的EMI的怎樣規(guī)避

PCB線路板打樣 ? 來源:ct ? 2019-08-15 06:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設計技巧。

電源匯流排

在IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。由于電容呈有限頻率響應的特性,這使得電容無法在全頻帶上生成干凈地驅動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。

就電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。

電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上。

為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設計相當好的電源層的配對。那么,什么樣的程度才算好?答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。

按照目前IC的發(fā)展速度,上升時間在100到300ps范圍的器件將占有很高的比例。對于100到300ps上升時間的電路,3mil層間距對大多數(shù)應用將不再適用。那時,有必要采用層間距小于1mil的分層技術,并用介電常數(shù)很高的材料代替FR4介電材料。現(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時間電路的設計要求。

對于今天常見的1到3ns上升時間電路、3到6mil層間距和FR4介電材料,通常能夠處理高端諧波并使瞬態(tài)信號足夠低,也就是說,共模EMI可以降得很低。本文給出的PCB分層堆疊設計實例將假定層間距為3到6mil。

電磁屏蔽

從信號走線來看,好的分層策略應該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對于電源,好的分層策略應該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小。

PCB堆疊

什麼樣的堆疊策略有助于屏蔽和抑制EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。

4層板

4層板設計存在若干潛在問題。首先,傳統(tǒng)的厚度為62mil的四層板,即使信號層在外層,電源和接地層在內(nèi)層,電源層與接地層的間距仍然過大。

如果成本要求是第一位的,可以考慮以下兩種傳統(tǒng)4層板的替代方案。這兩個方案都能改善EMI抑制的性能,但只適用于板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。

第一種為首選方案,PCB的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從EMI控制的角度看,這是現(xiàn)有的最佳4層PCB結構。

第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統(tǒng)4層板來說,改進要小一些,層間阻抗和傳統(tǒng)的4層板一樣欠佳。

如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應盡可能地互連在一起,以確保DC和低頻的連接性。

6層板

如果4層板上的元件密度比較大,則最好采用6層板。但是,6層板設計中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態(tài)信號的降低作用甚微。下面討論兩個實例:

第一例將電源和地分別放在第2和第5層,由于電源覆銅阻抗高,對控制共模EMI輻射非常不利。不過,從信號的阻抗控制觀點來看,這一方法卻是非常正確的。

第二例將電源和地分別放在第3和第4層,這一設計解決了電源覆銅阻抗問題,由于第1層和第6層的電磁屏蔽性能差,差模EMI增加了。如果兩個外層上的信號線數(shù)量最少,走線長度很短(短于信號最高諧波波長的1/20),則這種設計可以解決差模EMI問題。將外層上的無元件和無走線區(qū)域鋪銅填充并將覆銅區(qū)接地(每1/20波長為間隔),則對差模EMI的抑制特別好。如前所述,要將鋪銅區(qū)與內(nèi)部接地層多點相聯(lián)。

通用高性能6層板設計一般將第1和第6層布為地層,第3和第4層走電源和地。由于在電源層和接地層之間是兩層居中的雙微帶信號線層,因而EMI抑制能力是優(yōu)異的。該設計的缺點在于走線層只有兩層。前面介紹過,如果外層走線短且在無走線區(qū)域鋪銅,則用傳統(tǒng)的6層板也可以實現(xiàn)相同的堆疊。

另一種6層板布局為信號、地、信號、電源、地、信號,這可實現(xiàn)高級信號完整性設計所需要的環(huán)境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。

這通常會給加工制造帶來麻煩。解決問題的辦法是將第3層所有的空白區(qū)域填銅,填銅後如果第3層的覆銅密度接近于電源層或接地層,這塊板可以不嚴格地算作是結構平衡的電路板。填銅區(qū)必須接電源或接地。連接過孔之間的距離仍然是1/20波長,不見得處處都要連接,但理想情況下應該連接。

10層板

由于多層板之間的絕緣隔離層非常薄,所以10或12層的電路板層與層之間的阻抗非常低,只要分層和堆疊不出問題,完全可望得到優(yōu)異的信號完整性。要按62mil厚度加工制造12層板,困難比較多,能夠加工12層板的制造商也不多。

由于信號層和回路層之間總是隔有絕緣層,在10層板設計中分配中間6層來走信號線的方案并非最佳。另外,讓信號層與回路層相鄰很重要,即板布局為信號、地、信號、信號、電源、地、信號、信號、地、信號。

這一設計為信號電流及其回路電流提供了良好的通路。恰當?shù)牟季€策略是,第1層沿X方向走線,第3層沿Y方向走線,第4層沿X方向走線,以此類推。直觀地看走線,第1層1和第3層是一對分層組合,第4層和第7層是一對分層組合,第8層和第10層是最後一對分層組合。當需要改變走線方向時,第1層上的信號線應藉由“過孔"到第3層以後再改變方向。實際上,也許并不總能這樣做,但作為設計概念還是要盡量遵守。

同樣,當信號的走線方向變化時,應該藉由過孔從第8層和第10層或從第4層到第7層。這樣布線可確保信號的前向通路和回路之間的耦合最緊。例如,如果信號在第1層上走線,回路在第2層且只在第2層上走線,那麼第1層上的信號即使是藉由“過孔"轉到了第3層上,其回路仍在第2層,從而保持低電感、大電容的特性以及良好的電磁屏蔽性能。

如果實際走線不是這樣,怎麼辦?比如第1層上的信號線經(jīng)由過孔到第10層,這時回路信號只好從第9層尋找接地平面,回路電流要找到最近的接地過孔 (如電阻或電容等元件的接地引腳)。如果碰巧附近存在這樣的過孔,則真的走運。假如沒有這樣近的過孔可用,電感就會變大,電容要減小,EMI一定會增加。

當信號線必須經(jīng)由過孔離開現(xiàn)在的一對布線層到其他布線層時,應就近在過孔旁放置接地過孔,這樣可以使回路信號順利返回恰當?shù)慕拥貙印τ诘?層和第7層分層組合,信號回路將從電源層或接地層(即第5層或第6層)返回,因為電源層和接地層之間的電容耦合良好,信號容易傳輸。

多電源層的設計

如果同一電壓源的兩個電源層需要輸出大電流,則電路板應布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態(tài)電壓將大得多,并且EMI會急劇增加。

如果電路板上存在多個數(shù)值不同的電源電壓,則相應地需要多個電源層,要牢記為不同的電源創(chuàng)建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時,切記制造商對平衡結構的要求。

總結

電路板設計中厚度、過孔制程和電路板的層數(shù)不是解決問題的關鍵,優(yōu)良的分層堆疊是保證電源匯流排的旁路和去耦、使電源層或接地層上的瞬態(tài)電壓最小并將信號和電源的電磁場屏蔽起來的關鍵。理想情況下,信號走線層與其回路接地層之間應該有一個絕緣隔離層,配對的層間距(或一對以上)應該越小越好。根據(jù)這些基本概念和原則,才能設計出總能達到設計要求的電路板。

原文標題:【技巧】淺談PCB多層板設計時的EMI的規(guī)避技巧

文章出處:【微信公眾號:華強PCB】歡迎添加關注!文章轉載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4401

    文章

    23858

    瀏覽量

    423350
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44583
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    從材料到回流焊:高多層PCB翹曲的全流程原因分析

    。我們在長期的生產(chǎn)實踐中發(fā)現(xiàn),高多層PCB在PCBA加工過程中產(chǎn)生翹曲的現(xiàn)象尤為突出。本文將基于我們SMT生產(chǎn)線上的實際案例,深度剖析這一問題的成因及應對策略。 高多層
    的頭像 發(fā)表于 08-29 09:07 ?1181次閱讀
    從材料到回流焊:高<b class='flag-5'>多層</b><b class='flag-5'>PCB</b>翹曲的全流程原因分析

    積層多層板的歷史、特點和關鍵技術

    積層多層板的制作方式是在絕緣基板或傳統(tǒng)件(雙面板、多層板)表面交替制作絕緣層、導電層及層間連接孔,通過多次疊加形成所需層數(shù)的多層印制
    的頭像 發(fā)表于 08-15 16:38 ?1595次閱讀

    埋孔技術在PCB多層板中的應用案例

    埋孔是PCB多層板中一種重要的高密度互連(HDI)技術,其特點是完全位于電路內(nèi)部層之間,不與頂層或底層相連,從外部無法直接觀察到 。由于其不占用表面空間,埋孔技術廣泛應用于對空間、性能和可靠性
    的頭像 發(fā)表于 08-13 11:53 ?1451次閱讀
    埋孔技術在<b class='flag-5'>PCB</b><b class='flag-5'>多層板</b>中的應用案例

    多層PCB在醫(yī)療領域的應用

    ? 多層PCB在醫(yī)療領域有著廣泛的應用,其獨特的設計和性能優(yōu)勢使其成為醫(yī)療設備中不可或缺的核心組件。以下是多層PCB
    的頭像 發(fā)表于 08-08 09:38 ?2906次閱讀

    奧士康廣東基地高多層板與高階HDI廠奠基

    近日,奧士康廣東基地高多層板與高階HDI廠動土奠基儀式在廣東肇慶隆重舉行。公司董事長程涌先生、股份公司聯(lián)合創(chuàng)始人賀波女士、總經(jīng)理賀梓修先生及各基地、中心負責人等嘉賓齊聚一堂,共同見證這一關鍵時刻。此次項目啟動,標志著奧士康在高端印制電路
    的頭像 發(fā)表于 07-16 15:44 ?1073次閱讀

    高速多層板SI/PI分析的關鍵要點是什么

    在高速數(shù)字設計和高速通信系統(tǒng)中,多層PCB被廣泛采用以實現(xiàn)高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電源完整性(PI)問題變得越來越突出。有效的SI/PI分析
    的頭像 發(fā)表于 05-15 17:39 ?1092次閱讀

    實地探訪捷多邦:見證多層板制造的精湛工藝

    在電子制造行業(yè),多層板的制造一直被視為一項精密而復雜的技術。為了滿足電子產(chǎn)品日益增長的對小型化、高性能的需求,多層板的制造工藝也在不斷進步。捷多邦,作為國內(nèi)領先的 PCB 制造商,其多層板
    的頭像 發(fā)表于 05-13 14:40 ?699次閱讀

    捷多邦談多層板信號完整性設計的五大實用技巧

    在電子設備不斷向小型化、高性能化發(fā)展的當下,多層板在各類電子產(chǎn)品中的應用愈發(fā)廣泛。而信號完整性,作為多層板設計中的關鍵要素,直接關乎產(chǎn)品的性能表現(xiàn)。接下來,就為大家分享多層板信號完整性設計的五個
    的頭像 發(fā)表于 05-11 11:01 ?552次閱讀

    從信號到散熱:多層板壓合順序的性能影響全解讀

    多層板壓合順序會對成品性能產(chǎn)生影響,以下是捷多邦的具體分析: 影響信號完整性:不同的壓合順序可能導致層間介質厚度不均勻,從而使信號傳輸?shù)奶匦宰杩拱l(fā)生變化。如果特性阻抗不連續(xù),信號在傳輸
    的頭像 發(fā)表于 05-11 10:29 ?712次閱讀

    多層PCB復雜設計怎么破?三款主流EDA工具深度解析

    隨著電子產(chǎn)品功能集成度越來越高,多層板(Multilayer PCB)在高性能設備中的應用已經(jīng)成為常態(tài)。相比雙層多層板能夠容納更多信號層、電源層及地層,帶來更優(yōu)秀的電磁兼容性能與信
    的頭像 發(fā)表于 05-10 17:48 ?987次閱讀
    <b class='flag-5'>多層</b><b class='flag-5'>PCB</b>復雜設計怎么破?三款主流EDA工具深度解析

    AI計算革命下的PCB進化:捷多邦如何優(yōu)化多層板

    互聯(lián)需求 現(xiàn)代AI芯片(如GPU、TPU)通常集成數(shù)百億個晶體管,需要極高的引腳數(shù)量和高速互聯(lián)通道。傳統(tǒng)的雙面板或四層已無法滿足其布線需求。多層板(通常8層以上)通過立體布線結構,在有限空間內(nèi)實現(xiàn)更復雜的走線,確保信號完整性的同
    的頭像 發(fā)表于 05-07 18:12 ?992次閱讀

    捷多邦多層板,高速信號傳輸?shù)睦硐胫x

    這一過程中,多層板正憑借其獨特優(yōu)勢,成為保障高速信號傳輸?shù)暮诵牧α俊? 高速信號傳輸對線路的要求極為嚴苛。信號在傳輸過程中,極易受到干擾而產(chǎn)生衰減、失真等問題,這就需要電路具備出色的電氣性能。多層板在這方面展現(xiàn)出
    的頭像 發(fā)表于 05-07 18:09 ?618次閱讀

    捷多邦助力醫(yī)療電子,探索多層PCB的新要求

    ,其設計質量直接關系到設備的性能和患者的生命安全。 那么,醫(yī)療電子領域對多層板有哪些關鍵設計要求?又該如何選擇可靠的PCB制造合作伙伴?本文將從工程視角出發(fā),結合捷多邦的實際案例,為你解析。 一、醫(yī)療電子設備的
    的頭像 發(fā)表于 05-07 18:08 ?1406次閱讀

    5G設備性能升級背后:捷多邦多層板的創(chuàng)新解決方案

    隨著5G技術的快速發(fā)展,高頻、高速、高密度成為電子設備的標配需求。在這一背景下,多層板作為PCB(印制電路)的重要類型,憑借其獨特的結構優(yōu)勢,成為5G設備中不可或缺的核心組件。作為業(yè)內(nèi)領先的
    的頭像 發(fā)表于 05-07 18:02 ?517次閱讀

    高效節(jié)能,多層PCB電路拼板設計全攻略!

    一站式PCBA智造廠家今天為大家講講多層PCB電路拼板設計規(guī)則有哪些?多層PCB電路拼板設計
    的頭像 發(fā)表于 02-18 10:05 ?1403次閱讀