完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
此八進制緩沖區/驅動程序設計用于2.7 V至3.6 VVCC操作。
SN74LVCZ240A專為提高三態存儲器地址驅動器,時鐘驅動器和面向總線的接收器和發送器的性能和密度而設計。
該器件由兩個4位緩沖器/驅動器組成。單獨的輸出使能(OE)\輸入。當OE \為低電平時,器件將數據從A輸入傳遞到Y輸出。當OE \為高電平時,輸出處于高阻態。
輸入可以從3.3 V或5 V器件驅動。此功能允許在混合3.3 V /5 V系統環境中將此器件用作轉換器。
當VCC介于0和1.5 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保1.5 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。
該器件完全適用于使用Ioff和上電3的熱插拔應用-州。 Ioff電路禁用輸出,防止在斷電時損壞通過器件的電流回流。上電和斷電期間,上電三態電路將輸出置于高阻態,從而防止驅動器沖突。
| ? |
|---|
| Technology Family |
| VCC (Min) (V) |
| VCC (Max) (V) |
| Bits (#) |
| Voltage (Nom) (V) |
| F @ Nom Voltage (Max) (Mhz) |
| ICC @ Nom Voltage (Max) (mA) |
| tpd @ Nom Voltage (Max) (ns) |
| IOL (Max) (mA) |
| IOH (Max) (mA) |
| Schmitt Trigger |
| Rating |
| Operating Temperature Range (C) |
| Pin/Package |
| ? |
| SN74LVCZ240A |
|---|
| LVC ? ? |
| 2.7 ? ? |
| 3.6 ? ? |
| 8 ? ? |
|
2.7 3.3 ? ? |
| 100 ? ? |
| 0.1 ? ? |
|
7.5 6.5 ? ? |
| 24 ? ? |
| -24 ? ? |
| No ? ? |
| Catalog ? ? |
| -40 to 85 ? ? |
|
20SO 20SOIC 20TSSOP ? ? |
| ? |