完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數據: ADC10D1000QML Low-Power, 10-Bit, Dual 1-GSPS or Single 2-GSPS Analog-to-Digital Converter 數據表
ADC10D1000是TI超高速ADC系列產品的最新進展。這款低功耗,高性能CMOS模數轉換器以10位分辨率數字化信號,雙通道模式下采樣率高達1.0 GSPS,單通道模式下采樣率高達2.0 GSPS。 ADC10D1000具有出色的精度和動態性能,同時功耗僅為2.9 W.這種空間等級,輻射容忍部分難以達到大于120MeV的單個事件閉鎖水平和100krad(Si)的總劑量(TID)。該產品采用376柱熱增強型CPGA封裝,額定溫度范圍為-55°C至+ 125°C。
ADC10D1000基于8-的特性,架構和功能。 bit GHz系列ADC。新功能包括用于多芯片同步的自動同步功能,每通道獨立可編程15位增益和12位偏移調整,時鐘輸入上的LC槽濾波器以及數字輸出數據的二進制補碼格式選項。獨特的折疊和插值架構,全差分比較器設計,內部采樣保持放大器的創新設計和自校準方案,使奈奎斯特以外的所有動態參數響應非常平坦,產生高達8.9的有效數量比特率(ENOB),輸入信號為498 MHz,采樣率為1.0 GHz,同時提供10 -18 碼錯誤率(CER),非復用模式下的典型值為2.9 W,1.0 GSPS單個1.9V電源,確保該器件在整個工作溫度范圍內無失碼。
每個通道都有自己獨立的DDR數據時鐘,DCLKI和DCLKQ,它們在兩個通道上電時同相,因此只能使用一個數據時鐘來捕獲所有數據,這些數據被發送出去以與輸入采樣時鐘相同的速率。如果選擇1:2解復用模式,則每個通道的第二個10位LVDS總線變為活動狀態,這樣輸出數據速率發送速度慢兩倍,但寬兩倍,以放寬數據捕獲時序裕量。兩個通道(I和Q)也可以交錯(DES模式),并用作單個2.0 GSPS ADC,對Q輸入進行采樣。輸出格式為偏移二進制或二進制補碼,低壓差分信號(LVDS)數字輸出與IEEE 1596.3-1996兼容,但可調共模電壓在0.8 V和1.2 V之間。
| ? |
|---|
| Resolution (Bits) |
| # Input Channels |
| INL (Max) (+/-LSB) |
| SNR (dB) |
| SFDR (dB) |
| Power Consumption (Typ) (mW) |
| Interface |
| Architecture |
| Analog Voltage AVDD (Min) (V) |
| Analog Voltage AVDD (Max) (V) |
| ENOB (Bits) |
| Digital Supply (Min) (V) |
| Digital Supply (Max) (V) |
| Operating Temperature Range (C) |
| Rating |
| Package Size: mm2:W x L (PKG) |
| Package Group |
| Reference Mode |
| ? |
| ADC10D1000QML-SP |
|---|
| 10 ? ? |
| 2 1 ? ? |
| 0.7 ? ? |
| 56.8 ? ? |
| 63 ? ? |
| 2900 ? ? |
| Parallel LVDS ? ? |
| Folding Interpolating ? ? |
| 1.8 ? ? |
| 2.0 ? ? |
| 9 ? ? |
| 1.8 ? ? |
| 2.0 ? ? |
| -55 to 125 25 ? ? |
| Space ? ? |
| 376CCGA: 781 mm2: 27.94 x 27.94(CCGA) ? ? |
| CCGA ? ? |
| Int ? ? |