国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

cpld是什么意思

工程師 ? 來源:網絡整理 ? 作者:h1654155205.5246 ? 2019-02-28 15:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

cpld是什么意思

CPLD(ComplexProgrammableLogicDevice)復雜可編程邏輯器件,是從PAL和GAL器件發展出來的器件,相對而言規模大,結構復雜,屬于大規模集成電路范圍。是一種用戶根據各自需要而自行構造邏輯功能的數字集成電路。其基本設計方法是借助集成開發軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統”編程)將代碼傳送到目標芯片中,實現設計的數字系統。

發展歷史及應用領域

20世紀70年代,最早的可編程邏輯器件--PLD誕生了。其輸出結構是可編程的邏輯宏單元,因為它的硬件結構設計可由軟件完成(相當于房子蓋好后人工設計局部室內結構),因而它的設計比純硬件的數字電路具有很強的靈活性,但其過于簡單的結構也使它們只能實現規模較小的電路。為彌補PLD只能設計小規模電路這一缺陷,20世紀80年代中期,推出了復雜可編程邏輯器件--CPLD。此應用已深入網絡、儀器儀表、汽車電子、數控機床、航天測控設備等方面。

器件特點

它具有編程靈活、集成度高、設計開發周期短、適用范圍寬、開發工具先進、設計制造成本低、對設計者的硬件經驗要求低、標準產品無需測試、保密性強、價格大眾化等特點,可實現較大規模的電路設計,因此被廣泛應用于產品的原型設計和產品生產(一般在10,000件以下)之中。幾乎所有應用中小規模通用數字集成電路的場合均可應用CPLD器件。CPLD器件已成為電子產品不可缺少的組成部分,它的設計和應用成為電子工程師必備的一種技能。

如何使用

CPLD是一種用戶根據各自需要而自行構造邏輯功能的數字集成電路。其基本設計方法是借助集成開發軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統”編程)將代碼傳送到目標芯片中,實現設計的數字系統。

這里以搶答器為例講一下它的設計(裝修)過程,即芯片的設計流程。CPLD的工作大部分是在電腦上完成的。打開集成開發軟件(Altera公司Max+pluxII)→畫原理圖、寫硬件描述語言(VHDL,Verilog)→編譯→給出邏輯電路的輸入激勵信號,進行仿真,查看邏輯輸出結果是否正確→進行管腳輸入、輸出鎖定(7128的64個輸入、輸出管腳可根據需要設定)→生成代碼→通過下載電纜將代碼傳送并存儲在CPLD芯片中。7128這塊芯片各管腳已引出,將數碼管、搶答開關、指示燈、蜂鳴器通過導線分別接到芯片板上,通電測試,當搶答開關按下,對應位的指示燈應當亮,答對以后,裁判給加分后,看此時數碼顯示加分結果是否正確,如發現有問題,可重新修改原理圖或硬件描述語言,完善設計。設計好后,如批量生產,可直接復制其他CPLD芯片,即寫入代碼即可。如果要對芯片進行其它設計,比如進行交通燈設計,要重新畫原理圖、或寫硬件描述語言,重復以上工作過程,完成設計。這種修改設計相當于將房屋進行了重新裝修,這種裝修對CPLD來說可進行上萬次。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • cpld
    +關注

    關注

    32

    文章

    1259

    瀏覽量

    173920
  • 可編程邏輯器件

    關注

    5

    文章

    145

    瀏覽量

    30994
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AG32三合一芯片:為“國產替代”注入強芯動力 MCU+2K CPLD+64Mbit高集成 體積縮減一半 成本直降50%

    的10資源;如系統需要更多管腳,亦可支持LQFP100封裝,靈活應對多樣化應用擴展。 除了大容量 PSRAM,該MCU還內置2K CPLD (FPGA)邏輯資源,實現了“MCU+可編程邏輯+大內
    發表于 12-01 16:47

    誰家在低成本MCU中集成CPLD/FPGA,這有何優勢呢?

    /CPLD資源與RISC-V內核MCU協同工作,支持硬件邏輯加速與軟件控制的靈活組合。這種架構特別適用于需要實時信號處理的應用場景,如音頻降噪、圖像預處理等。 2、高速AHB總線通信
    發表于 11-06 11:15

    AG32 內置的CPLD 的DMA功能如何實現?

    一、在AGM 的AG32 CPLD中實現DMA(直接內存訪問)功能,其核心邏輯如下: 1、系統架構?采用主從架構:MCU作為主設備,CPLD作為從設備?交互方式:MCU通過訪問寄存器的方式
    發表于 10-31 15:42

    光端機新設計:AG32 + MS21112S 極簡架構實現高性能低成本替代

    傳統光端機方案中,采用 CPLD +串化器+解串器 等外圍電路實現信號處理是常見選擇。 ? 現在我們推出 全新替代方案——只需AG32(內置2k CPLD 的 MCU ) + MS21112S
    的頭像 發表于 09-18 13:02 ?653次閱讀
    光端機新設計:AG32 + MS21112S 極簡架構實現高性能低成本替代

    NVMe高速傳輸之擺脫XDMA設計21:PCIe的TLP讀處理

    對于存儲器讀請求TLP,使用Non-Posted方式傳輸,即在接收到讀請求后,不僅要進行處理,還需要通過axis_cc總線返回CPLD,這一過程由讀處理模塊執行,讀處理模塊的結構如圖1所示。 圖1讀
    發表于 08-14 16:24

    AG32:dma在cpld中的使用

    cpld中實現DMA的邏輯: Mcu為master,cpld為slave,mcu對cpld的交互方式為存取寄存器的方式; mcu中配置好DMA(讀取cpld中準備好的數據);
    發表于 08-12 09:22

    智多晶FPGA/CPLD芯片通過工信部自主可控等級評定

    西安智多晶微電子有限公司自主研發的 Seal 5000、Sealion 2000 系列 FPGA/CPLD 芯片經過工業和信息化部電子第五研究所評估認證,通過了自主可控等級評定。此次認證的器件包括
    的頭像 發表于 06-06 09:30 ?1591次閱讀

    AG32 MCU+CPLD 聯合編程(案例描述)

    , EPM1270, LATTICE XO2-256,XO2-640, XO2-1200 等。 AG32 的管腳可以靈活定義,引腳與STM32。并且內置2KLE FPGA, 非常適合MCU + FPGA/CPLD
    發表于 05-30 11:10

    MCU+CPLD 聯合編程(概念及流程)

    目錄 一、前述 二、基礎了解 三、安裝軟件 四、CPLD使用流程 1.在VE里定義引腳和信號關系 2.生成空的CPLD工程 3. Quartus下進行工程轉換 4.Supra下編譯出最終的bin 五
    發表于 05-26 16:22

    如果沒有連接CPLD,FX3不會從CyU3PGpifSMStart() 調用返回,怎么解決?

    如果沒有連接 CPLD,FX3 不會從 CyU3PGpifSMStart() 調用返回。 我一直在關注 John Hyde 的 fx3 一書以及 GPIF_Example6。 注意:當 CPLD
    發表于 05-12 06:12

    內容豐富,干貨滿滿的AG32入門視頻,非常適合新手學習。

    時鐘講解的視頻:該視頻的講解從零開始,描述三種時鐘(內部晶體、外部無源晶振、外部有緣晶振)的詳細使用方法。以及輸出到cpld的五路時鐘的使用方法、五路時鐘相位差的設置方法、在開發板上測試五路輸出
    發表于 05-09 07:25

    AG32 MCU中CPLD使用基礎(二)

    AG32 MCU中CPLD使用基礎(二) 目錄 一、mcu與cpld的交互1. mcu傳遞信號給cpld; 2. cpld傳遞信號給mcu; 3. mcu從
    發表于 04-07 09:25

    為什么T4240的HRESET引腳總是低電平?

    我們正在開發一款使用 T4240 的產品,PORESET 和 HRESET 的硬件設計如下: (1) T4240 的 PORESET 引腳由 CPLD 控制的 4.7K 電阻從外部上拉
    發表于 04-04 08:10

    AG32 MCU中CPLD使用基礎(一)

    AG32 MCU中CPLD使用基礎(一) 目錄時鐘配置與使用 1. 外部晶振與內部振蕩器; 2. PLL倍頻與分頻; 3. cpld可用的時鐘; 4. 幾個時鐘的設置限制; 5. cpld的最高
    發表于 04-02 10:08

    AG32 MCU+CPLD聯合使用入門(一)

    目錄 1. 文檔概述 2. AG32+CPLD開發基礎了解 3. CPLD 開發流程 3.1 安裝工具軟件 3.2 建立CPLD 空工程 4. 打開Project文件(CPLD
    發表于 03-13 10:32