深入解析LTC2249:14位、80Msps低功耗3V ADC的卓越性能與應用
在電子工程師的日常工作中,ADC(模擬 - 數字轉換器)是一個關鍵的組件,它在將模擬信號轉換為數字信號的過程中起著至關重要的作用。今天,我們就來深入探討一款性能出色的ADC——LINEAR TECHNOLOGY的LTC2249。
文件下載:LTC2249.pdf
關鍵特性
高性能指標
LTC2249是一款14位、80Msps的低功耗3V A/D轉換器,專為數字化高頻、寬動態范圍信號而設計。它在70MHz輸入時,能夠實現73dB的SNR(信噪比)和90dB的SFDR(無雜散動態范圍),這意味著它在處理高頻信號時能夠提供清晰、準確的數字輸出,有效減少噪聲和雜散信號的干擾。此外,它還具有無失碼的優點,確保了轉換的準確性和可靠性。
靈活的輸入范圍與低功耗設計
該ADC的輸入范圍靈活,支持1V(1Vp - p)到2Vp - p的范圍,且具有575MHz的全功率帶寬,能夠適應不同的應用場景。同時,它采用單3V電源(2.7V至3.4V)供電,功耗僅為222mW,非常適合對功耗有嚴格要求的便攜式設備和低功耗應用。
引腳兼容與多樣封裝
LTC2249屬于引腳兼容系列,同一引腳封裝下還有不同采樣率和位數的ADC可供選擇,如125Msps的LTC2253(12位)、LTC2255(14位)等,方便工程師根據具體需求進行選型和設計。它采用32引腳(5mm × 5mm)的QFN封裝,體積小巧,有利于節省PCB空間。
電氣特性
轉換特性
LTC2249的分辨率為14位,積分線性誤差(INL)典型值為±1LSB,差分線性誤差(DNL)典型值為±0.5LSB,偏移誤差典型值為±2mV,增益誤差典型值為±0.5%FS。這些參數表明它在轉換過程中具有較高的線性度和準確性,能夠保證輸出數字信號與輸入模擬信號之間的精確對應。
動態性能
在不同輸入頻率下,LTC2249都展現出了優秀的動態性能。例如,在5MHz輸入時,SNR可達73dB,SFDR可達90dB;在140MHz輸入時,SNR仍能保持在72.6dB,SFDR為85dB。此外,它的互調失真(IMD)在fIN1 = 28.2MHz,fIN2 = 26.8MHz時為90dB,全功率帶寬為575MHz,這些性能指標使得它在處理復雜信號時表現出色。
數字輸入輸出特性
數字輸入方面,在VDD = 3V時,高電平輸入電壓VIH典型值為2V,低電平輸入電壓VIL典型值為0.8V。數字輸出方面,輸出源電流ISOURCE典型值為50mA,輸出灌電流ISINK典型值為50mA,不同輸出電源電壓下,高電平輸出電壓VOH和低電平輸出電壓VOL也有相應的規定,能夠滿足不同邏輯電路的驅動需求。
引腳功能與工作原理
引腳功能詳解
LTC2249的引腳功能豐富且明確。AIN+和AIN - 為正負差分模擬輸入引腳;REFH和REFL為ADC的高低參考引腳,需要進行適當的旁路電容配置;VDD為3V電源引腳,GND為ADC電源地;CLK為時鐘輸入引腳,控制轉換器的采樣操作;SHDN和OE分別為關斷模式選擇引腳和輸出使能引腳,通過不同的連接方式可以實現正常工作、高阻態、休眠模式和打盹模式等;D0 - D13為數字輸出引腳,D13是最高有效位;OGND為輸出驅動器地,OVDD為輸出驅動器的正電源;OF為溢出/欠溢出輸出引腳;MODE為輸出格式和時鐘占空比穩定器選擇引腳;SENSE為參考編程引腳,可用于選擇輸入范圍;VCM為1.5V輸出和輸入共模偏置引腳。
工作原理
LTC2249是一款CMOS流水線式多級轉換器,具有六個流水線式ADC級。當CLK為低電平時,模擬輸入信號被差分采樣到輸入采樣保持電容上;當CLK從低電平轉換為高電平時,采樣輸入被保持,并通過S/H放大器驅動第一個流水線式ADC級。后續各級依次處理,經過五個時鐘周期后輸出數字化結果。在這個過程中,每個流水線級包含一個ADC、一個重建DAC和一個級間殘差放大器,通過量化、減法和放大操作,逐步完成信號的轉換。
應用信息
動態性能指標
在應用中,我們需要關注一些動態性能指標。信號 - 噪聲加失真比[S/(N + D)]是指輸入信號基頻的RMS幅度與ADC輸出中所有其他頻率分量的RMS幅度之比;信號 - 噪聲比(SNR)是基頻RMS幅度與除前五個諧波和直流之外的所有其他頻率分量RMS幅度之比;總諧波失真(THD)是輸入信號所有諧波的RMS和與基頻本身的比值;互調失真(IMD)是指當ADC輸入信號包含多個頻譜分量時,由于非線性產生的互調產物;無雜散動態范圍(SFDR)是指除輸入信號和直流之外的最大頻譜分量;輸入帶寬是指全幅度輸入信號下,重構基頻幅度降低3dB時的輸入頻率;孔徑延遲時間是從CLK達到電源中點到采樣保持電路保持輸入信號的時間;孔徑延遲抖動會導致采樣AC輸入時產生噪聲。
輸入驅動與參考操作
模擬輸入可以采用差分驅動或單端驅動。差分驅動能獲得最佳的AC性能,單端驅動則適用于對成本敏感的應用,但會導致諧波失真和INL性能下降。輸入驅動阻抗應盡量控制在100Ω或更低,且差分輸入的阻抗應匹配,以減少諧波干擾。參考操作方面,內部電壓參考可配置為2V(±1V差分)或1V(±0.5V差分)的輸入范圍,通過SENSE引腳進行選擇。
時鐘輸入與輸出
時鐘輸入可以直接用CMOS或TTL電平信號驅動,也可以使用正弦時鐘配合低抖動整形電路。時鐘信號的質量會影響ADC的噪聲性能,在對抖動要求嚴格的應用中,應使用盡可能大的幅度,并對時鐘信號進行濾波。數字輸出可以選擇偏移二進制或2的補碼格式,通過MODE引腳進行設置。輸出驅動電源OVDD可以在0.5V至3.6V之間選擇,以隔離模擬電路和數字輸出部分。
睡眠與打盹模式
LTC2249支持睡眠和打盹模式,以節省功耗。連接SHDN到VDD且OE到VDD可進入睡眠模式,此時所有電路包括參考電路都斷電,功耗僅為1mW,但退出睡眠模式后輸出數據需要數毫秒才能有效;連接SHDN到VDD且OE到GND可進入打盹模式,此時片上參考電路保持開啟,功耗為15mW,退出打盹模式通常只需要100個時鐘周期。
接地與旁路
在PCB設計中,LTC2249需要一個干凈、連續的接地平面,推薦使用具有內部接地平面的多層板。數字和模擬信號線應盡量分開,避免相互干擾。在VDD、OVDD、VCM、REFH和REFL引腳應使用高質量的陶瓷旁路電容,且電容應盡量靠近引腳放置,以減少電感和噪聲。
總結
總的來說,LTC2249是一款性能卓越、功能豐富的ADC,在無線和有線寬帶通信、成像系統、超聲、頻譜分析和便攜式儀器等領域都有廣泛的應用前景。作為電子工程師,我們在設計過程中,需要根據具體的應用需求,合理選擇輸入驅動方式、時鐘信號、輸出格式等參數,并注意接地和旁路設計,以充分發揮LTC2249的性能優勢。大家在使用LTC2249的過程中,有沒有遇到過什么有趣的問題或者獨特的應用場景呢?歡迎在評論區分享交流。
-
adc
+關注
關注
100文章
7893瀏覽量
556697 -
低功耗
+關注
關注
12文章
3813瀏覽量
106819
發布評論請先 登錄
深入解析LTC2249:14位、80Msps低功耗3V ADC的卓越性能與應用
評論