MAX5865:超低功耗、高動(dòng)態(tài)性能的40Msps模擬前端
在便攜式通信設(shè)備如手機(jī)、PDA、WLAN和3G無線終端等領(lǐng)域,對(duì)高性能、低功耗的模擬前端需求日益增長。Maxim推出的MAX5865正是滿足這一需求的理想選擇。下面我們將深入剖析這一產(chǎn)品的特性、應(yīng)用和設(shè)計(jì)要點(diǎn)。
文件下載:MAX5865.pdf
一、產(chǎn)品概述
MAX5865是一款高度集成的模擬前端,集成了雙8位接收ADC和雙10位發(fā)射DAC,在40Msps的轉(zhuǎn)換速率下,實(shí)現(xiàn)了超低功耗和高動(dòng)態(tài)性能。其ADC的模擬I - Q輸入放大器為全差分結(jié)構(gòu),可接受1VP - P滿量程信號(hào);DAC的模擬I - Q輸出也是全差分的,滿量程輸出為±400mV,共模電平為1.4V。
二、關(guān)鍵特性
2.1 集成與低功耗
- 集成度高:集成了雙8位ADC和雙10位DAC,減少了外部元件數(shù)量,降低了設(shè)計(jì)復(fù)雜度。
- 超低功耗:在fCLK = 40MHz的收發(fā)模式下,典型工作功耗僅為75.6mW;在fCLK = 22MHz的收發(fā)模式下,功耗為64mW。此外,還具備低電流的空閑和關(guān)機(jī)模式,關(guān)機(jī)模式下靜態(tài)電流僅為1μA。
2.2 優(yōu)異的動(dòng)態(tài)性能
- ADC性能:在fIN = 5.5MHz、fCLK = 40MHz時(shí),SINAD達(dá)到48.4dB,無雜散動(dòng)態(tài)范圍(SFDR)為70dBc。
- DAC性能:在fOUT = 2.2MHz、fCLK = 40MHz時(shí),SFDR為72dBc,SNR為57dB。
2.3 出色的增益/相位匹配
- ADC:在fIN = 5.5MHz時(shí),典型I - Q通道相位匹配為±0.2°,幅度匹配為±0.05dB。
- DAC:典型I - Q通道相位匹配為±0.15°,增益匹配為±0.05dB。
2.4 其他特性
- 參考選項(xiàng):具備內(nèi)部/外部參考選項(xiàng),內(nèi)部1.024V電壓參考在整個(gè)工作電源范圍和溫度范圍內(nèi)保持穩(wěn)定。
- 接口兼容性:+1.8V至+3.3V數(shù)字輸出電平,與TTL/CMOS兼容;ADC/DAC采用復(fù)用并行數(shù)字輸入/輸出。
- 封裝小巧:采用48引腳薄型QFN封裝(7mm × 7mm),節(jié)省電路板空間。
- 評(píng)估套件:提供評(píng)估套件(MAX5865EVKIT),方便工程師進(jìn)行測(cè)試和開發(fā)。
三、電氣特性
3.1 電源要求
- 模擬電源電壓(VDD):范圍為2.7V至3.3V。
- 輸出電源電壓(OVDD):范圍為1.8V至VDD。
- 不同模式下的電流消耗:在不同的工作模式下,如收發(fā)模式、接收模式、發(fā)射模式、待機(jī)模式、空閑模式和關(guān)機(jī)模式,電流消耗各不相同,具體數(shù)值可參考文檔中的詳細(xì)表格。
3.2 ADC特性
- 直流精度:分辨率為8位,積分非線性(INL)為±0.15 LSB,差分非線性(DNL)保證無缺失碼,偏移誤差和增益誤差在一定范圍內(nèi)。
- 模擬輸入:輸入差分范圍為±0.512V,輸入共模電壓范圍為VDD / 2,輸入阻抗為120kΩ。
- 轉(zhuǎn)換速率:最大時(shí)鐘頻率為40MHz,通道I和通道Q的數(shù)據(jù)延遲分別為5個(gè)和5.5個(gè)時(shí)鐘周期。
- 動(dòng)態(tài)特性:在不同輸入頻率下,SNR、SINAD、SFDR、HD3、IMD、THD等指標(biāo)表現(xiàn)良好。
3.3 DAC特性
- 直流精度:分辨率為10位,INL為±1 LSB,DNL保證單調(diào),零刻度誤差和滿刻度誤差在一定范圍內(nèi)。
- 動(dòng)態(tài)性能:轉(zhuǎn)換速率為40Msps,在不同輸出頻率和時(shí)鐘頻率下,噪聲、SFDR、THD、SNR等指標(biāo)有明確的數(shù)值。
- 通道間特性:DAC - DAC輸出隔離度為80dB,輸出增益失配和相位失配在一定范圍內(nèi)。
3.4 其他特性
- ADC - DAC通道間特性:ADC - DAC隔離度為75dB。
- 時(shí)序特性:包括時(shí)鐘上升沿到I - ADC通道 - I輸出數(shù)據(jù)有效時(shí)間、I - DAC數(shù)據(jù)到CLK下降沿建立時(shí)間等多個(gè)時(shí)序參數(shù)。
- 串行接口時(shí)序特性:詳細(xì)規(guī)定了CS、SCLK、DIN等信號(hào)的時(shí)序要求。
- 模式恢復(fù)時(shí)序:不同模式之間的喚醒時(shí)間和恢復(fù)時(shí)間有明確的規(guī)定。
四、功能模塊詳解
4.1 雙8位ADC
- 架構(gòu):采用七級(jí)全差分流水線架構(gòu),在高速轉(zhuǎn)換的同時(shí)降低了功耗。
- 輸入跟蹤保持(T/H)電路:在跟蹤模式下,通過一系列開關(guān)對(duì)輸入信號(hào)進(jìn)行采樣和保持,實(shí)現(xiàn)對(duì)高頻模擬輸入的跟蹤和采樣。
- 數(shù)字輸出數(shù)據(jù):DA0 - DA7為ADC的數(shù)字邏輯輸出,邏輯電平由OVDD設(shè)置,采用偏移二進(jìn)制編碼。為避免影響動(dòng)態(tài)性能,數(shù)字輸出的電容負(fù)載應(yīng)盡量低(<15pF)。
- 系統(tǒng)時(shí)序要求:通道IA和通道QA在時(shí)鐘信號(hào)的上升沿同時(shí)采樣,CHI數(shù)據(jù)在上升沿更新,CHQ數(shù)據(jù)在下降沿更新,總時(shí)鐘周期延遲分別為5個(gè)和5.5個(gè)時(shí)鐘周期。
4.2 雙10位DAC
- 工作能力:能夠以高達(dá)40MHz的時(shí)鐘速度工作。
- 數(shù)字輸入:DD0 - DD9為DAC的數(shù)字輸入,通過單10位總線復(fù)用。
- 輸出特性:采用電流陣列技術(shù),滿量程輸出電流為1mA(參考電壓為1.024V),驅(qū)動(dòng)400Ω內(nèi)部電阻,實(shí)現(xiàn)±400mV的滿量程差分輸出電壓。模擬輸出偏置在1.4V共模電平,設(shè)計(jì)用于驅(qū)動(dòng)輸入阻抗≥70kΩ的差分輸入級(jí)。
- 時(shí)序:I通道數(shù)據(jù)在時(shí)鐘信號(hào)的下降沿鎖存,Q通道數(shù)據(jù)在上升沿鎖存,I和Q輸出在時(shí)鐘信號(hào)的下一個(gè)上升沿同時(shí)更新。
4.3 3線串行接口和操作模式
- 接口功能:通過3線串行接口控制MAX5865的操作模式,包括關(guān)機(jī)、空閑、待機(jī)、接收、發(fā)射和收發(fā)模式。
- 操作模式:不同模式下,參考、ADC、DAC等模塊的工作狀態(tài)不同,功耗也不同。例如,關(guān)機(jī)模式下功耗最低,但喚醒時(shí)間較長;空閑模式下參考和時(shí)鐘分布電路供電,其他功能關(guān)閉,喚醒時(shí)間為10μs。
- 時(shí)序要求:詳細(xì)規(guī)定了CS、SCLK、DIN等信號(hào)的時(shí)序,確保數(shù)據(jù)的正確傳輸和模式的切換。
五、應(yīng)用信息
5.1 耦合方式
- 使用巴倫變壓器交流耦合:RF變壓器可將單端信號(hào)源轉(zhuǎn)換為全差分信號(hào),提高ADC性能。將變壓器中心抽頭連接到COM可提供VDD / 2的直流電平偏移。
- 使用運(yùn)算放大器耦合:在沒有巴倫變壓器的情況下,可使用運(yùn)算放大器驅(qū)動(dòng)MAX5865的ADC。同時(shí),運(yùn)算放大器也可用于與DAC的差分模擬輸出接口,提供增益或緩沖。
5.2 FDD和TDD模式
- FDD模式:ADC和DAC同時(shí)工作,ADC總線和DAC總線為專用總線,需以18位并行方式連接到數(shù)字基帶處理器。在fCLK = 40MHz時(shí),功耗為75.6mW。
- TDD模式:ADC和DAC獨(dú)立工作,ADC和DAC總線共享,可連接成單10位并行總線。通過3線串行接口在接收模式和發(fā)射模式之間切換,避免了雜散發(fā)射和總線爭(zhēng)用。在fCLK = 40MHz時(shí),接收模式功耗為63mW,發(fā)射模式DAC功耗為38.4mW。
六、設(shè)計(jì)要點(diǎn)
6.1 接地、旁路和電路板布局
- 旁路電容:所有旁路電容應(yīng)盡可能靠近器件,采用表面貼裝器件以減小電感。VDD、OVDD、REFP、REFN、COM和REFIN都需要進(jìn)行適當(dāng)?shù)呐月贰?/li>
- 接地平面:采用多層電路板,分離接地和電源平面,使用分割接地平面匹配器件封裝上的模擬地和數(shù)字輸出驅(qū)動(dòng)地。將MAX5865的外露背面焊盤連接到地平面,并在一點(diǎn)連接兩個(gè)接地平面,以減少數(shù)字地電流對(duì)模擬地平面的干擾。
- 信號(hào)布線:高速數(shù)字信號(hào)走線應(yīng)遠(yuǎn)離敏感模擬走線,隔離每個(gè)轉(zhuǎn)換器的模擬輸入線以減少通道間串?dāng)_,保持信號(hào)線路短且避免90°轉(zhuǎn)彎。
6.2 時(shí)鐘輸入
- 時(shí)鐘要求:系統(tǒng)時(shí)鐘輸入(CLK)采用CMOS兼容信號(hào)電平,由OVDD設(shè)置。由于器件的級(jí)間轉(zhuǎn)換依賴于外部時(shí)鐘的上升和下降沿的重復(fù)性,應(yīng)使用低抖動(dòng)、快速上升和下降時(shí)間(<2ns)的時(shí)鐘。
- 時(shí)鐘抖動(dòng)影響:時(shí)鐘抖動(dòng)對(duì)ADC的SNR性能有影響,在欠采樣應(yīng)用中尤為關(guān)鍵。應(yīng)將時(shí)鐘輸入視為模擬輸入,遠(yuǎn)離其他模擬輸入或數(shù)字信號(hào)線。
6.3 參考配置
- 內(nèi)部參考模式:將REFIN連接到VDD,VREF為內(nèi)部生成的0.512V,COM、REFP和REFN為低阻抗輸出,需對(duì)其進(jìn)行旁路。
- 緩沖外部參考模式:在REFIN施加1.024V ±10%的參考電壓,VREF為VREFIN / 2,COM、REFP和REFN同樣為低阻抗輸出,需進(jìn)行旁路。此時(shí),DAC的滿量程輸出電壓和共模電壓與外部參考成比例。
七、總結(jié)
MAX5865以其超低功耗、高動(dòng)態(tài)性能和豐富的功能特性,為便攜式通信設(shè)備的設(shè)計(jì)提供了強(qiáng)大的支持。在實(shí)際應(yīng)用中,工程師需要根據(jù)具體需求合理選擇工作模式、耦合方式和參考配置,并注意接地、旁路和電路板布局等設(shè)計(jì)要點(diǎn),以充分發(fā)揮MAX5865的性能優(yōu)勢(shì)。你在使用MAX5865的過程中遇到過哪些問題呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和見解。
-
模擬前端
+關(guān)注
關(guān)注
3文章
321瀏覽量
31069
發(fā)布評(píng)論請(qǐng)先 登錄
MAX1192:超低功耗22Msps雙8位ADC的卓越之選
MAX1183:高性能低功耗雙路10位ADC的技術(shù)剖析
MAX30001:超低功耗生物電位與生物阻抗模擬前端解決方案
MAX19713:適用于全雙工寬帶通信的低功耗模擬前端
MAX30009:低功耗高性能生物阻抗模擬前端的卓越之選
MAX19707:超低功耗模擬前端的卓越之選
探索MAX5866:超低功耗、高動(dòng)態(tài)性能的60Msps模擬前端
探索MAX5864:超高性能22Msps模擬前端的奧秘
MAX5863:超低功耗、高動(dòng)態(tài)性能的7.5Msps模擬前端
MAX19713 10位、45Msps、全雙工模擬前端技術(shù)手冊(cè)
MAX19707 10位、45Msps、超低功耗模擬前端技術(shù)手冊(cè)
MAX5865超低功耗、高動(dòng)態(tài)性能、40Msps模擬前端技術(shù)手冊(cè)
MAX5864超低功耗、高動(dòng)態(tài)性能、22Msps模擬前端技術(shù)手冊(cè)
MAX5863超低功耗、寬動(dòng)態(tài)范圍、7.5Msps模擬前端技術(shù)手冊(cè)
MAX5866超低功耗、高動(dòng)態(tài)性能、60Msps模擬前端技術(shù)手冊(cè)
MAX5865:超低功耗、高動(dòng)態(tài)性能的40Msps模擬前端
評(píng)論