ADP7102:高性能CMOS LDO的特性與設(shè)計應用
電子設(shè)計領(lǐng)域中,線性穩(wěn)壓器(LDO)是為各種電路提供穩(wěn)定電源不可或缺的元件。今天為大家詳細介紹一款Analog Devices公司的ADP7102,這是一款CMOS低 dropout線性穩(wěn)壓器,具備諸多出色特性,適用于多種對電源要求較高的應用場景。
文件下載:ADP7102.pdf
一、ADP7102的關(guān)鍵特性
1. 輸入輸出性能
- 寬輸入電壓范圍:輸入電壓范圍為3.3 V至20 V,能適應多種電源環(huán)境,為不同的電源系統(tǒng)提供了靈活性。
- 高輸出電流能力:最大輸出電流可達300 mA,能夠滿足大多數(shù)中小功率電路的供電需求。
- 低噪聲輸出:固定輸出版本的噪聲低至15 μV rms,對于對噪聲敏感的應用,如ADC、DAC電路等,可以有效減少電源噪聲對信號處理的干擾。
- 高精度輸出:初始精度為±0.8%,在不同的線路、負載和溫度條件下,精度范圍為?2%至 +1%,確保輸出電壓的穩(wěn)定性和準確性。
2. 電氣性能優(yōu)勢
- 高PSRR性能:在10 kHz、(Vout =3.3 V) 時,PSRR性能可達60 dB,能有效抑制電源紋波和噪聲,提高電源的純凈度。
- 低dropout電壓:在300 mA負載時,dropout電壓僅為200 mV,降低了功耗,提高了電源轉(zhuǎn)換效率。
- 低靜態(tài)電流:在 (V{N}=5 V) 且300 mA負載下,靜態(tài)電流 (IGND =750 μA) ;在 (V{IN }=12 V) 時,關(guān)機電流僅為40 μA,適合電池供電的便攜式設(shè)備,延長電池續(xù)航時間。
3. 保護與控制功能
- 反向電流保護:能防止輸出電壓高于輸入電壓時的反向電流,保護電路安全。
- 過流與過熱保護:具備折返式電流限制和熱過載保護功能,當輸出負載過大或芯片溫度過高時,自動采取保護措施,避免芯片損壞。
- 可編程欠壓鎖定(UVLO):用戶可通過編程設(shè)置EN/UVLO引腳的上下閾值,實現(xiàn)對電源的精確控制和電源排序。
- 電源良好指示(PG):提供數(shù)字式的電源良好輸出信號,方便電源系統(tǒng)監(jiān)控輸出電壓的狀態(tài)。
4. 輸出電壓選項
- 固定輸出電壓:提供7種固定輸出電壓選項,分別為1.5 V、1.8 V、2.5 V、3 V、3.3 V、5 V和9 V,滿足不同電路對特定電壓的需求。
- 可調(diào)輸出電壓:輸出電壓可通過外部反饋分壓器在1.22 V至 (V{IN }-V{DO }) 之間進行調(diào)節(jié),增加了設(shè)計的靈活性。
5. 封裝優(yōu)勢
提供8引腳LFCSP和8引腳SOIC兩種封裝形式。其中,LFCSP封裝體積緊湊,在小尺寸、低輪廓的應用中能節(jié)省空間,同時還具備出色的散熱性能,可有效應對300 mA輸出電流的應用需求。
二、工作原理
ADP7102內(nèi)部主要由參考電壓源、誤差放大器、反饋分壓器和PMOS pass晶體管組成。輸出電流通過PMOS pass器件提供,該器件由誤差放大器控制。誤差放大器將參考電壓與輸出反饋電壓進行比較,并放大兩者的差值。當反饋電壓低于參考電壓時,PMOS器件的柵極電壓被拉低,允許更多電流通過,從而提高輸出電壓;反之,當反饋電壓高于參考電壓時,柵極電壓被拉高,通過的電流減少,輸出電壓降低。
對于固定輸出電壓版本,參考電壓等于輸出電壓,誤差放大器工作在單位增益狀態(tài),從而實現(xiàn)超低輸出噪聲。而可調(diào)輸出電壓版本采用傳統(tǒng)架構(gòu),參考電壓固定,誤差放大器的增益是輸出電壓的函數(shù)。為了降低可調(diào)版本的輸出電壓噪聲,可以對電路進行修改,例如在輸出電壓設(shè)置電阻分壓器上添加額外的組件,如CNR和 (R_{NR}) ,以減少誤差放大器的交流增益。
三、應用領(lǐng)域
1. 對噪聲敏感的應用
適用于ADC、DAC電路、精密放大器、高頻振蕩器、時鐘和鎖相環(huán)等對噪聲非常敏感的電路。其低噪聲特性可以確保這些電路的性能不受電源噪聲的影響,提高信號處理的精度和穩(wěn)定性。
2. 通信與基礎(chǔ)設(shè)施
在通信設(shè)備和基礎(chǔ)設(shè)施中,ADP7102可以為各種模塊提供穩(wěn)定的電源,保證通信系統(tǒng)的正常運行。其寬輸入電壓范圍和高輸出電流能力能夠滿足不同通信設(shè)備的電源需求。
3. 醫(yī)療與保健
在醫(yī)療設(shè)備中,對電源的穩(wěn)定性和可靠性要求極高。ADP7102的高精度輸出和多種保護功能可以為醫(yī)療設(shè)備提供安全可靠的電源,確保設(shè)備的正常工作和患者的安全。
4. 工業(yè)與儀器儀表
工業(yè)和儀器儀表領(lǐng)域通常需要高精度、高穩(wěn)定性的電源。ADP7102的出色性能可以滿足這些應用的需求,為工業(yè)自動化、測試測量等設(shè)備提供穩(wěn)定的電源支持。
四、設(shè)計要點
1. 電容選擇
- 輸出電容:ADP7102設(shè)計用于與小尺寸、節(jié)省空間的陶瓷電容配合使用。為確保LDO控制環(huán)路的穩(wěn)定性,建議使用最小電容值為1 μF、ESR值不超過0.2 Ω的電容。較大的輸出電容值可以改善對負載電流變化的瞬態(tài)響應。
- 輸入旁路電容:在VIN和GND之間連接一個1 μF的電容,可以降低電路對PCB布局的敏感性,特別是在遇到長輸入走線或高源阻抗的情況時。如果需要更大的輸出電容,輸入電容也應相應增加。
- 電容特性:建議使用X5R或X7R介質(zhì)的陶瓷電容,其電壓額定值為6.3 V至50 V。避免使用Y5V和Z5U介質(zhì)的電容,因為它們的溫度和直流偏置特性較差。
2. 可編程欠壓鎖定(UVLO)
通過EN/UVLO引腳可以實現(xiàn)對VOUT引腳的使能和禁用。用戶可以使用兩個電阻來編程設(shè)置EN/UVLO引腳的上下閾值,從而實現(xiàn)對電源的精確控制。同時,通過在EN/UVLO引腳串聯(lián)一個電阻可以實現(xiàn)閾值滯后,防止由于EN引腳的噪聲導致的開關(guān)振蕩。
3. 電源良好功能
ADP7102的PG引腳為開漏輸出,需要一個外部上拉電阻連接到VOUT或VIN。當設(shè)備處于關(guān)機模式、限流模式、熱關(guān)機狀態(tài)或輸出電壓低于標稱值的90%時,PG引腳立即變?yōu)榈碗娖健T谲泦悠陂g,PG信號的上升閾值為標稱輸出電壓的93.5%。
4. 噪聲降低
對于可調(diào)輸出的ADP7102,可以通過在輸出電壓設(shè)置電阻分壓器上添加額外的組件來降低輸出電壓噪聲。例如,在 (R{FB 1}) 上并聯(lián)CNR和 (R{NR}) ,可以減少誤差放大器的交流增益,從而降低輸出噪聲。
5. 熱管理
在高環(huán)境溫度和/或高輸入電壓的應用中,需要進行熱分析以確保芯片的結(jié)溫不超過125°C。可以根據(jù)公式 (T{J}=T{A}+left{left[left(V{I N}-V{OUT }right) × I{L O A D}right] × theta{J A}right}) 計算結(jié)溫,其中 (T{A}) 是環(huán)境溫度, (I{L O A D}) 是負載電流, (theta_{J A}) 是結(jié)到環(huán)境的熱阻。通過合理選擇PCB的銅面積和封裝形式,可以改善散熱性能,確保芯片的可靠運行。
五、總結(jié)
ADP7102作為一款高性能的CMOS LDO,憑借其寬輸入電壓范圍、低噪聲、高PSRR、多種保護功能和靈活的輸出電壓選項,在眾多應用領(lǐng)域中展現(xiàn)出了卓越的性能。在設(shè)計過程中,合理選擇電容、正確配置UVLO和PG功能、采取有效的噪聲降低和熱管理措施,可以充分發(fā)揮ADP7102的優(yōu)勢,為電路提供穩(wěn)定可靠的電源。大家在實際應用中,是否也遇到過類似LDO的使用問題呢?歡迎在評論區(qū)分享交流。
-
電源設(shè)計
+關(guān)注
關(guān)注
31文章
2013瀏覽量
69738
發(fā)布評論請先 登錄
ADP7102:高性能CMOS LDO的特性與設(shè)計應用
評論