概述
AD9517-1提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz。也可以使用高達(dá)2.4 GHz的外部VCO/VCXO。
AD9517-1具有出色的低抖動(dòng)和相位噪聲特性,可極大地提升數(shù)據(jù)轉(zhuǎn)換器的性能,并且也有利于其它相位噪聲和抖動(dòng)要求嚴(yán)苛的應(yīng)用。
數(shù)據(jù)表:*附件:AD9517-1 12路輸出時(shí)鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊(cè).pdf
AD9517-1具有四路LVPECL輸出(分為兩對(duì))和四路LVDS輸出(分為兩對(duì))。可以將每路LVDS輸出重新配置為兩路CMOS輸出。LVPECL輸出的工作頻率達(dá)1.6 GHz,LVDS輸出的工作頻率達(dá)800 MHz,CMOS輸出的工作頻率達(dá)250 MHz。
對(duì)于需要額外輸出的應(yīng)用,可使用AD9520和AD9522,二者具有晶振基準(zhǔn)電壓輸入、零延遲或用于啟動(dòng)時(shí)自動(dòng)配置的EEPROM。此外,AD9516和AD9518特性與AD9517相似,但輸出組合不同。
每對(duì)輸出均有分頻器,其分頻比和粗調(diào)延遲(或相位)均可以設(shè)置。LVPECL輸出的分頻范圍為1至32。LVDS/CMOS輸出的分頻范圍最高可達(dá)1024。
AD9517-1提供48引腳LFCSP封裝,可以采用3.3 V單電源供電。將電荷泵電源(VCP)與5V電壓相連時(shí),可以使用外部VCO,它需要更寬的電壓范圍。獨(dú)立的LVPECL電源可以為2.5 V至3.3 V(標(biāo)稱值)。
特性
- 低相位噪聲鎖相環(huán)(PLL)
片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz - 可選外部VCO/VCXO,最高達(dá)2.4 GHz
- 1路差分或2路單端參考輸入
- 參考監(jiān)控功能
- 自動(dòng)恢復(fù)和手動(dòng)參考
切換/保持模式 - 支持最高250 MHz的LVPECL、LVDS或CMOS基準(zhǔn)
- 可編程PFD路徑延遲
- 可選數(shù)字或模擬鎖定檢測(cè)
- 2對(duì)800 MHz LVDS時(shí)鐘輸出
- 可以將每路LVDS輸出重新配置為兩路250MHz CMOS輸出
- 2對(duì)1.6 GHz LVPECL輸出
每對(duì)輸出共用1至32分頻器和粗調(diào)相位延遲
加性輸出抖動(dòng):225 fs均方根值
通道間偏斜成對(duì)輸出小于10 ps - 每對(duì)輸出共用兩個(gè)1至32級(jí)聯(lián)分頻器和粗調(diào)相位延遲
加性輸出抖動(dòng):275 fs均方根值
可以精調(diào)每路LVDS輸出的延遲(Δt) - 上電時(shí)所有輸出自動(dòng)同步
- 提供手動(dòng)輸出同步
- 采用48引腳LFCSP封裝
框圖
時(shí)序圖
引腳配置描述

典型性能特征
鎖相環(huán)(PLL)
AD9517 集成了片內(nèi)鎖相環(huán)(PLL)和片內(nèi)壓控振蕩器(VCO)。PLL 模塊可與片內(nèi) VCO 配合使用,以創(chuàng)建完全鎖相的環(huán)路,也可與外部 VCO 或壓控晶體振蕩器(VCXO)配合使用。PLL 需要一個(gè)外部環(huán)路濾波器,該濾波器通常由少量電容和電阻組成。環(huán)路濾波器的配置和組件有助于建立 PLL 的環(huán)路帶寬和穩(wěn)定性。
AD9517 的 PLL 可用于從輸入?yún)⒖碱l率生成時(shí)鐘頻率,這包括將參考頻率轉(zhuǎn)換為更高頻率以便后續(xù)分頻和分配。此外,PLL 還可用于清理輸入抖動(dòng),并對(duì)噪聲參考進(jìn)行相位噪聲抑制。PLL 的具體參數(shù)和鎖定動(dòng)態(tài)特性因應(yīng)用而異。AD9517 的 PLL 具有高度的靈活性和深度,能夠適應(yīng)多種不同的應(yīng)用和信號(hào)環(huán)境。
靈活的配置
AD9517 允許對(duì) PLL 進(jìn)行靈活配置,以適應(yīng)各種參考頻率、鑒頻鑒相器(PFD)比較頻率、VCO 頻率(內(nèi)部或外部 VCO/VCXO)以及鎖相環(huán)動(dòng)態(tài)特性。這通過各種設(shè)置來實(shí)現(xiàn),包括 R 分頻器、N 分頻器、PFD 極性(僅適用于外部 VCO/VCXO)、防反沖脈沖寬度、電荷泵電流、內(nèi)部 VCO 或外部 VCO/VCXO 的選擇以及環(huán)路帶寬。這些設(shè)置通過可編程寄存器進(jìn)行管理(見表 52 和表 54),外部環(huán)路濾波器的設(shè)計(jì)也與之相關(guān)。
PLL 的成功運(yùn)行和令人滿意的性能在很大程度上取決于 PLL 設(shè)置的正確配置。外部環(huán)路濾波器的設(shè)計(jì)對(duì)于 PLL 的正常運(yùn)行至關(guān)重要。深入了解 PLL 理論和設(shè)計(jì)有助于優(yōu)化性能。ADIsimCLK?(V1.2 或更高版本)是一款免費(fèi)程序,可幫助探索 AD9517 的功能特性以及設(shè)計(jì) PLL 環(huán)路濾波器,可在 www.analog.com/clocks 網(wǎng)站獲取。
鑒頻鑒相器(PFD)
PFD 接收來自 R 計(jì)數(shù)器和 N 計(jì)數(shù)器的輸入,并產(chǎn)生與它們之間的相位和頻率差成比例的輸出。PFD 包括一個(gè)可編程延遲元件,用于控制反沖脈沖寬度。此脈沖可確保 PFD 傳輸功能中不存在死區(qū),并將參考雜散降至最低。反沖脈沖寬度由寄存器 0x017[1:0]設(shè)置。
需要注意的是,PFD 允許的最大頻率存在限制,該限制又決定了反沖脈沖設(shè)置。反沖脈沖設(shè)置在表 2 的鑒頻鑒相器參數(shù)中有詳細(xì)說明。
-
發(fā)生器
+關(guān)注
關(guān)注
4文章
1429瀏覽量
64588 -
pll
+關(guān)注
關(guān)注
6文章
981瀏覽量
138155 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1971瀏覽量
134984 -
VCO
+關(guān)注
關(guān)注
14文章
314瀏覽量
71303
發(fā)布評(píng)論請(qǐng)先 登錄
AD9517-1 12路輸出時(shí)鐘發(fā)生器,集成2.5 GHz VCO
AD9520-0:12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO
AD9518-1:6輸出時(shí)鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
AD9517-2:12輸出時(shí)鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表
AD9517-1:12輸出時(shí)鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
AD9517-0:12輸出時(shí)鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器
AD9517-4:12輸出時(shí)鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表
AD9517-0 12輸出時(shí)鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表
集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時(shí)鐘發(fā)生器
集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時(shí)鐘發(fā)生器
AD9517-0 12路輸出時(shí)鐘發(fā)生器,集成2.8GHz VCO技術(shù)手冊(cè)
AD9517-2 12路輸出時(shí)鐘發(fā)生器,集成2.2GHz VCO技術(shù)手冊(cè)
AD9517-3 12路輸出時(shí)鐘發(fā)生器,集成2.0GHz VCO技術(shù)手冊(cè)
AD9517-4 12路輸出時(shí)鐘發(fā)生器,集成1.6GHz VCO技術(shù)手冊(cè)
AD9517-1 12路輸出時(shí)鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊(cè)
評(píng)論