国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

20180223-PCB布局時如何擺放及安裝去耦電容?

電磁兼容EMC ? 來源:未知 ? 作者:李建兵 ? 2018-03-12 16:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。

尖峰電流的形成

數字電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成:

輸出電壓如上圖(a)所示,理論上電源電流的波形如中圖(b),而實際的電源電流保險如下圖(c)。由圖(c)可以看出在輸出由低電平轉換到高電平時電源電流有一個短暫而幅度很大的尖峰。尖峰電源電流的波形隨所用器件的類型和輸出端所接的電容負載而異。

產生尖峰電流的主要原因

輸出級的T3、T4管短設計內同時導通。在與非門由輸出低電平轉向高電平的過程中,輸入電壓的負跳變在T2和T3的基極回路內產生很大的反向驅動電流,由于T3的飽和深度設計得比T2大,反向驅動電流將使T2首先脫離飽和而截止。T2截止后,其集電極電位上升,使T4導通。可是此時T3還未脫離飽和,因此在極短得設計內T3和T4將同時導通,從而產生很大的ic4,使電源電流形成尖峰電流。圖中的R4正是為了限制此尖峰電流而設計。

低功耗型TTL門電路中的R4較大,因此其尖峰電流較小。當輸入電壓由低電平變為高電平時,與非門輸出電平由高變低,這時T3、T4也可能同時導通。但當T3開始進入導通時,T4處于放大狀態,兩管的集-射間電壓較大,故所產生的尖峰電流較小,對電源電流產生的影響相對較小。

產生尖峰電流的另一個原因是負載電容的影響。與非門輸出端實際上存在負載電容CL,當門的輸出由低轉換到高時,電源電壓由T4對電容CL充電,因此形成尖峰電流。

當與非門的輸出由高電平轉換到低電平時,電容CL通過T3放電。此時放電電流不通過電源,故CL的放電電流對電源電流無影響。

尖峰電流的抑制方法

1、在電路板布線上采取措施,使信號線的雜散電容降到最小;

2、另一種方法是設法降低供電電源的內阻,使尖峰電流不至于引起過大的電源電壓波動;

3、通常的作法是使用去耦電容來濾波,一般是在電路板的電源入口處放一個1uF~10uF的去耦電容,濾除低頻噪聲;在電路板內的每一個有源器件的電源和地之間放置一個0.01uF~0.1uF的去耦電容(高頻濾波電容),用于濾除高頻噪聲。濾波的目的是要濾除疊加在電源上的交流干擾,但并不是使用的電容容量越大越好,因為實際的電容并不是理想電容,不具備理想電容的所有特性。

去耦電容的選取可按C=1/F計算,其中F為電路頻率,即10MHz取0.1uF,100MHz取0.01uF。一般取0.1~0.01uF均可。

放置在有源器件旁的高頻濾波電容的作用有兩個,其一是濾除沿電源傳導過來的高頻干擾,其二是及時補充器件高速工作時所需的尖峰電流。所以電容的放置位置是需要考慮的。

實際的電容由于存在寄生參數,可等效為串聯在電容上的電阻和電感,將其稱為等效串聯電阻(ESR)和等效串聯電感(ESL)。這樣,實際的電容就是一個串聯諧振電路,其諧振頻率為:

實際的電容在低于Fr的頻率呈現容性,而在高于Fr的頻率上則呈現感性,所以電容更象是一個帶阻濾波器

10uF的電解電容由于其ESL較大,Fr小于1MHz,對于50Hz這樣的低頻噪聲有較好的濾波效果,對上百兆的高頻開關噪聲則沒有什么作用。

電容的ESR和ESL是由電容的結構和所用的介質決定的,而不是電容量。通過使用更大容量的電容并不能提高抑制高頻干擾的能力,同類型的電容,在低于Fr的頻率下,大容量的比小容量的阻抗小,但如果頻率高于Fr,ESL決定了兩者的阻抗不會有什么區別。

電路板上使用過多的大容量電容對于濾除高頻干擾并沒有什么幫助,特別是使用高頻開關電源供電時。另一個問題是,大容量電容過多,增加了上電及熱插拔電路板時對電源的沖擊,容易引起如電源電壓下跌、電路板接插件打火、電路板內電壓上升慢等問題。

PCB布局時去耦電容擺放

對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。

下圖就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關系。

還有一點要注意,在放置時,最好均勻分布在芯片的四周,對每一個容值等級都要這樣。通常芯片在設計的時候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在芯片的四個邊上的。因此,電壓擾動在芯片的四周都存在,去耦也必須對整個芯片所在區域均勻去耦。如果把上圖中的680pF電容都放在芯片的上部,由于存在去耦半徑問題,那么就不能對芯片下部的電壓擾動很好的去耦。

電容的安裝

在安裝電容時,要從焊盤拉出一小段引出線,然后通過過孔和電源平面連接,接地端也是同樣。這樣流經電容的電流回路為:電源平面——過孔——引出線——焊盤——電容——焊盤——引出線——過孔——地平面,下圖直觀的顯示了電流的回流路徑。

第一種方法從焊盤引出很長的引出線然后連接過孔,這會引入很大的寄生電感,一定要避免這樣做,這是最糟糕的安裝方式。

第二種方法在焊盤的兩個端點緊鄰焊盤打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

第三種在焊盤側面打孔,進一步減小了回路面積,寄生電感比第二種更小,是比較好的方法。

第四種在焊盤兩側都打孔,和第三種方法相比,相當于電容每一端都是通過過孔的并聯接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,盡量用這種方法。

最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會出現問題,是否使用要看加工能力和方式。

推薦使用第三種和第四種方法。

需要強調一點:有些工程師為了節省空間,有時讓多個電容使用公共過孔,任何情況下都不要這樣做。最好想辦法優化電容組合的設計,減少電容數量。

由于印制線越寬,電感越小,從焊盤到過孔的引出線盡量加寬,如果可能,盡量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線。引出線和過孔安裝如圖5所示,注意圖中的各種尺寸。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 去耦電容
    +關注

    關注

    12

    文章

    325

    瀏覽量

    23567

原文標題:20180223-PCB布局時如何擺放及安裝去耦電容?

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    小尺寸車規貼片電容 車載 ADAS 模塊電源

    :ADAS模塊對PCB空間敏感,需優先選擇0402、0603等小封裝電容。例如,0402封裝(1.0×0.5mm)可節省30%以上空間,同時滿足高頻需求。
    的頭像 發表于 12-20 15:14 ?607次閱讀
    小尺寸車規貼片<b class='flag-5'>電容</b> 車載 ADAS 模塊電源<b class='flag-5'>去</b><b class='flag-5'>耦</b>

    【「高速數字設計(基礎篇)」閱讀體驗】第六章 電容的容量需求分析

    電容容量別瞎猜!《高速數字設計》第6章教你量化計算,精準選型 在高速數字電路設計中,電容
    發表于 11-19 20:48

    【「高速數字設計(基礎篇)」閱讀體驗】第五章 電容

    明白了這是“分層防御”。這章把電容的設計從“盲目加電容”變成了“有策略地布局+選型”,從理論到實操都給了明確的方向。對于做高速
    發表于 11-19 20:35

    PCB布局布線的相關基本原理和設計技巧

    的幾個接口入手,輸入端要防止空間耦合干擾和PCB串擾(布局改善);電源需要不同容值電容。測試可以用示波器的探頭測試上面說的位置,判斷出干
    發表于 11-14 06:11

    如何從電容區分電容的類型及使用范圍

    - 1000nF) 立刻想到:、信號處理。 首選類型:MLCC (X7R, X5R材質)、薄膜電容。 應用: 100nF (0.1μF):經典的IC電源
    發表于 11-13 15:20

    【「高速數字設計(基礎篇)」閱讀體驗】+第五章電容閱讀體驗

    電容PCB設計中用于穩定電源電壓、濾除高頻噪聲的關鍵元件,其作用與布局要求直接影響電路性能。以下是核心要點總結: 一、
    發表于 11-06 17:01

    PCB電源分配網絡的策略

    這一環節之所以至關重要,是因為它與 PCB 設計中電磁場的約束緊密相關。
    的頭像 發表于 08-13 17:11 ?9457次閱讀
    <b class='flag-5'>PCB</b>電源分配網絡的<b class='flag-5'>去</b><b class='flag-5'>耦</b>策略

    PCB板為了節省AC電容打孔空間,你有沒動過這個念頭?

    是否可行? 熟悉電路板電源電容設計的朋友,一定看出來了這種扇出方式的靈感來源:對于BGA布局相反面的
    發表于 08-11 16:16

    芯片附近0.1uF電容的作用

    電壓中的高頻交流部分從電容走到地,從而芯片可以獲得穩定的直流電壓。因此,電容擺放需要盡量靠近芯片管腳。 為什么是 0.1uF ? 分
    發表于 06-17 14:06

    PCB設計如何用電源電容改善高速信號質量

    電容,像下圖這樣(當然了,BGA和電容位于PCB不同的布局面,本視圖是為了大家更清楚的看到
    發表于 05-19 14:28

    PCB設計如何用電源電容改善高速信號質量

    PCB設計電源電容改善高速信號質量?!What?Why? How?
    的頭像 發表于 05-19 14:27 ?784次閱讀
    <b class='flag-5'>PCB</b>設計如何用電源<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質量

    Allegro Skill布局功能之按頁擺放器件介紹

    在電路設計中,原理圖中常以一個功能模塊的器件繪制在同一頁面上,因此,通常將器件在pcb按頁擺放在一起,更方便進行模塊化布局。為此,Fany skill添加了將pcb中的器件按照原理圖頁
    的頭像 發表于 04-23 17:10 ?2026次閱讀
    Allegro Skill<b class='flag-5'>布局</b>功能之按頁<b class='flag-5'>擺放</b>器件介紹

    面試常考:為什么芯片電源引腳的電容一般選100nF?

    電流可不是慢慢來的,而是跳得特別快,像一陣陣“脈沖”。但是電源線和PCB走線又都有寄生電感,所以反應沒那么快,電壓就容易抖一下,這就是“電源噪聲”。電容就相當于個小“水庫”,緊挨著
    發表于 04-22 11:38

    解決噪聲問題試試從PCB布局布線入手

    電流順暢流動,避免尖角和窄小的路徑。這將有助于減小寄生電容和電感,從而消除接地反彈。 圖2所示為采用開關控制器ADP1850的雙路輸出降壓轉換器的PCB布局。請注意,電源器件的布局將電
    發表于 04-22 09:46

    DC-DC 的 PCB布局設計小技巧

    恰當的PCB布局可能會導致整個芯片測試重新再來一次,多次改版耽誤時間。 那接下來我們就將討論一下DC-DC電源中PCB layout設計的六個小技巧。 1.高di/dt環路面積最小,旁路
    發表于 03-11 10:48