国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

技術前沿:“環抱”晶體管與“三明治”布線

looger123 ? 來源:looger123 ? 作者:looger123 ? 2024-09-11 17:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導體制程技術的前沿,英特爾正穩步推進其“四年五個制程節點”計劃,加速實現在2025年推出尖端的制程節點Intel 18A。

今天,我們將介紹英特爾的兩項突破性技術:RibbonFET全環繞柵極晶體管和PowerVia背面供電技術。這兩項技術首次成功集成于Intel 20A制程節點,也將用于Intel 18A。

RibbonFET:柵極“環抱”晶體管

通過RibbonFET晶體管,英特爾實現了全環繞柵極(GAA)架構。在晶體管中,柵極扮演著關鍵的開關角色,控制著電流的流動。RibbonFET使得柵極能夠全面環繞帶狀的晶體管溝道,這一創新帶來了三大優勢:

?節約空間:晶體管溝道的垂直堆疊,相較于傳統的水平堆疊,大幅減少了空間占用,有助于晶體管的進一步微縮;

?性能提升:柵極的全面環繞增強了對電流的控制,無論在何種電壓下,都能提供更強的驅動電流,讓晶體管開關的速度更快,從而提升晶體管性能;

?靈活設計:晶體管溝道可以根據不同的應用需求進行寬度調整,為芯片設計帶來了更高的靈活性。

PowerVia:從“披薩”到“三明治”的轉變

PowerVia背面供電技術改變了芯片布線的邏輯。

傳統上,計算機芯片的制造過程類似于制作“披薩”,自下而上,先制造晶體管,再構建線路層,同時用于互連和供電。然而,隨著晶體管尺寸的不斷縮小,線路層變得越來越“擁擠”,復雜的布線成為了性能提升的瓶頸。

英特爾通過PowerVia實現了電源線與互連線的分離。首先制造晶體管,然后添加互連層,最后將晶圓翻轉并打磨,以便在晶體管的底層接上電源線。形象地說,這一過程讓芯片制造更像是制作“三明治”。

wKgaombhaZqAe_9RAAVx-51n2Yo064.pngPowerVia革新了晶體管的布線方式

背面供電技術讓晶體管的供電路徑變得更加直接,有效改善了供電,減少了信號串擾,降低了功耗。測試顯示,PowerVia能夠將平臺電壓降低優化30%。

同時,這種新的供電方式還讓芯片內部的空間得到了更高效的利用,使得芯片設計公司能夠在不犧牲資源的前提下提高晶體管密度,顯著提升性能。測試結果表明,采用PowerVia技術可以實現6%的頻率增益和超過90%的標準單元利用率。

Intel 20A和Intel 18A的技術演進

半導體技術的創新是一個不斷迭代的過程。在Intel 20A制程節點上,英特爾首次成功集成了RibbonFET和PowerVia這兩項突破性技術?;贗ntel 20A的技術實踐,這兩項技術將被應用于采用Intel 18A制程節點的首批產品:AI PC客戶端處理器Panther Lake和服務器處理器Clearwater Forest。目前,新產品的樣片已經出廠、上電并成功啟動操作系統,預計將在2025年實現量產。

此外,這兩項技術也將通過Intel 18A向英特爾代工(Intel Foundry)的客戶提供。Intel 18A的缺陷密度已達到D0級別,小于0.40,顯示出其在晶圓廠中的生產狀況良好,良率表現優秀。今年7月,英特爾還發布了Intel 18A制程設計套件(PDK)的1.0版本,得到了生態系統的積極響應。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 英特爾
    +關注

    關注

    61

    文章

    10301

    瀏覽量

    180459
  • 晶體管
    +關注

    關注

    78

    文章

    10396

    瀏覽量

    147768
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MUN5136數字晶體管技術解析與應用指南

    onsemi MUN5136數字晶體管旨在取代單個器件及其外部電阻偏置網絡。這些數字晶體管包含一個晶體管和一個單片偏置網絡,單片偏置網絡由兩個電阻器組成,一個是串聯基極電阻器,另一個是基極-發射極
    的頭像 發表于 11-24 16:27 ?769次閱讀
    MUN5136數字<b class='flag-5'>晶體管</b><b class='flag-5'>技術</b>解析與應用指南

    電壓選擇晶體管應用電路第二期

    電壓選擇晶體管應用電路第二期 以前發表過關于電壓選擇晶體管的結構和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時
    發表于 11-17 07:42

    雙電層超級電容器原理

    雙電層超級電容器通過物理吸附實現儲能,壽命長,結構為三明治,分為雙電層和贗電容兩類。
    的頭像 發表于 11-14 09:22 ?698次閱讀
    雙電層超級電容器原理

    晶體管的定義,晶體管測量參數和參數測量儀器

    晶體管是一種以半導體材料為基礎的電子元件,具有檢波、整流、放大、開關、穩壓和信號調制等多種功能?。其核心是通過控制輸入電流或電壓來調節輸出電流,實現信號放大或電路開關功能?。 基本定義 晶體管泛指
    的頭像 發表于 10-24 12:20 ?512次閱讀
    <b class='flag-5'>晶體管</b>的定義,<b class='flag-5'>晶體管</b>測量參數和參數測量儀器

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    電子發燒友網為你提供()0.45-6.0 GHz 低噪聲晶體管相關產品參數、數據手冊,更有0.45-6.0 GHz 低噪聲晶體管的引腳圖、接線圖、封裝手冊、中文資料、英文資料,0.45-6.0
    發表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通常比較復雜
    發表于 09-15 15:31

    Haydale石墨烯壓阻油墨:三明治電極結構+HDPlas具良好線性與穩定性

    Haydale石墨烯壓阻油墨采用HDPlas?等離子體功能化工藝,在三明治電極結構中實現了15K-800Ω的可調電阻范圍,并表現出良好的線性響應特性和長期穩定性。相比傳統碳納米管材料,該油墨在電阻范圍、線性度和穩定性方面具有明顯優勢。
    的頭像 發表于 08-26 13:33 ?677次閱讀
    Haydale石墨烯壓阻油墨:<b class='flag-5'>三明治</b>電極結構+HDPlas具良好線性與穩定性

    下一代高速芯片晶體管解制造問題解決了!

    晶體管通?;诩{米片堆疊技術,納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實現更好的靜電控制和更高的驅動電流。叉片晶體管可以實現垂直堆疊,即多個
    發表于 06-20 10:40

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創新與工藝優化,實現了從傳統非晶硅向氧化物半導體、柔性電子的技術跨越。本文將聚焦于薄膜晶體管制造
    的頭像 發表于 05-27 09:51 ?2895次閱讀
    薄膜<b class='flag-5'>晶體管</b><b class='flag-5'>技術</b>架構與主流工藝路線

    無結場效應晶體管詳解

    當代所有的集成電路芯片都是由PN結或肖特基勢壘結所構成:雙極結型晶體管(BJT)包含兩個背靠背的PN 結,MOSFET也是如此。結型場效應晶體管(JFET) 垂直于溝道方向有一個 PN結,隧道穿透
    的頭像 發表于 05-16 17:32 ?1418次閱讀
    無結場效應<b class='flag-5'>晶體管</b>詳解

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是一種?半導體器件?,用于?放大電信號?、?控制電流?或作為?電子開關?。它是現代電子技術的核心元件,幾乎所有電子設備(從手機到超級計算機)都依賴晶體管實現功能。以下
    的頭像 發表于 05-16 10:02 ?4541次閱讀

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通常比較復雜
    發表于 04-15 10:24

    晶體管電路設計(下)

    晶體管,FET和IC,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,FET低頻功率放大器的設計與制作,柵極接地放大電路的設計,電流反饋型OP放大器的設計與制作,進晶體管
    發表于 04-14 17:24

    晶體管電路設計(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,FET和Ic,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨電路的設計,FET低頻功率放大器的設計和制作,柵極接地放大電路的設計,電流反饋行型op放大器的設計與制作
    發表于 03-07 13:55