国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Agilex 7 FPGA和SoC的基準測試

英特爾FPGA ? 來源:英特爾FPGA ? 2024-08-30 17:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

與同類FPGA相比,Agilex 7 FPGA可為OpenCores公開發布的設計提供超過一個速度等級的內核性能提升。

簡 介

本文介紹了一種對Agilex 7 FPGA產品家族的內核性能進行基準測試的方法,旨在清晰地展示相關方法和數據,以便感興趣的讀者可以重新生成和分析這些結果。

背景:FPGASoC的基準測試

當前,可編程邏輯行業尚無標準的指標評測方法。為此,使用了嚴格的內部分析,并廣泛地采用了不同的設計組合,以充分了解、量化可編程邏輯產品相比前代產品/行業同類產品的性能。這些設計從不同的細分市場收集而來,包括高性能計算、圖像和視頻處理、有線和無線通信以及消費類產品等。此外,這些設計還使用了多種實施技術,包括來自行業同類產品的ASIC和FPGA。通過使用廣泛的設計套件,致力于確保結果準確無誤,且能夠代表客戶設計與Quartus Prime Software Suite等FPGA設計工具之間的復雜交互。為了使用客戶設計,已在轉換設計方面投資了大量資源,以便能夠與廣泛的合成工具和電子設計自動化(EDA)廠商合作。同時還確保功能予以保留,并針對特定FPGA廠商進行了適當的代碼優化,這點是必需的,因為開發設計時通常會針對特定FPGA對設計進行優化。

在性能比較方面,采用的是盡力而為法,目的是顯示可實現的最佳結果。盡力而為編譯方法實驗需要比默認按鈕(push-button)編譯更長的單獨編譯時間,而且,在該方法中,每項設計需要進行超過一次的編譯。

借助這種方法,確定了Agilex 7 FPGA和SoC可提供比7納米FPGA行業同類產品更高的內核性能,測量指標為在設計套件的每項設計中,針對速度關鍵型時鐘路徑所能實現的最大fMAX。

性能差異在13%-25%左右(具體數據取決于不同的設計),大約相當于一個或兩個速度等級優勢,一個速度等級通常被定義為10%-15%?的性能差異。這些結果有力證明了Agilex 7 FPGA作為最高性能10納米FPGA產品家族的地位。然而,由于這些結果是專有設計獲得的,所以只能就這項分析分享有限的詳情,這最終會限制這些信息對可編程邏輯用戶的有用性。

通過基于OpenCores的性能比較提高透明度

為了克服在理解可編程邏輯性能方面的挑戰,使用已發布的OpenCores(www.opencores.org)設計進行指標評測。OpenCores提供了開源硬件知識產權(IP)內核。這項指標評測旨在幫助可編程邏輯用戶:

了解性能評估過程中使用的具體設計,包括這些設計具體到寄存器傳輸級(RTL)描述的詳細信息

自己重新生成分析結果

仔細查看分析結果,以更好地了解Agilex 7 FPGA性能和器件利用率,以及這些性能優勢對于特定設計的意義

這項基于OpenCores的分析的范圍小于使用的內部分析,因為前者專注于受時間約束的比較。分析并不全面,但分析結果說明了實施相似設計,或實施與設計示例套件所用功能相似的功能設計時,Agilex 7 FPGA相比行業同類器件的相對性能。

OpenCores標記方法

OpenCores設計只使用了目標設備中的一小部分資源,只使用這一小部分資源并非用戶的慣例,也達不到他們所期望的目標。此外,隨著設備資源逐漸被耗盡,以及設計變得更難以放置和路由,不斷增加的利用率通常會對可實現的最高fMAX產生不利影響。為了模擬設備利用率對可編程邏輯性能的影響,OpenCores設計執行了大量編譯,而且每次都會在前一次編譯的基礎上添加更多OpenCores實例。為了增加可編程邏輯設備的設計尺寸,每項OpenCores設計都在FPGA中重復進行了實例化(對同一內核進行多次標記):

每次標記都并行實施

添加I/O包裝程序邏輯以減少更大設計所需的I/O引腳數

內核與包裝程序邏輯之間不存在時間關鍵路徑

包裝程序邏輯提供了盡可能少的開銷。圖1顯示了標記過程

wKgZombRjDaAOFsmAACAJSyWNzo496.jpg

圖1. 在FPGA中對oc_m1_core設計進行了四次實例化

OpenCores標記和基準測試方法

隨著OpenCores設計標記數量增加(因此設計尺寸不斷增加),I/O引腳和全局時鐘等資源變得有限。為了避免引腳用盡,每個OpenCores設計都包裹在移位寄存器中,以便一個物理引腳能夠為內核的所有輸入引腳提供信息,以及內核的所有輸出引腳都將信息輸入到可加載的移位寄存器中。圖2和圖3分別顯示了輸入和輸出移位寄存器。移位寄存器尺寸取決于I/O引腳數量,移位寄存器的數量取決于FPGA中實施的OpenCores設計數量。

wKgaombRjDaAYfmEAAA00PCS7M0077.jpg

圖2. 輸入移位寄存器實施

wKgZombRjDaAFZyFAABIaH0jNwU038.jpg

圖3. 輸出移位寄存器實施

為了避免全局時鐘資源耗盡,一個引腳直接為所有OpenCores設計提供全局時鐘和重置信號。例如,如果一個內核需要兩個時鐘(即內核時鐘1與內核時鐘2)以及一個重置信號,內核時鐘1的所有實例由一個引腳提供,內核時鐘2的所有實例由另一個不同的引腳提供,重置信號的所有實例由第三個引腳提供。借助該方法,所有OpenCores設計都擁有相同的時鐘和重置信號(請參見圖4)。

wKgaombRjDaAW0ZSAAB1YJlEUrg584.jpg

圖4. 共享時鐘和重置信號的雙核實施

在FPGA中,包裝程序邏輯將所有OpenCores設計相連接后,為確保包裝程序邏輯(即移位寄存器)和OpenCores設計之間不存在關鍵路徑。為了實現這一目標,創建了錯誤的路徑,同時通過為內核時鐘和包裝程序邏輯時鐘設置不同的無關時鐘域,消除了時間路徑。然后,這些設計工具可將內核和移位寄存器分開優化。在設備和設計工具允許的情況下,對OpenCores設計進行了盡可能多的實例化,且無編譯錯誤。

軟件工具、設置與約束

為了開展這項研究,使用了分析時可用的所需FPGA開發工具的最新版本:

Quartus Prime Software Suite版本22.4

把工具安裝并運行于Linux64設備之上。這些可編程邏輯工具提供的設置在設計性能、邏輯資源使用、編譯時間和內存使用之間進行了折中。需要注意的是,某些設計可能使用特定設置生成最佳結果,但這并不意味著該設置適用于另一項設計。此外,用于指引EDA工具的用戶約束可改善結果。即便使用代表客戶設計的設計集,指標評測結果也會因軟件設計和應用約束的不同而存在顯著差異。對于本文介紹的比較,使用了盡力而為的編譯模式,并設置了較為嚴格的時間約束。為了確定每項設計的嚴格時間約束,對每個OpenCores設計時鐘應用了頻率約束,以確定每個時鐘剛好無法滿足的約束。通過不斷增加約束直至無法滿足,確定了基礎約束。然后,通過將基礎約束值乘以最少1.3的系數,確定了嚴格約束。下面部分介紹了為每項設計應用的約束。

結 語

Agilex 7 FPGA家族實現了更高的fMAX值,范圍在3%到41%之間,幾何平均值為20%。性能優勢相當于一到兩個速度等級。此外,結果表明,在利用率較高的情況下,Agilex 7 FPGA性能穩定性更好,在這種情況下,Hyperflex 架構能提供更高的性能,讓您可以更充分地利用可用邏輯。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1656

    文章

    22317

    瀏覽量

    631065
  • 寄存器
    +關注

    關注

    31

    文章

    5590

    瀏覽量

    129248
  • 內核
    +關注

    關注

    4

    文章

    1437

    瀏覽量

    42541
  • soc
    soc
    +關注

    關注

    38

    文章

    4525

    瀏覽量

    227805
  • Agilex
    +關注

    關注

    0

    文章

    26

    瀏覽量

    3988

原文標題:Agilex ? 7 FPGA在OpenCores中展示性能優勢

文章出處:【微信號:英特爾FPGA,微信公眾號:英特爾FPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深度解讀:Intel最新的FPGA Agilex

    Intel終于發布了他們最新的FPGA——Agilex,但是,這是一顆傳統意義上的FPGA嗎?還是Stratix 10的升級版?
    的頭像 發表于 04-03 09:08 ?1.5w次閱讀

    英特爾Agilex FPGA家族全系列概述表

    40%。英特爾 Agilex SoC FPGA 還集成了四核 Arm* Cortex-A53 處理器,可提供高系統集成水平。 Agilex FPG
    的頭像 發表于 03-12 15:36 ?4288次閱讀

    全新英特爾Agilex D系列FPGASoC適用于中端FPGA應用

    全新英特爾 Agilex D 系列 FPGASoC 具備多項新特性,例如升級版硬核處理器系統 (HPS)、采用 AI 張量模塊的增強型數字信號處理 (DSP)、MIPI I/O 支持和固核
    的頭像 發表于 11-03 16:08 ?1647次閱讀

    全新英特爾? Agilex? FPGASoC 家族產品解析

    這些技術上的進步,使新產品具有外形規格更小、功耗已優化等特性,因此適用于多種應用,包括工業、廣播、汽車、通信、消費、測試和測量以及醫療市場的不同工作負載。這一英特爾 Agilex FPGA
    的頭像 發表于 11-17 15:02 ?1532次閱讀

    英特爾? Agilex? D系列FPGASoC適用于中端FPGA應用

    全新英特爾 Agilex D 系列 FPGASoC 具備多項新特性,例如升級版硬核處理器系統 (HPS)、采用 AI 張量模塊的增強型數字信號處理 (DSP)、MIPI I/O 支持和固核 IP 時間敏感網絡 (TSN)
    的頭像 發表于 11-23 15:23 ?1226次閱讀

    BittWare提供基于英特爾Agilex? 7 FPGA最新加速板

    BittWare 當前的加速板產品組合包括最新的英特爾 Agilex 7 FPGA F、I 和 M 系列,包括 Compute Express Link (CXL) 和 PCIe* 5.0
    的頭像 發表于 04-30 15:22 ?1608次閱讀
    BittWare提供基于英特爾<b class='flag-5'>Agilex</b>? <b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>最新加速板

    將AFE7769DEVM與Hitek Agilex eSOM7 FPGA連接

    電子發燒友網站提供《將AFE7769DEVM與Hitek Agilex eSOM7 FPGA連接.pdf》資料免費下載
    發表于 12-05 13:51 ?1次下載
    將AFE7769DEVM與Hitek <b class='flag-5'>Agilex</b> eSOM<b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>連接

    Altera Agilex 7 M系列FPGA正式量產出貨

    近日,全球 FPGA 創新技術領導者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產出貨,這是現階段業界領先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發表于 04-10 11:00 ?1241次閱讀

    Altera Agilex 3 FPGASoC產品介紹

    Altera 的 Agilex 3 FPGASoC 可在不影響性能的前提下顯著提高成本效益。其通過出色的 Hyperflex FPGA 架構、先進的收發器技術、更高的集成度和更強
    的頭像 發表于 06-03 16:40 ?1356次閱讀
    Altera <b class='flag-5'>Agilex</b> 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>產品介紹

    Altera Agilex? 3 FPGASoC FPGA

    Altera Agilex? 3 FPGASoC FPGA Altera/Intel Agilex? 3
    的頭像 發表于 08-06 11:41 ?3741次閱讀
    Altera <b class='flag-5'>Agilex</b>? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    利用英特爾Agilex FPGA應對PQC與CRA挑戰

    當下,半導體行業的安全需求正經歷深刻演變,后量子密碼學(PQC)與 《網絡彈性法案》(CRA)成為繞不開的重要議題。跟隨本文一起,深入剖析這兩大趨勢帶來的挑戰,并詳解 Altera Agilex 3、Agilex 5 FPGA
    的頭像 發表于 08-08 17:11 ?3919次閱讀
    利用英特爾<b class='flag-5'>Agilex</b> <b class='flag-5'>FPGA</b>應對PQC與CRA挑戰

    Altera Agilex 3/5 FPGASoC的功能特性

    Agilex 5 FPGASoC 以及新推出的 Agilex 3 FPGASoC
    的頭像 發表于 09-06 10:10 ?3103次閱讀
    Altera <b class='flag-5'>Agilex</b> 3/5 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>的功能特性

    Altera Agilex 3 FPGASoC產品家族的性能分析

    本文采用嚴謹的基準測試方法,對全新推出的 Agilex 3 FPGASoC 產品家族進行性能分析。該系列專為成本優化型應用設計,兼具高
    的頭像 發表于 10-27 09:37 ?522次閱讀

    Altera Agilex 5 D系列FPGASoC家族全面升級

    Agilex 5 D 系列 FPGASoC 家族全面升級,為中端 FPGA 應用能力帶來巨大飛躍——邏輯單元、內存、DSP/AI 算力提升高達 2.5 倍,外存帶寬提升高達 2
    的頭像 發表于 11-25 14:42 ?1384次閱讀

    Altera Agilex 5系列FPGASoC產品榮膺2025全球電子成就獎

    近日,全球 FPGA 創新技術領導者 Altera 的 Agilex 5 FPGASoC 產品系列,榮獲 2025 年 AspenCore 全球電子成就獎(WEAA)的處理器/D
    的頭像 發表于 12-03 11:13 ?866次閱讀