国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

沒開玩笑!高速信號不能參考電源網絡這條規則,其實很難做到

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-05-28 14:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

看到這篇文章的題目,我相信大家心里都呈現出了這么一個場景:高速信號線在L20層,我只要把L19和L21層都鋪上完整的地平面,這不就滿足了高速信號線不能參考電源平面這條規則了嗎?這難道很難做到嗎?PCB的設計和疊層圖都給你截出來了,只要疊層夠,這一點都不難??!

wKgaomZVfV2AJ3uYAADjLfMPX4k215.jpg

是的,高速信號線不能參考電源平面這一條規則是很容易滿足的,但是大家再認真看看我們的題目是怎么說的?是“高速信號不能參考電源網絡”。難道這兩句話有區別嗎?當然有,你們細細品味下,高速信號線不能參考電源平面其實指的只是高速鏈路中的差分線本身不能參考電源平面層,這是大多數工程師的理解。但是高速先生想說的是高速信號鏈路不僅僅只有走線,還有其他結構!

沒錯,高速先生想給大家說的是過孔結構!還是那句話,不讓走線參考電源平面,在層數充裕的情況下一般都能做到。但是高速信號的過孔完全不參考電源過孔,這個就真的不容易了。大家又會說了,那我的高速信號過孔旁邊都打地過孔,遠離電源孔就好啦,不是也很容易做到嗎,你確定所有的地方都能做到嗎?

沒錯,例如在BGA的地方,真的就不是你說了算了!在一些大型的BGA,高速線的對數會比較多,從BGA的外圈一直延伸到BGA的內圈,然后內圈都存在著幾種包括core電源在內的網絡,也就是說,內圈的高速信號pin旁邊極有可能存在著電源pin,那么有pin就有扇出,因此高速信號和電源的過孔基本上就無可避免的挨在一起了。

wKgaomZVfWaAfOhlAACWcgpueBI310.jpg

高速先生從來都不是只拋出問題的主,既然無法避開,只能接受,嘗試分析這種情況下到底對高速信號有什么影響。于是二話不說,高速先生就做了一些簡單但是能很好說明問題的測試板,去分析高速信號孔旁邊有電源孔對無源的影響。我們設計的測試DUT如下所示:

wKgZomZVfWeAejrXAAEHsaPtD-8198.jpg

簡單的模擬一個1mm的BGA小陣列,上面各有兩對高速信號通過過孔連接,兩個case的區別為全是地過孔和有一個電源過孔在這個BGA小陣列里面。

做出來的實物板就是這個樣子了!

wKgaomZVfWiAEws8AACqDgne08w604.jpg

那我們通過網絡分析儀進行測試,看看兩種case下的無源性能的差異。

首先我們來看看DIFF1,也就是靠上的那一對,這一對相對DIFF2來說,地過孔保護得更好一點,我們來看看這一對的插入損耗的對比。

wKgZomZVfWiADtxaAADpCwqMHVM279.jpg

可以看到,DIFF1這對走線在兩種case下的差異其實不大,也就是到了比較高頻的時候(15GHz)才有一些差異,整體性能都是沒問題的。

那重點來了,我們來看看被地過孔保護的沒那么好的DIFF2,尤其是有電源過孔在旁邊的這對信號,到底性能的差異是怎么樣的呢?結果如下所示:

wKgaomZVfWmAbUShAAENxkIEvXA405.jpg

全是地過孔下的DIFF2當然沒問題了,但是能看到,有電源過孔在旁邊之后,這對DIFF2在20GHz有一些比較嚴重的諧振點,對信號質量來說當然是一種傷害了。也說明了DIFF2這對信號的的確確都參考到了這個電源過孔,性能隨之被影響到。

其實被影響到的不僅僅是信號質量本身,我們來看看兩種case下DIFF1和2之間的串擾,也能夠發現明顯的差異。能看到在插損被影響到的這個頻段,串擾的惡化也是非常的嚴重,基本上串擾的量級差超過了20db。

wKgZomZVfWmAaGmMAAEN1yID1LY601.jpg

最后再總結下本文的核心內容哈,這篇文章其實主要是讓大家了解下除了PCB走線參考電源平面的影響巨大之外,在比較高的頻段下,高速過孔旁邊要是有電源過孔的話,同樣也會有影響。只不過頻段都去到了15GHz之后,沒做到這個頻率的產品的朋友們,也不用太過擔心。不過話又說回來,這個頻段其實也有很多產品涉及到了,因此根據具體設計的不同,也會給大家的產品帶來一定的風險。雖然看起來在BGA區域,高速信號pin和電源pin挨著的事實無法改變,但是并不意味著我們就完全沒有改善的方法。相信只要大家發現了問題,也就一定會想出辦法去解決的哈!

問題來了:

面對BGA里面電源pin相鄰的現實,大家能想到什么方法來改善它對高速信號的影響呢?

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    18844

    瀏覽量

    263617
  • pcb
    pcb
    +關注

    關注

    4407

    文章

    23884

    瀏覽量

    424477
  • 信號線
    +關注

    關注

    2

    文章

    186

    瀏覽量

    22242
  • 高速信號
    +關注

    關注

    1

    文章

    267

    瀏覽量

    18507
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    意法半導體亮相2025電源網工程師技術高峰論壇

    ????????2025年11月22日,電源網工程師技術高峰論壇在深圳盛大啟幕。這場行業盛會匯聚了知名院校學者與國內外半導體廠商專家,共同分享前沿行業展望、展示最新解決方案?,F場吸引了1000余名與會者,參觀大會的展位和演講活動。
    的頭像 發表于 12-11 14:07 ?1674次閱讀
    意法半導體亮相2025<b class='flag-5'>電源網</b>工程師技術高峰論壇

    到底DDR走線能不能參考電源層啊?

    就是不同設計地址信號走線長度不同,參考的電源網絡不同,包括電容配置不同等眾多因素。另外為什么在很多非常規設計中,一般只看到地址控制信號參考電源平面的設計,很少看到數據
    發表于 11-11 17:46

    高速PCB設計EMI避坑指南:5個實戰技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設計EMI有什么規則?高速電路PCB設計EMI方法與技巧。在高速PCB設計中,電磁干擾(EMI)的控制至關重要,以下是一些關鍵的EMI
    的頭像 發表于 11-10 09:25 ?647次閱讀
    <b class='flag-5'>高速</b>PCB設計EMI避坑指南:5個實戰技巧

    極細同軸線束能做到多細?揭秘高速互連中的極限工藝

    極細同軸線束不僅可以做到“極細”,而且在這種微型化設計中,還能保持高速信號的完整性與傳輸穩定性。它已經成為現代電子產品小型化和高性能化的幕后功臣。隨著材料與工藝的不斷提升,未來的極細同軸線束必將突破更小的直徑極限,并在更多前沿應
    的頭像 發表于 09-08 15:02 ?1625次閱讀
    極細同軸線束能<b class='flag-5'>做到</b>多細?揭秘<b class='flag-5'>高速</b>互連中的極限工藝

    凡億Allegro Skill輔助功能之電源網絡刷色介紹

    FanySkill的“電源網絡刷色”功能能夠智能識別PCB設計中的電源網絡并自動為其添加顏色,特別適用于多電源系統的PCB設計,可顯著提升設計效率。
    的頭像 發表于 08-21 11:11 ?928次閱讀
    凡億Allegro Skill輔助功能之<b class='flag-5'>電源網絡</b>刷色介紹

    【免費送書】ADS仿真實戰,破解高速設計信號瓶頸:《高速數字設計(基礎篇)》

    在5G、AI、高性能計算等技術的推動下,高速數字系統設計已成為電子行業的核心挑戰。本書系統闡述信號完整性理論,涵蓋電源分布網絡、反射、串擾、差分傳輸等關鍵議題,并深度融合ADS仿真案例
    的頭像 發表于 08-21 08:06 ?1639次閱讀
    【免費送書】ADS仿真實戰,破解<b class='flag-5'>高速</b>設計<b class='flag-5'>信號</b>瓶頸:《<b class='flag-5'>高速</b>數字設計(基礎篇)》

    【書籍評測活動NO.65】ADS仿真實戰,破解高速設計信號瓶頸:《高速數字設計(基礎篇)》

    能直接節省調試時間。 對于轉型中的硬件工程師,這本書是 “高速設計的通行證”。它不僅讓你明白 “邏輯門的上升時間為什么會影響信號完整性”,還幫你建立 “什么時候必須用高速設計規則” 的
    發表于 08-15 15:41

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規則6、1/4波長規則7、芯片引腳布線二、信號走線下
    的頭像 發表于 05-28 19:34 ?2361次閱讀
    <b class='flag-5'>高速</b>PCB布局/布線的原則

    PCB設計如何用電源去耦電容改善高速信號質量

    過孔包圍。 因此,經驗豐富的攻城獅一定會避免讓高速差分信號置于如下的境地:BGA區域差分信號管腳的四周分布多個電源管腳(圖中白色對應差分信號
    發表于 05-19 14:28

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發表于 05-19 14:27 ?796次閱讀
    PCB設計如何用<b class='flag-5'>電源</b>去耦電容改善<b class='flag-5'>高速</b><b class='flag-5'>信號</b>質量

    高速PBC設計中揭秘DC-BIAS效應:電容“縮水”對電源噪聲的影響

    名詞的話,估計是很難知道…… 電容在電源網絡中的應用主要就是充當去耦電容了,我們知道從電源芯片到用電芯片的漫長的電源鏈路中,會存在著大大小小不一樣的電容。原理就不用我們再再再一次重復
    發表于 05-12 14:03

    高速PCB設計中揭秘DC-BIAS效應:電容“縮水”對電源噪聲的影響

    這個名詞的話,估計是很難知道…… 電容在電源網絡中的應用主要就是充當去耦電容了,我們知道從電源芯片到用電芯片的漫長的電源鏈路中,會存在著大大小小不一樣的電容。原理就不用我們再再再一次重
    的頭像 發表于 05-12 14:02 ?909次閱讀
    <b class='flag-5'>高速</b>PCB設計中揭秘DC-BIAS效應:電容“縮水”對<b class='flag-5'>電源</b>噪聲的影響

    MISRA C:2025新標準解析:新增規則、優化點與靜態代碼分析工具支持(Perforce QAC、Klocwork)

    MISRA C:2025?發布!新增5條規則,并對部分現有規則進行了擴展、重組,以進一步簡化安全關鍵型系統的開發流程。如何實現最新MISRA合規性?
    的頭像 發表于 05-08 17:58 ?2904次閱讀
    MISRA C:2025新標準解析:新增<b class='flag-5'>規則</b>、優化點與靜態代碼分析工具支持(Perforce QAC、Klocwork)

    吹田電氣精彩亮相 | 21世紀電源網·全球數字能源與雙碳高質量發展論壇

    2025年3月29日,吹田電氣(深圳)有限公司受邀參加【21世紀電源網·全球數字能源與雙碳高質量發展論壇】,吹田電氣作為全球電氣測量和測控解決方案的專家,通過在測控領域的創新技術和解決方案的精心展示
    的頭像 發表于 03-31 16:26 ?1298次閱讀
    吹田電氣精彩亮相 | 21世紀<b class='flag-5'>電源網</b>·全球數字能源與雙碳高質量發展論壇

    燃動東莞!吹田電氣Suita引領電源測控技術熱潮——圓滿亮相電源網·高新電源研討會

    013月15日亮相東莞電源峰會吹田電氣現場展臺變"頂流"!吹田電氣高能吸睛2025年3月15日,吹田電氣(深圳)有限公司受邀參加【電源網·東莞高新電源電子技術研討會】,大會設置了
    的頭像 發表于 03-15 22:45 ?1094次閱讀
    燃動東莞!吹田電氣Suita引領<b class='flag-5'>電源</b>測控技術熱潮——圓滿亮相<b class='flag-5'>電源網</b>·高新<b class='flag-5'>電源</b>研討會