国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIE的阻抗控制,到底是選擇85還是100歐姆好?

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-12-22 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--周偉

我們經常遇到很多系統通過高速連接器相連,信號按照Pcie3或者Pcie4的協議來走線,往往很多連接器的阻抗通常是100ohm的標準,而Pcie3或者Pcie4按照協議或者芯片要求卻是85ohm的標準,那么這個時候我們的線路阻抗到底是按照85還是100歐姆會比較好呢?

如下是關于線路阻抗的一些芯片要求或者協議要求。

wKgZomWFNq6AOpP-AAEFNrVqS_8261.jpg

wKgaomWFNq-AMCLHAADtEru9Chs245.jpg

wKgaomWFNrCAPbSQAAEmCHLlSjo853.jpg

總結起來就是Pcie3.0以下是100ohm,Pcie3或者以上就是85ohm的標準,速率越高,阻抗的公差要求就越嚴格。

現在我們的一個客戶就遇到了一個上面的實際問題??蛻舻南到y是由CPU板和FPGA板組成,其中CPU板上面有4個高速連接器分別與FPGA板上的一個連接器對接,中間的信號使用Pcie3.0協議,后面可能會升級支持到Pcie4.0協議,而中間的連接器是常規背板連接器,如下圖所示:

wKgaomWFNrGAH2EnAAEam4-9jQU808.jpg

然后客戶反饋的問題如下:

wKgZomWFNrKAOByqAACwhtOUX24588.jpg

同時測試的眼圖也比較差,眼睛幾乎快睜不開了,一副沒睡醒的樣子。

wKgaomWFNrOAQSEJAAHKLOEYdmQ434.jpg

對應CPU板的位置如下圖所示:

wKgaomWFNrSAJD3-AAEcsFijcFE145.jpg

同一個板子,其中有兩個連接器對接的容易出問題,另外兩個沒發現什么問題,出現這種情況,我們的處理措施是先看看PCB設計,然后根據設計情況再看下一步的安排。

打開PCB設計文件,查看Card3連接器上TX0和Card4連接器上RX1的走線,分別如下所示:

wKgZomWFNrWAWCkaAAIM9LBy6zY069.jpg

Card3連接器上TX0在底層,連接器處也做了反盤挖空處理,BGA處沒有優化,和其他的信號一起走過去的,優化方式也是差不多,沒有理由單獨這根信號比較差;

wKgaomWFNrWAebpRAAFPA8YJOy8417.jpg

Card4連接器上RX1在Art12層,除BGA處沒有優化外其它也都有相應的優化,只是這根信號是在一組走線的邊沿。從設計來看也沒有太多問題,比較常規。

從設計來看確實看不出明顯的問題,事出反常必有妖,了解我們高速先生套路的童鞋們肯定知道我們下一步的操作,那就是是騾子是馬,拉出來溜溜—實物板測試一下阻抗,看看阻抗到底有什么區別。

wKgZomWFNreAPoGEAAGXDalFEJI511.jpg

Card3接底板的系統阻抗

從Card3的系統阻抗來看,首先問題最大的連接器阻抗偏高,最高到了107ohm,其次出問題的TX0信號在Card3上的阻抗最低,在83ohm左右,而底板的阻抗在90~91ohm左右,此時從反射角度來看,TX0線路上的阻抗和連接器的阻抗偏差最大;

wKgaomWFNreAL0e5AAGCneOQ7kk393.jpg

Card4接底板的系統阻抗

從Card4的系統阻抗來看,問題最大的仍然是連接器阻抗比較高,最高到了107ohm左右,最高阻抗正好是出問題的RX1信號,Card4整體的阻抗都在88ohm左右,而底板的阻抗在94ohm左右,此時從反射角度來看,RX1線路上的阻抗和連接器的阻抗偏差最大;

從兩塊板子系統阻抗的測試結果來看,都有幾個共性的特點:首先連接器阻抗偏高,其次底板阻抗控制在92~94ohm左右,而子卡不管是Card3還是Card4,阻抗應該是按照85ohm的阻抗要求來管控的,整體阻抗都在90ohm以下,另外出問題較多的兩根信號在系統上最低和最高阻抗的偏差最大,也就是反射最大。

看到這里,我們的問題來了:

從解決問題的角度出發,Card3和Card4連接器所在的子板怎么設計可能可以解決目前的問題?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466156
  • 阻抗
    +關注

    關注

    17

    文章

    988

    瀏覽量

    49240
  • 歐姆
    +關注

    關注

    0

    文章

    82

    瀏覽量

    22533
  • PCIe
    +關注

    關注

    16

    文章

    1461

    瀏覽量

    88429
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索CDCDB803:PCIe時鐘緩沖的理想之選

    輸出,并且每個輸出的差分輸出端接電阻可通過編程設置為85Ω(默認)或100Ω。這為不同的應用場景提供了靈活性,可適配不同阻抗要求的電路板。同時,它具備
    的頭像 發表于 02-06 17:20 ?1343次閱讀

    JH7110 中的 PCIE 器件有什么用途?

    JH7110 中的 PCIE 器件有什么用途?以及如何? 我知道 USB 3.0 設備使用它們。這可能是通過 USB 設備的驅動程序完成的。但是還有哪些設備使用 PCIE 總線呢?它是通過驅動程序代碼完成的,還是以某種方式是用戶
    發表于 02-05 06:51

    MOS管到底是什么?和三極管、繼電器有什么本質區別?

    MOS管到底是什么?和三極管、繼電器有什么本質區別?在電子設備的“心臟”部位,藏著許多默默工作的“開關選手”。它們操控著電流的通斷,決定著設備的效率與穩定性。其中,MOS管作為近年來高頻
    的頭像 發表于 01-07 13:46 ?543次閱讀
    MOS管<b class='flag-5'>到底是</b>什么?和三極管、繼電器有什么本質區別?

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    是好事,高速先生支持每一個有夢想的人。但是光有夢想肯定控不好阻抗,高速先生一定會把你們搖醒,讓你們好好思考下到底有什么因素會影響加工的阻抗誤差哈! 影響阻抗的因素有很多,高速先生之前
    發表于 12-23 10:14

    請問Keil中的map文件到底是什么意思?

    Keil中的map文件到底是什么意思?里面是如何進行相關執行操作的
    發表于 11-25 06:59

    單片機的差分信號到底是什么?

    差分信號到底是什么?通俗來講,就是驅動端發送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態“0”還是“1”。 差分信號的產生是由輸入源發出信號后經過緩沖器和倒相器后,所產生
    發表于 11-12 06:44

    IEC 到底是什么?為什么它能影響全球?

    IEC 到底是什么?為什么它能影響全球?
    的頭像 發表于 09-04 17:07 ?3572次閱讀

    晶振的 “負載電容” 到底是什么

    負載電容,到底是什么? 負載電容,簡單來說,是指晶振的兩條引線連接IC塊內部及外部所有有效電容之和,我們可以將其看作晶振片在電路中串接的電容。從更專業的角度講,它是為了使晶振能夠在其標稱頻率下穩定
    的頭像 發表于 07-25 16:26 ?1071次閱讀

    請問編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?

    編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?
    發表于 07-11 07:22

    一文給你講透!DA板卡到底是什么?它和主板又有哪些不同?

    大家,我是老王,在電子行業干了十幾年,今天我就用“大白話”給大家講講DA板卡到底是啥,它和咱們常說的“主板”有啥區別。文章里會穿插一些表格和實際案例,保證你讀完不僅能懂,還能跟朋友吹牛!
    的頭像 發表于 04-24 16:48 ?2407次閱讀
    一文給你講透!DA板卡<b class='flag-5'>到底是</b>什么?它和主板又有哪些不同?

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On
    的頭像 發表于 04-10 15:49 ?1137次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 6.0時鐘緩沖器介紹

    PCB制板廠加工問題很大啊,高速PCB傳輸線阻抗一直往上跑

    我在上面的仿真中傳輸線是按照100歐姆來設計的啊,是個理想仿真值啊,只是仿真,都沒涉及到加工誤差,為什么也還要上漂呢! 所以怎么說感覺也不會是阻抗加工沒做好導致的阻抗上漂,那
    發表于 04-07 17:27

    學硬件還是學軟件

    學硬件還是學軟件選擇學習硬件還是軟件取決于個人興趣、職業目標以及對不同工作方式的偏好。以下是兩者的一些比較,幫助你做出更合適的
    發表于 04-07 15:27