伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FIR濾波器的實現方法有哪幾種?

FPGA設計論壇 ? 來源:未知 ? 2023-10-20 01:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZomUxaM-AdT8LAAADFPiCFw8011.pngwKgZomUxaM-AWegnAAAAuFYhST8616.png

點擊上方藍字關注我們

wKgZomUxaM-AX5ojAAAC9hV8I20337.png

數字濾波器是語音與圖像處理、模式識別、雷達信號處理、頻譜分析等應用中的一種基本的處理部件,它能滿足波器對幅度和相位特性的嚴格要求,避免模擬濾波器所無法克服的電壓漂移、溫度漂移和噪聲等問題。
有限沖激響應(FIR)濾波器能在設計任意幅頻特性的同時保證嚴格的線性相位特性。
一、FIR數字濾波器
FIR濾波器用當前和過去輸入樣值的加權和來形成它的輸出,如下所示的前饋差分方程所描述的。
FIR濾波器又稱為移動均值濾波器,因為任何時間點的輸出均依賴于包含有最新的M個輸入樣值的一個窗。由于它的響應只依賴于有限個輸入,FIR濾波器對一個離散事件沖激有一個有限長非零響應,即一個M階FIR濾波器對一個沖激的響應在M個時鐘周期之后為零。
FIR濾波器可用圖1所示的z域塊圖來描述。
wKgZomUxaM-AOGWBAABn6zX3ofw721.png
其中每個標有z-1的方框都代表了有一個時鐘周期延時的寄存器單元。這個圖中標出了數據通道和必須由濾波器完成的操作。濾波器的每一級都保存了一個已延時的輸入樣值,各級的輸入連接和輸出連接被稱為抽頭,并且系數集合{hk}稱為濾波器的抽頭系數。一個M階的濾波器有M+1個抽頭。通過移位寄存器用每個時鐘邊沿n(時間下標)處的數據流采樣值乘以抽頭,并且求和得到輸出yFIR[n]。濾波器的加法和乘法必須足夠快,在下一個時鐘來到之前形成y[n]。并且在每一級中都必須測量它們的大小以適應他們數據通道的寬度。在要求精度的實際應用中,Lattice結構可以減少有限字長的影響,但增加了計算成本。一般的目標是盡可能快地濾波,以達到高采樣率。通過組合邏輯的最長信號通路包括M級加法和一級乘法運算。FIR結構指定機器的每一個算術單元有限字長,并且管理運算過程中數據流。
二、FIR數字濾波器設計的實現
目前FIR濾波器的實現方法有三種:利用單片通用數字濾波器集成電路DSP器件和可編程邏輯器件實現。單片通用數字濾波器使用方便,但由于字長和階數的規格較少,不能完全滿足實際需要。使用DSP器件實現雖然簡單,但由于程序順序執行,執行速度必然不快。FPGA/CPLD有著規整的內部邏輯陣列和豐富的連線資源,特別適合于數字信號處理任務,相對于串行運算為主導的通用DSP芯片來說,其并行性和可擴展性更好。但長期以來,FPGA/CPLD一直被用于系統邏輯或時序控制上,很少有信號處理方面的應用,其原因主要是因為在FPGA/CPLD中缺乏實現乘法運算的有效結構。
現在的FPGA產品已經能夠完全勝任這種任務了。其中Altera公司的Stratix系列產品采用1.5V內核,0.13um全銅工藝制造,它除了具有以前Altera FPGA芯片的所有特性外,還有如下特點:芯片內有三種RAM塊,即512bit容量的小RAM(M512)、4KB容量的標準RAM(M4K) 、512KB的大容量RAM(MegaRAM)。內嵌硬件乘法器和乘加結構的DSP塊,適于實現高速信號處理;采用全新的布線結構,分為三種長度的行列布線,在保證延時可預測的同時增加布線的靈活性;增加片內終端匹配電阻,提高信號完整性,簡化PCB布線;同時具有時鐘管理和鎖相環能力。
FIR濾波器的Verilog HDL設計實例
1、設計意圖
本例主要是在Stratix器件內實現基本有限脈沖響應濾波器。
FIR的基本結構包括一系列的乘法和加法。FIR的運算可用式(1)的方程描述,現重寫如下:
wKgZomUxaM-AY_CdAAAJE-U_eRs743.png
一個L=8的FIR設計如圖2,利用了輸入的8個樣本。因此稱之為8抽頭濾波器。該結構是有一個移位寄存器,乘法器和加法器組成的,可實現L=8階的FIR。其數據通道必須足夠寬,以適應乘法器和加法器的輸出。這些采樣值被編碼為有限字長的形式,然后通過M個寄存器并行移動。可見用一個MAC級連鏈就可以構成這種機器。每個寄存器提供一個單位樣本內延遲。這些延遲輸入與各自的系數相乘,然后疊加得到輸出。圖2所示為基于MAC的8階FIR數字濾波器結構
wKgZomUxaM-ADm0QAADvkEmWxA0648.png
在該設計中有八個抽頭,各抽頭有18位輸入和濾波器系數。由于一個DSP塊可以支持4個18位輸入的分支,所以設計需要2個DSP塊。輸入數據串行加載到DSP塊中,DSP內部的移入/移出寄存器鏈用于產生延遲。濾波器系數從TriMatrix? 的ROM存儲器中加載。
2、Verilog HDL代碼編寫風格
HDL代碼編寫應該具有很好的易讀性和可重用性,而自頂向下的分割方法可以幫助我們達到最佳的結果。HDL代碼在達到功能的情況下要盡可能的簡潔,盡量避免使用帶有特殊庫單元的實例,因為這樣會使得整個進程變得不可靠。
在本設計中,我們將設計劃分成一個頂級文件和三個次級文件,并且調用了QuartusII中的MegaFunction功能輔助完成整個設計。
wKgZomUxaNCAI8s3AACvs0P55uo352.png
圖3顯示FIR濾波器的頂級方塊圖
wKgZomUxaNCABpdSAAGNuf9s7KI827.png
表1:FIR濾波器的設計范例的端口列表
3、驗證仿真
完全可綜合設計的一個優點就是同樣的HDL代碼能夠用于驗證和綜合。在使用HDL代碼之前必須要驗證設計的功能,最好且最簡單的方法就是利用驗證工具,其次是利用仿真工具作有目的的仿真。
QuartusII內部帶有仿真器,只要通過建立正確的Vector Waveform File(向量波形文件)就可以開始仿真了。圖4所示為QuartusII內部仿真器得到的8階FIR的脈沖響應波形。
wKgZomUxaNCAc1U4AAEHVIUAsOA071.png
五、結論
利用Verilog HDL設計數字濾波器的最大優點就是可使設計更加靈活。比較硬件電路圖設計,Verilog HDL語言設計的參數可以很容易在Verilog程序中更改,通過綜合工具的簡化和綜合即可以得到電路圖,其效率要高出利用卡諾圖進行人工設計許多。而且編譯過程也非常簡單高效。優秀編碼風格能夠在綜合過程中節省芯片使用的單元,從而降低設計成本。

wKgZomUxaNCAezMUAABUdafP6GM098.jpg

精彩推薦 至芯科技FPGA就業培訓班——助你步入成功之路、10月29號西安中心開課、歡迎咨詢! 利用FPGA實現的一種機載高清視頻處理模塊 基于FPGA的等效時間采樣原理的實現掃碼加微信邀請您加入FPGA學習交流群

wKgZomUxaNCAZdbAAABiq3a-ogY004.jpgwKgZomUxaNCAOsvzAAACXWrmhKE950.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:FIR濾波器的實現方法有哪幾種?

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1662

    文章

    22469

    瀏覽量

    638160

原文標題:FIR濾波器的實現方法有哪幾種?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    交流單相濾波器與三相濾波器的核心區別解析

    選型和實現有效電能質量管理的基礎。 一、結構設計與電路拓撲的根本差異 單相濾波器基于單相兩線制系統設計,其電路結構相對簡單。它通常由針對特定諧波頻率設計的電感、電容等無源元件構成,形成一個獨立的濾波支路。其核心任務
    的頭像 發表于 02-04 15:53 ?296次閱讀

    CW32單片機支持哪幾種開發環境,比較常用的MDK支持嗎?

    CW32單片機支持哪幾種開發環境,比較常用的MDK支持嗎。 若使用MDK開發,是否也需要下載芯片包,導入到MDK中?xxx32的庫可以用嗎。
    發表于 01-26 06:14

    知識分享|連接焊接方法幾種

    連接是一種用于連接電路的元件,通常由金屬制成。下面跟小欣一起看看連接的焊接方法哪幾種呢?烙鐵焊接法是最常見的連接
    的頭像 發表于 01-20 17:57 ?1340次閱讀
    知識分享|連接<b class='flag-5'>器</b>焊接<b class='flag-5'>方法</b><b class='flag-5'>有</b><b class='flag-5'>幾種</b>?

    請問單片機開發的程序設計語言主要有哪幾種

    單片機開發的程序設計語言主要有哪幾種
    發表于 01-14 08:29

    通信系統中濾波器的種類及特點(1)

    濾波器在通信系統中無處不在,從體積上看,尺寸龐大的腔體濾波器中等的SAW濾波器,還有較小的表貼濾波
    的頭像 發表于 12-29 09:17 ?6361次閱讀
    通信系統中<b class='flag-5'>濾波器</b>的種類及特點(1)

    信號處理:指數移動平均 (EMA) 濾波器

    作者: Mustahsin Zarif 之前我們在《信號處理簡介》一文中已經見過了兩類濾波器:有限脈沖響應 (FIR) 濾波器和無限脈沖響應 (IIR) 濾波器。我們看到了移動平均
    的頭像 發表于 10-04 18:35 ?2148次閱讀
    信號處理:指數移動平均 (EMA) <b class='flag-5'>濾波器</b>

    如何實現有源電磁干擾濾波器的出色性能

    作為昂貴的傳統大型無源濾波器的出色替代品,有源電磁干擾濾波器 (AEF) 可以幫助設計人員應對不斷增加的 EMI 挑戰、提高功率密度以及降低電源解決方案的成本。
    的頭像 發表于 09-08 13:46 ?4939次閱讀
    如何<b class='flag-5'>實現</b>有源電磁干擾<b class='flag-5'>濾波器</b>的出色性能

    電源濾波器設備超標的原因

    設備電源線上接了電源濾波器,但仍然無法通過傳導騷擾電壓發射測試,原因二:騷擾強度大或濾波器安裝不當。要解決這個問題,需降低騷擾強度或增大濾波器階數。
    的頭像 發表于 06-18 17:16 ?715次閱讀
    電源<b class='flag-5'>濾波器</b>設備超標的原因

    有源濾波器與無源濾波器的區別

    濾波器是根據電路參數對電路頻帶寬度的影響而設計出來的工程應用電路,濾波器種類很多,有源濾波器和無源濾波器的區別我們最簡單的分別辦法是看看是否需要電源,在作用上最大的區別在于有源
    的頭像 發表于 06-18 09:03 ?2083次閱讀

    濾波器廠家分享:開關插座式濾波器線材連接和彈片安裝小技巧

    ,準備工作要做好。先仔細檢查線材,確保絕緣層沒有破損,若有破損要及時更換,防止漏電引發安全隱患。同時,確認線材規格與濾波器接口匹配,避免因規格不符導致接觸不良。 連接時,要找準接口。開關插座式濾波器一般輸入
    的頭像 發表于 06-06 15:01 ?869次閱讀

    DC-DC和AC-DC開關電源的新型EMI濾波器設計方法

    用于DC-DC和AC-DC開關電源的新型EMI濾波器設計方法
    發表于 05-26 17:14 ?6次下載

    測量電子電路設計(濾波器篇)

    主要介紹如何從放大了的信號中除去有害噪聲,提取有用信號的濾波技術。書中介紹處理低頻信號所必需的RC濾波器、有源濾波器、LC濾波器,以及低頻濾波器
    發表于 05-17 16:54

    濾波器安裝位置講究嗎?

    在電子設備和通信系統中,濾波器是不可或缺的關鍵元件,它能夠篩選和處理信號,確保信息的準確傳輸和設備的穩定運行。然而,濾波器的安裝位置并非隨意為之,而是有著諸多講究。正確的安裝位置能充分發揮濾波器
    的頭像 發表于 05-15 16:18 ?1622次閱讀

    基于 FPGA 的任意波形發生+低通濾波器系統設計

    對圖像進行平滑去噪處理。 本次設計將用兩種方式實現低通濾波器方法一:利用Vivado自身具備的DDS和FIR的IP核實現
    發表于 05-07 15:34