国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-10-20 01:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZomUxaM-AdT8LAAADFPiCFw8011.pngwKgZomUxaM-AWegnAAAAuFYhST8616.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

wKgZomUxaM-AX5ojAAAC9hV8I20337.png

數(shù)字濾波器是語(yǔ)音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件,它能滿(mǎn)足波器對(duì)幅度和相位特性的嚴(yán)格要求,避免模擬濾波器所無(wú)法克服的電壓漂移、溫度漂移和噪聲等問(wèn)題。
有限沖激響應(yīng)(FIR)濾波器能在設(shè)計(jì)任意幅頻特性的同時(shí)保證嚴(yán)格的線(xiàn)性相位特性。
一、FIR數(shù)字濾波器
FIR濾波器用當(dāng)前和過(guò)去輸入樣值的加權(quán)和來(lái)形成它的輸出,如下所示的前饋差分方程所描述的。
FIR濾波器又稱(chēng)為移動(dòng)均值濾波器,因?yàn)槿魏螘r(shí)間點(diǎn)的輸出均依賴(lài)于包含有最新的M個(gè)輸入樣值的一個(gè)窗。由于它的響應(yīng)只依賴(lài)于有限個(gè)輸入,F(xiàn)IR濾波器對(duì)一個(gè)離散事件沖激有一個(gè)有限長(zhǎng)非零響應(yīng),即一個(gè)M階FIR濾波器對(duì)一個(gè)沖激的響應(yīng)在M個(gè)時(shí)鐘周期之后為零。
FIR濾波器可用圖1所示的z域塊圖來(lái)描述。
wKgZomUxaM-AOGWBAABn6zX3ofw721.png
其中每個(gè)標(biāo)有z-1的方框都代表了有一個(gè)時(shí)鐘周期延時(shí)的寄存器單元。這個(gè)圖中標(biāo)出了數(shù)據(jù)通道和必須由濾波器完成的操作。濾波器的每一級(jí)都保存了一個(gè)已延時(shí)的輸入樣值,各級(jí)的輸入連接和輸出連接被稱(chēng)為抽頭,并且系數(shù)集合{hk}稱(chēng)為濾波器的抽頭系數(shù)。一個(gè)M階的濾波器有M+1個(gè)抽頭。通過(guò)移位寄存器用每個(gè)時(shí)鐘邊沿n(時(shí)間下標(biāo))處的數(shù)據(jù)流采樣值乘以抽頭,并且求和得到輸出yFIR[n]。濾波器的加法和乘法必須足夠快,在下一個(gè)時(shí)鐘來(lái)到之前形成y[n]。并且在每一級(jí)中都必須測(cè)量它們的大小以適應(yīng)他們數(shù)據(jù)通道的寬度。在要求精度的實(shí)際應(yīng)用中,Lattice結(jié)構(gòu)可以減少有限字長(zhǎng)的影響,但增加了計(jì)算成本。一般的目標(biāo)是盡可能快地濾波,以達(dá)到高采樣率。通過(guò)組合邏輯的最長(zhǎng)信號(hào)通路包括M級(jí)加法和一級(jí)乘法運(yùn)算。FIR結(jié)構(gòu)指定機(jī)器的每一個(gè)算術(shù)單元有限字長(zhǎng),并且管理運(yùn)算過(guò)程中數(shù)據(jù)流。
二、FIR數(shù)字濾波器設(shè)計(jì)的實(shí)現(xiàn)
目前FIR濾波器的實(shí)現(xiàn)方法有三種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實(shí)現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長(zhǎng)和階數(shù)的規(guī)格較少,不能完全滿(mǎn)足實(shí)際需要。使用DSP器件實(shí)現(xiàn)雖然簡(jiǎn)單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。FPGA/CPLD有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線(xiàn)資源,特別適合于數(shù)字信號(hào)處理任務(wù),相對(duì)于串行運(yùn)算為主導(dǎo)的通用DSP芯片來(lái)說(shuō),其并行性和可擴(kuò)展性更好。但長(zhǎng)期以來(lái),F(xiàn)PGA/CPLD一直被用于系統(tǒng)邏輯或時(shí)序控制上,很少有信號(hào)處理方面的應(yīng)用,其原因主要是因?yàn)樵贔PGA/CPLD中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu)。
現(xiàn)在的FPGA產(chǎn)品已經(jīng)能夠完全勝任這種任務(wù)了。其中Altera公司的Stratix系列產(chǎn)品采用1.5V內(nèi)核,0.13um全銅工藝制造,它除了具有以前Altera FPGA芯片的所有特性外,還有如下特點(diǎn):芯片內(nèi)有三種RAM塊,即512bit容量的小RAM(M512)、4KB容量的標(biāo)準(zhǔn)RAM(M4K) 、512KB的大容量RAM(MegaRAM)。內(nèi)嵌硬件乘法器和乘加結(jié)構(gòu)的DSP塊,適于實(shí)現(xiàn)高速信號(hào)處理;采用全新的布線(xiàn)結(jié)構(gòu),分為三種長(zhǎng)度的行列布線(xiàn),在保證延時(shí)可預(yù)測(cè)的同時(shí)增加布線(xiàn)的靈活性;增加片內(nèi)終端匹配電阻,提高信號(hào)完整性,簡(jiǎn)化PCB布線(xiàn);同時(shí)具有時(shí)鐘管理和鎖相環(huán)能力。
FIR濾波器的Verilog HDL設(shè)計(jì)實(shí)例
1、設(shè)計(jì)意圖
本例主要是在Stratix器件內(nèi)實(shí)現(xiàn)基本有限脈沖響應(yīng)濾波器。
FIR的基本結(jié)構(gòu)包括一系列的乘法和加法。FIR的運(yùn)算可用式(1)的方程描述,現(xiàn)重寫(xiě)如下:
wKgZomUxaM-AY_CdAAAJE-U_eRs743.png
一個(gè)L=8的FIR設(shè)計(jì)如圖2,利用了輸入的8個(gè)樣本。因此稱(chēng)之為8抽頭濾波器。該結(jié)構(gòu)是有一個(gè)移位寄存器,乘法器和加法器組成的,可實(shí)現(xiàn)L=8階的FIR。其數(shù)據(jù)通道必須足夠?qū)挘赃m應(yīng)乘法器和加法器的輸出。這些采樣值被編碼為有限字長(zhǎng)的形式,然后通過(guò)M個(gè)寄存器并行移動(dòng)??梢?jiàn)用一個(gè)MAC級(jí)連鏈就可以構(gòu)成這種機(jī)器。每個(gè)寄存器提供一個(gè)單位樣本內(nèi)延遲。這些延遲輸入與各自的系數(shù)相乘,然后疊加得到輸出。圖2所示為基于MAC的8階FIR數(shù)字濾波器結(jié)構(gòu)
wKgZomUxaM-ADm0QAADvkEmWxA0648.png
在該設(shè)計(jì)中有八個(gè)抽頭,各抽頭有18位輸入和濾波器系數(shù)。由于一個(gè)DSP塊可以支持4個(gè)18位輸入的分支,所以設(shè)計(jì)需要2個(gè)DSP塊。輸入數(shù)據(jù)串行加載到DSP塊中,DSP內(nèi)部的移入/移出寄存器鏈用于產(chǎn)生延遲。濾波器系數(shù)從TriMatrix? 的ROM存儲(chǔ)器中加載。
2、Verilog HDL代碼編寫(xiě)風(fēng)格
HDL代碼編寫(xiě)應(yīng)該具有很好的易讀性和可重用性,而自頂向下的分割方法可以幫助我們達(dá)到最佳的結(jié)果。HDL代碼在達(dá)到功能的情況下要盡可能的簡(jiǎn)潔,盡量避免使用帶有特殊庫(kù)單元的實(shí)例,因?yàn)檫@樣會(huì)使得整個(gè)進(jìn)程變得不可靠。
在本設(shè)計(jì)中,我們將設(shè)計(jì)劃分成一個(gè)頂級(jí)文件和三個(gè)次級(jí)文件,并且調(diào)用了QuartusII中的MegaFunction功能輔助完成整個(gè)設(shè)計(jì)。
wKgZomUxaNCAI8s3AACvs0P55uo352.png
圖3顯示FIR濾波器的頂級(jí)方塊圖
wKgZomUxaNCABpdSAAGNuf9s7KI827.png
表1:FIR濾波器的設(shè)計(jì)范例的端口列表
3、驗(yàn)證仿真
完全可綜合設(shè)計(jì)的一個(gè)優(yōu)點(diǎn)就是同樣的HDL代碼能夠用于驗(yàn)證和綜合。在使用HDL代碼之前必須要驗(yàn)證設(shè)計(jì)的功能,最好且最簡(jiǎn)單的方法就是利用驗(yàn)證工具,其次是利用仿真工具作有目的的仿真。
QuartusII內(nèi)部帶有仿真器,只要通過(guò)建立正確的Vector Waveform File(向量波形文件)就可以開(kāi)始仿真了。圖4所示為QuartusII內(nèi)部仿真器得到的8階FIR的脈沖響應(yīng)波形。
wKgZomUxaNCAc1U4AAEHVIUAsOA071.png
五、結(jié)論
利用Verilog HDL設(shè)計(jì)數(shù)字濾波器的最大優(yōu)點(diǎn)就是可使設(shè)計(jì)更加靈活。比較硬件電路圖設(shè)計(jì),Verilog HDL語(yǔ)言設(shè)計(jì)的參數(shù)可以很容易在Verilog程序中更改,通過(guò)綜合工具的簡(jiǎn)化和綜合即可以得到電路圖,其效率要高出利用卡諾圖進(jìn)行人工設(shè)計(jì)許多。而且編譯過(guò)程也非常簡(jiǎn)單高效。優(yōu)秀編碼風(fēng)格能夠在綜合過(guò)程中節(jié)省芯片使用的單元,從而降低設(shè)計(jì)成本。

wKgZomUxaNCAezMUAABUdafP6GM098.jpg

精彩推薦 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、10月29號(hào)西安中心開(kāi)課、歡迎咨詢(xún)! 利用FPGA實(shí)現(xiàn)的一種機(jī)載高清視頻處理模塊 基于FPGA的等效時(shí)間采樣原理的實(shí)現(xiàn)掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgZomUxaNCAZdbAAABiq3a-ogY004.jpgwKgZomUxaNCAOsvzAAACXWrmhKE950.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22408

    瀏覽量

    636217

原文標(biāo)題:FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    交流單相濾波器與三相濾波器的核心區(qū)別解析

    選型和實(shí)現(xiàn)有效電能質(zhì)量管理的基礎(chǔ)。 一、結(jié)構(gòu)設(shè)計(jì)與電路拓?fù)涞母静町?單相濾波器基于單相兩線(xiàn)制系統(tǒng)設(shè)計(jì),其電路結(jié)構(gòu)相對(duì)簡(jiǎn)單。它通常由針對(duì)特定諧波頻率設(shè)計(jì)的電感、電容等無(wú)源元件構(gòu)成,形成一個(gè)獨(dú)立的濾波支路。其核心任務(wù)
    的頭像 發(fā)表于 02-04 15:53 ?195次閱讀

    CW32單片機(jī)支持哪幾種開(kāi)發(fā)環(huán)境,比較常用的MDK支持嗎?

    CW32單片機(jī)支持哪幾種開(kāi)發(fā)環(huán)境,比較常用的MDK支持嗎。 若使用MDK開(kāi)發(fā),是否也需要下載芯片包,導(dǎo)入到MDK中?xxx32的庫(kù)可以用嗎。
    發(fā)表于 01-26 06:14

    知識(shí)分享|連接焊接方法幾種?

    連接是一種用于連接電路的元件,通常由金屬制成。下面跟小欣一起看看連接的焊接方法哪幾種呢?烙鐵焊接法是最常見(jiàn)的連接
    的頭像 發(fā)表于 01-20 17:57 ?1147次閱讀
    知識(shí)分享|連接<b class='flag-5'>器</b>焊接<b class='flag-5'>方法</b><b class='flag-5'>有</b><b class='flag-5'>幾種</b>?

    請(qǐng)問(wèn)單片機(jī)開(kāi)發(fā)的程序設(shè)計(jì)語(yǔ)言主要有哪幾種?

    單片機(jī)開(kāi)發(fā)的程序設(shè)計(jì)語(yǔ)言主要有哪幾種?
    發(fā)表于 01-14 08:29

    通信系統(tǒng)中濾波器的種類(lèi)及特點(diǎn)(1)

    濾波器在通信系統(tǒng)中無(wú)處不在,從體積上看,尺寸龐大的腔體濾波器,中等的SAW濾波器,還有較小的表貼濾波
    的頭像 發(fā)表于 12-29 09:17 ?6203次閱讀
    通信系統(tǒng)中<b class='flag-5'>濾波器</b>的種類(lèi)及特點(diǎn)(1)

    信號(hào)處理:指數(shù)移動(dòng)平均 (EMA) 濾波器

    作者: Mustahsin Zarif 之前我們?cè)凇缎盘?hào)處理簡(jiǎn)介》一文中已經(jīng)見(jiàn)過(guò)了兩類(lèi)濾波器:有限脈沖響應(yīng) (FIR) 濾波器和無(wú)限脈沖響應(yīng) (IIR) 濾波器。我們看到了移動(dòng)平均
    的頭像 發(fā)表于 10-04 18:35 ?1934次閱讀
    信號(hào)處理:指數(shù)移動(dòng)平均 (EMA) <b class='flag-5'>濾波器</b>

    電源濾波器設(shè)備超標(biāo)的原因

    設(shè)備電源線(xiàn)上接了電源濾波器,但仍然無(wú)法通過(guò)傳導(dǎo)騷擾電壓發(fā)射測(cè)試,原因二:騷擾強(qiáng)度大或濾波器安裝不當(dāng)。要解決這個(gè)問(wèn)題,需降低騷擾強(qiáng)度或增大濾波器階數(shù)。
    的頭像 發(fā)表于 06-18 17:16 ?642次閱讀
    電源<b class='flag-5'>濾波器</b>設(shè)備超標(biāo)的原因

    有源濾波器與無(wú)源濾波器的區(qū)別

    濾波器是根據(jù)電路參數(shù)對(duì)電路頻帶寬度的影響而設(shè)計(jì)出來(lái)的工程應(yīng)用電路,濾波器種類(lèi)很多,有源濾波器和無(wú)源濾波器的區(qū)別我們最簡(jiǎn)單的分別辦法是看看是否需要電源,在作用上最大的區(qū)別在于有源
    的頭像 發(fā)表于 06-18 09:03 ?1836次閱讀

    DC-DC和AC-DC開(kāi)關(guān)電源的新型EMI濾波器設(shè)計(jì)方法

    用于DC-DC和AC-DC開(kāi)關(guān)電源的新型EMI濾波器設(shè)計(jì)方法
    發(fā)表于 05-26 17:14 ?4次下載

    測(cè)量電子電路設(shè)計(jì)(濾波器篇)

    主要介紹如何從放大了的信號(hào)中除去有害噪聲,提取有用信號(hào)的濾波技術(shù)。書(shū)中介紹處理低頻信號(hào)所必需的RC濾波器、有源濾波器、LC濾波器,以及低頻濾波器
    發(fā)表于 05-17 16:54

    濾波器安裝位置講究嗎?

    在電子設(shè)備和通信系統(tǒng)中,濾波器是不可或缺的關(guān)鍵元件,它能夠篩選和處理信號(hào),確保信息的準(zhǔn)確傳輸和設(shè)備的穩(wěn)定運(yùn)行。然而,濾波器的安裝位置并非隨意為之,而是有著諸多講究。正確的安裝位置能充分發(fā)揮濾波器
    的頭像 發(fā)表于 05-15 16:18 ?1473次閱讀

    基于 FPGA 的任意波形發(fā)生+低通濾波器系統(tǒng)設(shè)計(jì)

    對(duì)圖像進(jìn)行平滑去噪處理。 本次設(shè)計(jì)將用兩種方式實(shí)現(xiàn)低通濾波器。 方法一:利用Vivado自身具備的DDS和FIR的IP核實(shí)現(xiàn)
    發(fā)表于 05-07 15:34

    LC濾波器設(shè)計(jì)與制作 [日 森榮二]

    本書(shū)主要介紹了濾波器的種類(lèi)和特性,低通濾波器的經(jīng)典設(shè)計(jì),巴特沃思型低通濾波器的設(shè)計(jì),切比雪夫型低通濾波器的設(shè)計(jì),白塞爾型低通濾波器的設(shè)計(jì),高
    發(fā)表于 03-06 15:04

    基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)

    在現(xiàn)代通信信號(hào)處理領(lǐng)域中,隨著各種精密計(jì)算和快速計(jì)算的發(fā)展對(duì)信號(hào)處理的實(shí)時(shí)性、快速性的要求越來(lái)越高。以往的模擬濾波器無(wú)法克服電壓漂移、溫度漂移和噪聲等問(wèn)題,從而帶來(lái)了許多誤差和不穩(wěn)定因素。而數(shù)字濾波器具有穩(wěn)定性高、精度高、設(shè)計(jì)靈活、實(shí)現(xiàn)
    的頭像 發(fā)表于 03-06 12:31 ?2027次閱讀
    基于FPGA的<b class='flag-5'>FIR</b>數(shù)字<b class='flag-5'>濾波器</b>設(shè)計(jì)