国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR模塊電路的PCB設計建議

凡億PCB ? 來源:未知 ? 2023-09-19 11:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR電路簡介

RK3588 DDR 控制器接口支持 JEDEC SDRAM 標準接口,原理電路16位數據信號如圖8-1所示,地址、控制信號如圖8-2所示,電源信號如圖8-3所示。電路控制器有如下特點:

1、兼容 LPDDR4/LPDDR4X/LPDDR5 標準;

2、支持 64bits 數據總線寬度,由 4 個 16bits 的 DDR 通道組成,每個通道容量最大尋址地址 8GB;4個通道容量可支持總容量達到 32GB;

3、兩個 16bits 組成一個 32bits 通道,2 個 32bits 通道(即圖紙中 CH0、CH1 通道)不能采用不同容量的顆粒配置,如 4GB+2GB;

4、支持 Power Down、Self Refresh 等模式;

5、具有動態 PVT 補償的可編程輸出和 ODT 阻抗調整。

wKgaomULe8qAMREKAAKtcxNWJus918.png

圖 8-1 RK3588 DDR部分數據信號管腳

wKgaomULe8qAPO6XAAIK_xAjXeg790.png

圖 8-2 RK3588 DDR部分地址、控制信號管腳

wKgaomULe8qAT7j1AAFPmypXwpQ165.png

圖 8-3 RK3588 DDR部分電源管腳

DDR電路設計建議

1、RK3588 DDR PHY 和各 DRAM 顆粒原理圖保持與瑞芯微原廠設計一致性,包含DDR電源部分的去耦電容;

2、K3588 可支持 LPDDR4/LPDDR4X、LPDDR5,這些 DRAM 具有不同 I/O 信號,根據 DRAM 類型選擇對應的信號;

3、DQ,CA 順序全部不支持對調,如果PCB布線需要調整管腳,與瑞芯微原廠FAE溝通;

4、LPDDR4/4x/LPDDR5 的顆粒 ZQ 必須接 240ohm 1%到 VDDQ_DDR_S0 電源上;

5、LPDDR4/4x 的顆粒 ODT_CA 必須接 10Kohm 5%到 VDD2_DDR_S3 電源上;

6、內置 Retention 功能,DDR 進入自刷新期間,DDR 控制器端 DDR_CH_VDDQ_CKE 的電源腳需要保持供電,其它電源可關閉;DDR 顆粒的 VDDQ 電源在 tCKELCK 關閉 5ns 后也可以關閉,其它電源不能關;

7、LPDDR5 引入了 WCK 時鐘;LPDDR5 有兩個工作時鐘,一個是 CK_t 和 CK_c,用于控制命令、地址的操作;一個是 WCK_t 和 WCK_c,WCK 可以是 CK 頻率的 2 倍或 4 倍運行;當 Write 時,WCK 是時鐘也是 Write data strobe;當 Read 時,WCK 是 DQ 和 RDQS 的時鐘,RDQS 是 Read data strobe 信號;

8、RK3588 支持 DVFSC Mode(運行 LPDDR5 時),DVFSC 模式支持在 VDD2L(0.9V)和 VDD2H(1.05V)兩個電壓之間進行切換,即高頻運行時采用 VDD2H 電壓工作,低頻運行時采用 VDD2L 電壓工作。

DDR 拓撲結構與匹配方式設計

1、LPDDR4/4x 2 顆 32bit 時,DQ、CA 采用點對點拓撲結構,如圖8-4所示,匹配方式為LPDDR4 顆粒 DQ、CLK、CMD、CA 都支持 ODT,全部點對點連接即可;

2、LPDDR5 2 顆 32bit 時,DQ、CA 采用點對點拓撲結構,如圖8-5所示,匹配方式為LPDDR5 顆粒 DQ、CLK、CMD、CA 都支持 ODT,全部點對點連接即可。

wKgaomULe8qAbKhoAACLN4hna4Y841.png

圖 8-4 LPDDR4 點對點拓撲結構

wKgaomULe8qABtDbAACAK3Osmkw479.png

圖 8-5 LPDDR5 點對點拓撲結構

DDR 電源設計和上電時序要求

1、RK3588 DDR PHY 供電電源匯總如表8-1所示:

wKgaomULe8uAJpYgAAD_00-H6h8686.png

表8-1 RK3588 DDR PHY 供電電源

2、LPDDR4/4x/LPDDR5 顆粒供電電源匯總如表8-2所示:

wKgaomULe8uAYykcAACc73uQwyU599.png

表8-2 LPDDR4/4x/LPDDR5 供電電源

DDR 電源設計電路建議

1. 采用雙 PMIC 電源方案時供電電路

1.1 采用瑞芯微配套PMIC 型號為 RK806-2,務必注意,根據實際使用 DRAM 顆粒,同步修改 PMIC2 RK806-2 FB9(pin66)的分壓電阻阻值,使得 VDDQ_DDR_S0 輸出電壓與顆粒相匹配,如圖8-6所示;

wKgaomULe8uAM4ITAAEhCVRHVao085.png

圖 8-6 RK806-2 BUCK9 FB參數調整

1.2 采用瑞芯微配套PMIC 型號為RK806-2,務必注意,根據實際使用DRAM顆粒,同步修改PMIC2 RK806-2 FB9(pin66)的分壓電阻阻值,使得VDD2_DDR_S3輸出電壓與顆粒相匹配,如圖8-7所示;

wKgaomULe8uAbxaBAAEX7baC_H4428.png

圖 8-7 RK806-2 BUCK9 FB 參數調整

2. 采用單 PMIC 電源方案時供電電路

1、采用瑞芯微配套PMIC 型號為 RK806-1,務必注意,根據實際使用 DRAM 顆粒,同步修改 PMIC RK806-1 FB9(pin66)的分壓電阻阻值,使得 VDDQ_DDR_S0 輸出電壓與顆粒相匹配,如圖8-8所示;

wKgaomULe8uALNqbAADXj4xF9zY476.png

圖 8-8 RK806-1 BUCK9 FB 參數調整

2、采用瑞芯微配套PMIC型號為RK806-1,務必注意,根據實際使用DRAM 顆粒,同步修改PMIC RK806-1 FB6(pin31)的分壓電阻阻值,使得VDD2_DDR_S3輸出電壓與顆粒相匹配,如圖8-9所示;

wKgaomULe8yARlR3AADOE4ZOKts913.png

圖 8-9 RK806-1 BUCK6 FB 參數調整

3、瑞芯微原廠RK3588電路圖紙參考模板里提供了LPDDR4 和 LPDDR4x 兼 容 設 計,需要注意的是:必須根據實際物料選擇相應的電路。貼 LPDDR4 顆粒時,只需要貼 R3811 電阻,R3808 不貼;貼 LPDDR4x 顆粒時,只需要貼 R3808 電阻,R3811 不貼,如圖8-10所示。

wKgaomULe8yAN2TMAADq_7hGcbk614.png

圖 8-10 LPDDR4/LPDDR4x 兼容設計電源選擇

DDR電路疊層與阻抗設計

8層通孔板1.6mm厚度疊層與阻抗設計

在8層通孔板疊層設計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.6mm。詳細的疊層與阻抗設計過程見白皮書第2章。板厚推薦疊層如圖8-11所示,阻抗線寬線距如圖8-12所示。

wKgaomULe8yAHfwMAAEu2UzNmpU489.png

圖 8-11 8層通孔1.6mm厚度推薦疊層

wKgaomULe8yAI8t4AAGVrEiHf4w395.png

圖 8-12 8層通孔1.6mm厚度各阻抗線寬線距

10層1階HDI板1.6mm厚度疊層與阻抗設計

在10層1階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內層采用HoZ。詳細的疊層與阻抗設計過程見白皮書第2章。板厚推薦疊層如圖8-13所示,阻抗線寬線距如圖8-14所示。

wKgaomULe8yACuWXAAFssEcHas8106.png

圖8-13 10層1階HDI板疊層設計

wKgaomULe82ANp4zAADNc--LRWc432.png

圖8-14 10層1階HDI板阻抗設計

10層2階HDI板1.6mm厚度疊層與阻抗設計

在10層2階板疊層設計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內層采用HoZ。細的疊層與阻抗設計過程見白皮書第2章。板厚推薦疊層如圖8-15所示,阻抗線寬線距如圖8-16與8-17所示。

wKgaomULe82AdHGSAAFSKJgJGXw360.png

圖8-15 10層2階HDI板疊層設計

wKgaomULe82AErfRAACBF7UtW3g966.png

圖8-16 10層2階HDI板單端阻抗設計圖

wKgaomULe82AVn55AAC07LDUoTQ190.png

圖8-17 10層2階HDI板差分阻抗設計圖

DDR電路阻抗線與阻抗要求

1、所有通道數據DQ、DM單端信號阻抗40歐姆,如果疊層無法滿足40歐目標阻抗,至少保證阻抗滿足45ohm±10%,40歐目標阻抗信號余量會更大,45歐目標阻抗信號余量會更小,如圖8-18所示;

wKgaomULe82AVum5AAOoi1mj1e8537.png

圖 8-18 CH0與CH1通道數據DQ、DM阻抗線

2、所有通道地址、控制單端信號阻抗40歐姆,如圖8-19所示;

wKgaomULe86AEBteAAImsW9rg0Q465.png

圖 8-19 CH0與CH1通道地址、控制阻抗線

3、CKE單端信號阻抗50歐姆,如圖8-20所示;

wKgaomULe86AfidhAACnbfqnRyI472.png

圖 8-20 CH0與CH1通道CKE阻抗線

4、所有通道數據鎖存信號DQS與時鐘差分信號阻抗80歐姆,如果疊層無法滿足80歐目標阻抗,至少保證阻抗滿足90ohm ±10%,如圖8-21所示;

wKgaomULe86AL1EmAAGACY5JoBo240.png

圖 8-21 CH0與CH1通道DQS與CLK差分阻抗線

DDR電路PCB布局布線要求

1、由于RK3588 DDR接口速率最高達4266Mbps,PCB 設計難度大,所以強烈建議使用瑞芯微原廠提供的 DDR 模板和對應的 DDR 固件。DDR 模板是經過嚴格的仿真和測試驗證后發布的。在單板PCB設計空間足夠的情況下,優先考慮留出DDR電路模塊所需要的布局布線空間,拷貝瑞芯微原廠提供的 DDR 模板,包含芯片與DDR顆粒相對位置、電源濾波電容位置、鋪銅間距等完全保持一致。如圖8-22至8-29所示。

wKgaomULe86AC5dwAAb-hrPNeG8045.png

wKgaomULe8-APsydAAPg8TrFBRI771.png

wKgaomULe8-AdEi0AAPO_wJG__4649.png

2、如果自己設計 PCB,請參考以下PCB 設計建議,強烈建議進行仿真優化,然后與瑞芯微原廠FAE進行確認,確認沒問題以后在進行打樣調試。

  • CPU 管腳,對應的 GND 過孔數量,建議嚴格參考模板設計,不能刪減 GND 過孔。8 層通孔的 PCB模板,CPU 管腳 GND 過孔設計如圖8-30所示,黃色為DDR管腳信號,地管腳為紅色;

wKgaomULe8-AYzYPAAH6etDF4XQ852.png

圖 8-30 RK3588地過孔示意圖

  • 信號換層前后,參考層都為 GND 平面時,在信號過孔 25mil(過孔和過孔的中心間距)范圍內需要添加 GND 回流過孔(黃色為DDR信號,紅色為GND信號),改善信號回流路徑,GND 過孔需要把信號換層前后 GND 參考平面連接起來。一個信號過孔,至少要有一個 GND 回流過孔,盡可能增加 GND 回流過孔數量,可以進一步改善信號質量,如圖8-31所示;

wKgaomULe8-AGvBWAANkAsGZrB0433.png

圖 8-31 信號換層添加地過孔示意圖

  • GND 過孔和信號過孔的位置會影響信號質量,建議 GND 過孔和信號過孔交叉放置如圖8-32所示,雖然同樣是 4 個 GND 回流過孔,4 個信號過孔在一起的情況要避免,這種情況下過孔的串擾最大;

wKgaomULe8-ABV3UAAE59UlHPqQ031.png

圖 8-32 回流地過孔的位置示意圖

  • 8 層板,建議 DDR 信號走第一層、第六層、第八層。DQ、DQS、地址和控制信號、CLK 信號都參考完整的 GND 平面。如果 GND 平面不完整,將會對信號質量造成很大的影響;

  • 如圖8-33所示,當過孔導致信號參考層破裂時,可以考慮用 GND 走線優化下參考層,改善信號質量;

wKgaomULe9CAKfSUAAIScZXm6WU310.png

圖 8-33 地平面割裂補全示意圖

  • 繞線自身的串擾會影響信號延時,走線繞等長時注意按圖8-34所示;

wKgaomULe9CAGavMAAQIdSvk-FI834.png

圖 8-34 蛇形走線示意圖

  • 在做等長時,需要考慮過孔的延時,如圖8-35所示;

wKgaomULe9CAYxTmAADezgu5Seo241.png

圖 8-35 過孔延遲示意圖

  • 非功能焊盤會破壞銅皮,以及增大過孔的寄生電容,需要刪除過孔的非功能焊盤,做無盤設計;

  • 走線距離過孔越近,參考平面越差,走線距離過孔鉆孔距離建議≧8mil,有空間的地方增大間距;

  • 調整過孔位置,優化平面的裂縫,不要造成平面割裂,起到改善回流路徑的作用,如圖8-36所示;

wKgaomULe9CAawRQAADEV7PIJ2g386.png

圖 8-36 過孔優化示意圖

  • DQS、CLK、WCLK 信號需要做包地處理,包地線或銅皮建議每隔≦400mil,打一個 GND 過孔,如圖8-37所示;

wKgaomULe9GAWmUNAASzJLnixyQ342.png

圖 8-37 差分信號包地示意圖

  • 對于 VDD_DDR 電源,DCDC 區域電源換層時,建議打≧6 個 0503 過孔;

  • 對于 VDDQ_DDR 電源,DCDC 區域電源換層時,建議打≧6 個 0503 過孔;

  • 對于 VDD2_DDR 電源,DCDC 區域電源換層時,建議打≧6 個 0503 過孔;

  • 對于 VDD1_1V8_DDR 電源,電源平面換層時,建議至少打≧2 個 0402 過孔;

  • 每個電容焊盤建議至少一個過孔,對于 0603 或者 0805 封裝的電容建議一個焊盤對應兩個過孔,過孔的位置要靠近管腳放置,減小回路電感。

DDR電路PCB設計時序要求

由于 8 層板,表層和內層都有走線。無論是單端信號還是差分信號,表層走線和內層走線,速率有差異。表層走線,單端信號和差分信號速率有差異。內層走線,單端信號和差分信號差異較小。過孔速率和走線速率有差異,為了減小速率差異對信號余量的影響,設計規則需要按等延時來要求。PCB 設計時,需要按實際制板的疊層設置疊層參數,同時把封裝延時,和過孔延時考慮進來,具體的時序要求如表8-3所示。

wKgaomULe9GASkX-AAGmGHzs_JA747.png

表8-3 LPDDR4阻抗、時序表

聲明:

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4405

    文章

    23878

    瀏覽量

    424360

原文標題:DDR模塊電路的PCB設計建議

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB設計 | AI如何顛覆PCB設計?從手動布線到智能自動化的30年演進

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執行董事。該公司深耕PCB設計服務領域,專門研究電路板級仿真技術。其開發的iCDDesignIntegrity
    的頭像 發表于 11-27 18:30 ?4552次閱讀
    <b class='flag-5'>PCB設計</b> | AI如何顛覆<b class='flag-5'>PCB設計</b>?從手動布線到智能自動化的30年演進

    從入門到精通:PCB設計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設計需要遵守的原則有哪些?PCB設計必須遵守的原則。在PCB設計中,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ?
    的頭像 發表于 11-13 09:21 ?869次閱讀

    高速PCB設計EMI避坑指南:5個實戰技巧

    : 高速電路PCB設計EMI方法與技巧 一、信號走線規則 屏蔽規則: 關鍵高速信號線(如時鐘線)需進行屏蔽處理,可在信號線周圍設置接地的屏蔽層,或將高速線布置在內部信號層,上下層鋪銅接地作為屏蔽。 建議屏蔽線每1000mil打孔
    的頭像 發表于 11-10 09:25 ?641次閱讀
    高速<b class='flag-5'>PCB設計</b>EMI避坑指南:5個實戰技巧

    大功率PCB設計 (一):電壓需求與隔離

    PCB設計中,對電壓需求的管理是確保安全性和可靠性的首要任務。疏忽電壓隔離不僅會導致電路板故障,還可能引發短路、電弧,甚至對操作人員構成嚴重威脅。本文將深入探討如何識別和實施 PCB 的電壓隔離需求。 1. 盡早識別隔離需求 在
    的頭像 發表于 11-04 11:18 ?7689次閱讀
    大功率<b class='flag-5'>PCB設計</b> (一):電壓需求與隔離

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現批量生產。在本指南中,我們匯總了適用于大多數現代電路板的一些基本PCB設計
    的頭像 發表于 09-01 14:24 ?7460次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    上海圖元軟件國產高端PCB設計解決方案

    在當今快速發展的電子行業中,高效、精確的PCB(印刷電路板)設計工具是確保產品競爭力的關鍵。為滿足市場對高性能、多功能PCB設計工具的需求,上海圖元軟件推薦一款專為專業人士打造的國產高端PCB
    的頭像 發表于 08-08 11:12 ?4255次閱讀
    上海圖元軟件國產高端<b class='flag-5'>PCB設計</b>解決方案

    PCB設計與工藝規范

    作為一名PCB Layout工程師,印制電路板(PCB)設計是吃飯的本事。不僅要兢兢業業“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設計主要包含前期準備、
    的頭像 發表于 08-04 17:22 ?1287次閱讀
    <b class='flag-5'>PCB設計</b>與工藝規范

    Simcenter FLOEFD EDA Bridge模塊:使用導入的詳細PCB設計和IC熱特性來簡化熱分析

    優勢使用導入的詳細PCB設計和集成電路熱特性進行分析,省時省力將詳細的PCB數據快速導入SimcenterFLOEFD通過更詳細的電子設備熱建模提高分析精度摘要SimcenterFLOEFD軟件
    的頭像 發表于 06-10 17:36 ?1755次閱讀
    Simcenter FLOEFD EDA Bridge<b class='flag-5'>模塊</b>:使用導入的詳細<b class='flag-5'>PCB設計</b>和IC熱特性來簡化熱分析

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發表于 05-15 14:34 ?1201次閱讀

    DDR模塊PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDRDDR2還是DDR3,只
    的頭像 發表于 04-29 13:51 ?2896次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>模塊</b>的<b class='flag-5'>PCB設計</b>要點

    開關電源與LDO線性穩壓器的PCB設計技巧

    電源設計,是PCB設計中最核心、也最容易翻車的模塊之一。
    的頭像 發表于 04-22 13:41 ?2328次閱讀
    開關電源與LDO線性穩壓器的<b class='flag-5'>PCB設計</b>技巧

    建議收藏,這31條PCB設計布線技巧

    相信大家在做PCB設計時,都會發現布線這個環節必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產成本的高低,同時還能體現出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到最優等。本篇
    發表于 04-19 10:46

    PCB設計中容易遇到的問題

    印制電路板(PCB)設計是電子產品開發中的關鍵環節,其質量直接影響產品的性能和可靠性。下面將分享幾個PCB設計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發表于 04-15 16:20 ?1146次閱讀

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工中,PCB設計的審查和確認是確保加
    的頭像 發表于 04-07 10:02 ?1080次閱讀

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優點及不足之處;介紹PCB電路
    發表于 03-12 13:31