伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

10個PCB設計技巧幫你減少EMC

fcsde-sh ? 來源:未知 ? 2023-07-26 19:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天主要是關于:EMCPCB設計中如何降低EMC?

一、EMC是什么?

PCB設計中,主要的EMC問題包括3種:傳導干擾串擾干擾輻射干擾。

1、傳導干擾

傳導干擾通過引線去耦和共模阻抗去耦影響其他電路,例如:噪聲通過電源電路進入系統,支持電路將受到噪聲的影響。

下圖顯示了通過共模阻抗進行的噪聲去耦。電路1和電路2通過同一根導線獲得電源電壓的和接地環路。如果其中一個電路的電壓突然需要提高,另一個電路將降低,因為公共電源和兩個回路之間的阻抗。

8688b4b4-2ba8-11ee-a368-dac502259ad0.png

2、串擾干擾

串擾干擾是指一根信號線對相鄰信號線的干擾,通常發生在相鄰的電路和導體上,其特點是電路與導體之間存在互電容和互阻抗。例如:PCB上的帶狀線,信號電平較低,當平行線長度超過10cm時,串擾就會出現。

由于電場可以通過互電容引起串擾,磁場可以通過互阻抗引起串擾,因此首先要確認哪個去耦起到主要作用,是電場(互電容)去耦還是磁場(互阻抗)去耦。功率阻抗和接受器阻抗的乘積可以作為參考,取決于電路和頻率之間的配置。

3、輻射干擾

輻射干擾是指由自由電磁波釋放的輻射引起的干擾。PCB中的輻射干擾是指電纜和內部線路之間的共模輻射干擾。當電磁波照射在輸電路線上時,會出現電場對線路的解耦問題,線路上分布的小電壓源分為CM(共模)和DM(差模)。CM電流是指來自兩根導聯的電流幾乎相等的幅度和相同的相位。而DM電流是指來自兩根導聯的電流具有相同的輻射和相反的相位。

二、如何減少EMC問題的產生?

1、低電感接地系統

在PCB設計中最常用的就是低電感接地系統最大化PCB上的接地面積可以降低系統中的接地電感,這樣可以減少電磁輻射和干擾,可以使用不同的方法將信號接地。

在PCB設計中,最好的方法是將PCB中其中一層接地,這樣可以提供低阻抗,如果不能整層接地,就采用接地網,在這種情況下,接地電感取決于網格之間的空間。

86ad1516-2ba8-11ee-a368-dac502259ad0.jpg

低電感接地系統

下圖為各種地平面應用圖,高速電路靠近地放置、低速電路靠近電源層。銅填充區域始終接地。否則,可能會充當天線并導致EMC問題。在電路中需要多個電源的情況下,將電源層和接地層分開可以防止電源彼此產生噪聲。

86c9de76-2ba8-11ee-a368-dac502259ad0.jpg

各種地平面應用圖

2、元器件根據功能進行放置

PCB上的組件應該根據功能進行分組。例如模擬、數字、電源、低速電路、高速電路。每個組件的信號走線必須保持在定義的區域內。當信號需要從一個子系統連接到另一個子系統的時候,可以使用濾波器

下圖說明了如何使用分段將四個不同的電路分開。地平面使用未金屬化的護城河/通道有效地隔離了電路。電感和電容對每個電路進行濾波,電源層之間的耦合減少。

86e3eafa-2ba8-11ee-a368-dac502259ad0.jpg

元器件根據功能進行放置

3、PCB層數排列

PCB 的 EMC 性能還取決于其層的排列。2 層 PCB的情況下,應將整個層用作接地層。如果不可能整層接地,則應放置接地網。對于4 層 PCB,接地層以下的層應作為電源層 。超過 4 層的 PCB應具有偶數層,并由交替的接地層和信號層組成,以避免出現 EMC 問題。

下圖顯示了圍繞核心(層壓板)構建的 FR4 1.6 毫米 4 層 PCB 的疊層。核心是兩面都有銅層的厚介電片。核心的頂部和下方添加了薄的預浸料,即介電材料片。對于這種特定情況,中間層 1 和 2 分別代表接地層和電源層。頂層和底層用作信號平面,每側可以焊接多個組件。多層堆疊的配置在 EMC 應用中起著至關重要的作用。

87016da0-2ba8-11ee-a368-dac502259ad0.jpg

PCB 層堆疊

4、添加去耦電容

當 IC 工作時,由于其內部結構,它們會以高頻進行切換。這種情況會在 IC 連接軌道中產生開關噪聲。如果不控制這種噪聲,它將導致發射,從而導致 EMI 。通過在 IC 附近放置一個去耦電容,可以減少 PCB 上開關噪聲的傳播并將噪聲引導至地面。

871dbdc0-2ba8-11ee-a368-dac502259ad0.png

去耦電容布局

5、避免串擾

串擾用于識別由 PCB 上的一條軌道到附近另一條軌道的電磁噪聲引起的干擾。PCB 中的串擾通常發生在同一層中并排的軌道或相鄰層中的一個軌道上。這種情況表現為噪聲,如果振幅過大可能會導致故障 。

關于串擾的更多內容,歡迎閱讀以下文章,更為詳細:

串擾是什么意思?串擾的原因及解決辦法?一文給你總結,減少串擾

87634516-2ba8-11ee-a368-dac502259ad0.png

877862fc-2ba8-11ee-a368-dac502259ad0.jpg

串擾示例

6、不要90°走線

與過孔類似,不應實施直角 90° 軌道轉彎,因為它會增加寄生電容,導致特性阻抗發生變化,從而導致反射。如圖 所示,所有正交走線都應采用 45° 彎曲,以限制耦合到附近走線的噪聲。

878b29aa-2ba8-11ee-a368-dac502259ad0.jpg

45°走線

45° 角跡線,其中 W 是跡線寬度

信號走線的寬度從源到負載應該是恒定的。改變跡線的寬度會產生阻抗變化(電阻、電感和電容),因此在高速信號和線路阻抗不平衡的情況下會引起反射。此外,應盡量減少電源和接地平面中的分離孔徑(即寬過孔或長孔),因為它們會在平面內產生不均勻區域。這會導致屏蔽效能降低和總阻抗增加 。

87b07322-2ba8-11ee-a368-dac502259ad0.png

存根走線

短截線會產生反射,并有可能將波長可分天線添加到電路中。盡管短截線長度可能是系統中任何已知信號的非四分之一波長整數,但入射的輻射 EM 波可能會在短截線上產生共振。因此,在布線時應避免帶有承載高頻或敏感信號的走線的存根 。

7、走線分離

走線分離可最大限度地減少相同或不同 PCB 層上相鄰/平行跡線之間的串擾和電磁耦合。一般規則規定走線之間的間隔(在中心到中心之間測量)應大于或等于 3 x 走線寬度。間隔越大,串擾和耦合越低。

87db70ea-2ba8-11ee-a368-dac502259ad0.jpg

走線分離

通常在同一層走線的所有走線都是微帶線。那是放置在地平面頂部的平面傳輸線。它們可以傳輸從直流到高頻的信號。對于在 PCB 的同一層上需要更多并行跡線且間距最小的特定情況,可以使用共面波導 (CPW)。例如,與微帶線相比,接地的 CPW 通過將接地平面放置在電介質材料的底部和同一平面上來增加電路周圍的接地量,確保接地平面在信號傳輸線的兩側連續延伸。它可以最大限度地減少 PCB 不同層上信號走線之間的串擾。

8、過孔遠離關鍵信號走線

過孔在多層 PCB 中用于信號路由。如果設計不當,一些過孔會引入寄生電容和電感效應。應避免此類過孔并將其放置在離關鍵走線盡可能遠的地方。由于過孔中的寄生電容和電感,過孔和跡線之間存在阻抗不匹配,從而產生反射。當無法避免過孔時,應確保接地過孔靠近信號過孔放置。這種布置減少了特性阻抗值的變化,從而減少了反射。

9、走線附近放置一個參考平面

更重要的是在走線附近放置一個參考平面以防止輻射 EMI。這適用于全數字系統和混合信號系統,兩者都應使用參考平面層,并且不應在參考導體不連續或完全沒有參考導體的區域上布線。

87f2ffd0-2ba8-11ee-a368-dac502259ad0.png

走線附近放置一個參考平面

PCB 疊層中的阻抗計算器可以計算出接地間隙。然而,高速信號應該在統一的平面上布線,以確保有清晰的返回路徑。

對于阻抗控制系統,提供隔離的正確方法是除了在 PCB 疊層中放置參考層之外,還使用共面布置的接地灌注。通常,該過程是通過比較沒有接地的跡線與同一疊層和層中的共面跡線的阻抗來查看附近的導體如何改變跡線的阻抗。如果接地點太近,分布寄生電容會與線路的分布自電容并聯,因此阻抗會降低。

10、模擬信號遠離高速信號或者開關信號

承載模擬信號的軌道應遠離高速或開關信號,并應始終受到接地信號的保護。低通濾波器可用于避免模擬軌

原文鏈接:

https://www.toutiao.com/article/7229601324906889784/

免責聲明:本文來源張工談DFM,版權歸原作者所有,如涉及作品版權問題,請及時與我們聯系,謝謝!


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 模擬技術
    +關注

    關注

    17

    文章

    472

    瀏覽量

    40861
  • 張飛電子
    +關注

    關注

    56

    文章

    176

    瀏覽量

    13827

原文標題:10個PCB設計技巧幫你減少EMC

文章出處:【微信號:fcsde-sh,微信公眾號:fcsde-sh】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    EMC PCB設計總結

    EMC PCB設計總結
    發表于 03-23 14:52 ?11次下載

    打通EMC中的“任督二脈”

    一前言PCBlayout在EMC(電磁兼容性)設計中至關重要,它直接決定了電子設備的抗干擾能力和電磁輻射水平。良好的PCB設計可在源頭解決80%以上的EMC問題,避免后期高昂的整改成本。一
    的頭像 發表于 01-27 11:34 ?1253次閱讀
    打通<b class='flag-5'>EMC</b>中的“任督二脈”

    PCB設計與打樣的6大核心區別,看完少走3月彎路!

    )是電子產品開發中兩緊密相關但目的和流程不同的環節,主要區別體現在目標、流程、側重點、成本與時間等方面,具體如下: ? PCB設計和打樣之間的區別 1. 目標不同 PCB設計: 核心目標是將電路
    的頭像 發表于 11-26 09:17 ?665次閱讀
    <b class='flag-5'>PCB設計</b>與打樣的6大核心區別,看完少走3<b class='flag-5'>個</b>月彎路!

    干貨分享 I PCB設計電磁兼容問題交流與解答(二)

    你是否曾在PCB設計中被詭異的電磁干擾問題纏住手腳?是否在項目后期,為產品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點破那些教科書上找不到的實戰經驗?現在,一與頂尖EMC
    的頭像 發表于 11-23 09:05 ?329次閱讀
    干貨分享 I <b class='flag-5'>PCB設計</b>電磁兼容問題交流與解答(二)

    從入門到精通:PCB設計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設計需要遵守的原則有哪些?PCB設計必須遵守的原則。在PCB設計中,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ? PCB設計
    的頭像 發表于 11-13 09:21 ?1057次閱讀

    改善EMCPCB設計原理

    電磁兼容EMC是電子設備穩定運行的核心要求,它包含電磁輻射和電磁敏感性兩雙向問題。而PCB作為元件的物理載體,其設計直接決定了EMC性能的下限,如果是不合理的層布局、元件位置或接地方
    的頭像 發表于 10-22 15:45 ?775次閱讀

    上海 10月19-20日《高級PCB-EMC設計》公開課報名中!

    課程名稱:《高級PCB-EMC設計》講師:鄭老師時間地點:上海10月19-20日主辦單位:賽盛技術課程背景隨著電子信息的快速發展,產品EMC要求越來越高。經市場調研,70%的企業并沒有專職的E
    的頭像 發表于 10-09 18:02 ?438次閱讀
    上海 <b class='flag-5'>10</b>月19-20日《高級<b class='flag-5'>PCB-EMC</b>設計》公開課報名中!

    深度解讀PCB設計布局準則

    。專業設計可能需要遵循額外的板級布局準則,但此處展示的PCB設計和布局準則,是大多數板設計的一良好起點。
    的頭像 發表于 09-01 14:24 ?7607次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    PCBEMC設計指南

    本文檔的主要內容介紹的是工程開發中 PCBEMC設計指南
    發表于 06-08 09:50 ?38次下載

    EMC設計—PCB高級EMC設計

    目錄 EMC理論基礎 EMC測試實質 PCB的接地設計 PCB內部EMC設計 EMC去耦分析
    發表于 05-28 16:54

    開關電源的PCB設計

    ,開關電源的開關頻率與功率密度變得越來越高。然而,開關電源開關頻率不斷提高和功率密度不斷增大使開關電源內部的電磁環境日趨復雜,帶來了開關電源PCB設計EMC電磁兼容性問題。本文給出了開關電源
    發表于 05-21 16:00

    符合EMCPCB設計準則

    時源芯微專業EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及線距,PCB設計中應該注意的要點: (1) PCB板邊間
    的頭像 發表于 05-15 16:42 ?996次閱讀

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發表于 05-15 14:34 ?1311次閱讀

    EMC思想來設計DC/DC電源的PCB

    在DC/DC芯片的應用中,我們需要提前來規劃EMC的設計,避免在后期把太多的時間和精力花在整改和優化上。其實DC/DC電源的PCB設計,在滿足基本電源工作的功能之外,考慮功率路徑滿足通流能力,路徑
    發表于 04-15 13:40

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工中,PCB設計的審查和確認是確保加
    的頭像 發表于 04-07 10:02 ?1231次閱讀