一. 設計目標
1.編輯鏡像加法器電路原理圖。
2.對鏡像加法器進行仿真并觀察波形。
3.繪制鏡像加法器版圖,并進行 DRC 驗證。
4.對版圖電路進行仿真并觀察波形。
5.對電路網表進行 LVS 檢驗觀察原理圖與版圖的匹配程度。
二、鏡像加法器的電路結構
鏡像加法器是一個經過改進的加法器電路,首先,它取消了進位反相門;其次,門的 PUN 和 PDN 網絡不再是對偶的, 而是巧妙地實現了進位傳播 /產生/取消功能 ——當 D(D= ~(A+B) )或者 G(G=AB)為高時, ̄C0 分別被置為 VDD 或 GND。當滿足進位傳播條件時(即 P=A⊕B 為 1),輸入位以反相的形式傳播到 ̄C0,這一結構的全加器單元僅需要 24 個晶體管,使面積和延時都有相當程度的減少。
其真值表如下表:(看C非和S非都為0時對應的A、B、Ci,因為在鏡像設計中不采用反相器)

其真值表如下表:(看C非和S非都為0時對應的A、B、Ci,因為在鏡像設計中不采用反相器)



由全加器的真值表可以得到,當A、B、Ci中只有一個輸入是1或者三個輸入都是1時,全加和輸出為1。且在A、B、C只有一個是1時,進位輸出是0.

由全加器的真值表可以得到,當A、B、Ci中任意2個輸入為1或三個輸入全為1時,進位輸出是1.



聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
反相器
+關注
關注
6文章
332瀏覽量
45188 -
晶體管
+關注
關注
78文章
10396瀏覽量
147756 -
加法器
+關注
關注
6文章
183瀏覽量
31418 -
DRC
+關注
關注
2文章
156瀏覽量
38186 -
LVS
+關注
關注
1文章
38瀏覽量
10476
發布評論請先 登錄
相關推薦
熱點推薦
十進制加法器,十進制加法器工作原理是什么?
十進制加法器,十進制加法器工作原理是什么?
十進制加法器可由BCD碼(二-十進制碼)來設計,它可以在二進制加法器的基礎上加上適當的“校正”邏輯來實現,該校正邏
發表于 04-13 10:58
?1.5w次閱讀
FPU加法器的設計與實現
浮點運算器的核心運算部件是浮點加法器,它是實現浮點指令各種運算的基礎,其設計優化對于提高浮點運算的速度和精度相當關鍵。文章從浮點加法器算法和電路實現的角度給出設計
發表于 07-06 15:05
?47次下載
同相加法器電路原理與同相加法器計算
同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高.加法器是一種數位電路,其可進行數字的加法計算。當選用同相
發表于 09-13 17:23
?5.9w次閱讀
加法器工作原理_加法器邏輯電路圖
。在電子學中,加法器是一種數位電路,其可進行數字的加法計算。三碼,主要的加法器是以二進制作運算。由于負數可用二的補數來表示,所以加減器也就不那么必要。
發表于 02-18 14:40
?3.5w次閱讀
加法器的原理及采用加法器的原因
有關加法器的知識,加法器是用來做什么的,故名思義,加法器是為了實現加法的,它是一種產生數的和的裝置,那么加法器的工作原理是什么,為什么要采用
同相加法器和反相加法器的區別是什么
同相加法器和反相加法器是運算放大器在模擬電路設計中常用的兩種基本電路結構,它們在信號處理方面有著不同的特性和應用場景。
串行加法器和并行加法器的區別?
串行加法器和并行加法器是兩種基本的數字電路設計,用于執行二進制數的加法運算。它們在設計哲學、性能特點以及應用場景上有著明顯的區別。
鏡像加法器的電路結構及仿真設計
評論