国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA 實現線性相位 FIR 濾波器的注意事項

FPGA設計論壇 ? 來源:未知 ? 2023-05-26 01:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點擊上方藍字關注我們

本文將回顧對稱 FIR濾波器的高效 FPGA 實現的注意事項。

本文將推導對稱 FIR 濾波器的模塊化流水線結構。我們將看到派生結構可以使用XilinxFPGA 的 DSP 片有效地實現。

對稱 FIR 濾波器

讓我們考慮一個八階 FIR 濾波器。該濾波器的傳遞函數為

$$Y(z)= sum_{k=0}^{7} z^{-k} h_k X(z)$$

假設濾波器是對稱的,并且我們有 $$h_k = h_{7-k}$$ 對于 $$k=0, 1, dots ,7$$。因此,傳遞函數可以改寫為

$$Y(z)= (1+z^{-7})h_0X(z)+(z^{-1}+z^{-6})h_1X(z)+(z^{-2}+ z^{-5})h_2X(z)+ (z^{-3}+z^{-4})h_3X(z)$$

公式 1

我們可以將公式 1 實現為具有四級流水線的系統,如圖 1 所示。此框圖的每個階段對應于公式 1 的四項之一。

cd76dba8-fb1f-11ed-90ce-dac502259ad0.jpg

圖 1. 點擊放大。

由于我們插入了三個寄存器組來執行流水線操作,因此我們預計會有三個時鐘周期的延遲。就 z 變換而言,圖 1 的輸出將是 $$z^{-3}$$ 乘以 $$Y(z)$$(如公式 1 所示)。換句話說,我們有 $$sig7=z^{-3}Y(z)$$。因此,我們有

$$egin{align}
sig7 &= z^{-3}(1+z^{-7})h_0X(z)
+z^{-3}(z^{-1}+z^{-6 })h_1X(z)
&+z^{-3}(z^{-2}+z^{-5})h_2X(z) + z^{-3}(z^{-3}+ z^{-4})h_3X(z)

end{對齊}$$

公式 2

現在,我們應該將這四項中的每一項分配到圖 1 中的適當階段。我們有輸出 sig7 的方程式,因此首先設計系統的階段會更容易。如果我們將術語 $$z^{-3}(1+z^{-7})h_0X(z)$$ 實現為階段 4,我們將必須級聯十個延遲元件來實現 $$z^{- 10}$$。但是,如果我們將 $$z^{-3}(z^{-3}+z^{-4})h_3X(z)$$ 實現為階段 4,我們將只需要七個延遲元件的級聯。因此,我們將方程式 2 的一項實現為圖 1 的階段 4。這給出了圖 2 中所示的電路。

cd8a3978-fb1f-11ed-90ce-dac502259ad0.jpg

圖 2

因此,我們得到

$$sig6 = z^{-3}(1+z^{-7})h_0X(z)
+z^{-3}(z^{-1}+z^{-6})h_1X(z) +z^{-3}(z^{-2}+z^{-5})h_2X(z)$$

這使

$$sig5 = z^{-2}(1+z^{-7})h_0X(z)
+z^{-2}(z^{-1}+z^{-6})h_1X(z) +z^{-2}(z^{-2}+z^{-5})h_2X(z)$$

現在,就像第 4 階段一樣,我們可以推導出圖 1 的第 3 階段并獲得圖 3 中的電路。

cda4e4da-fb1f-11ed-90ce-dac502259ad0.jpg

圖 3

現在,我們有

$$sig3 = z^{-1}(1+z^{-7})h_0X(z)
+z^{-1}(z^{-1}+z^{-6})h_1X(z) $$

可以改寫為

$$sig3 = z^{-1}sig1
+z^{-1}(z^{-1}+z^{-6})h_1X(z)$$

在哪里

$$sig1 = (1+z^{-7})h_0X(z)$$

使用這兩個方程,我們可以找到圖 4 所示的終結構。

cdbf2624-fb1f-11ed-90ce-dac502259ad0.jpg

圖 4.點擊放大。

請注意,對于級,包含一個零輸入的加法器,以強調原理圖的模塊化和規則結構。此外,在 sig7 之后放置了一個額外的延遲元件。如您所見,虛線框內的電路在結構的每個階段都重復出現。這種模塊化結構是理想的,因為它便于擴展結構以用于任意數量的抽頭。

Xilinx 在其高性能 FPGA 中將虛線框內的電路實現為 DSP slice。這些DSP Slice可以高效級聯;這就是為什么可以使用多個切片來實現給定的 FIR 濾波器的原因。在下一節中,我們將回顧 DSP48 Slice 的結構。

賽靈思 DSP Slice

DSP Slice 是多種元素,實現圖 4 的 FIR 濾波器只是眾多可能應用中的一種。圖 5 顯示了 Virtex-4 器件中 DSP48 片的框圖。

cdd79d3a-fb1f-11ed-90ce-dac502259ad0.png

圖 5. Virtex-4 器件中 DSP48 片的框圖。圖片由賽靈思提供。點擊放大。

加法器/減法器的輸出方程為

$$Adder Out= Big ( Z pm (X+Y+C_{in}) Big )$$

其中 X、Y 和 Z 表示相應多路復用器的輸出值。多路復用器允許我們為加法器/減法器選擇不同的輸入。乘法是 DSP Slice 的典型應用。例如,我們可以配置 DSP48 slice 來實現以下等式:

$$Adder Out = C pm (A imes B + C_{in})$$

當使用乘法器功能時,X 和 Y 多路復用器的輸出必須饋送到加法器,因為方框圖中所示的乘法器生成兩個部分結果,這些結果由加法器/減法器組合以產生終的乘法結果。有關詳細信息,請參閱 Xilinx 的書 DSP:設計以獲得結果的第 21 頁。

slice 不同輸入路徑中的寄存器允許我們進行流水線設計。例如,我們可以直接將輸入 A 應用于 slice 的數學部分,其路徑中沒有寄存器,或者我們可以在其路徑中放置一個或兩個寄存器。這是通過可以從寄存器之前或之后選擇輸入的多路復用器(參見圖 5)實現的。

DSP 切片(圖 5 中標記為“P”)的輸出可以應用于同一切片的加法器/減法器以實現累加器。

如圖 5 所示,DSP Slice 支持多種功能,包括乘法、乘法后累加、全流水線乘法和循環桶式移位。DSP48 Slice 的更版本包含一些修改,例如包括預加器塊,這使得 Slice 更加通用。例如,預加器可用于實現對稱 FIR 濾波器(如上所述)。請注意,DSP slice 旨在有效地實現上述功能。這就是為什么與使用 FPGA 通用結構的設計相比,基于 DSP 片的設計可以實現更低的功耗、更高的性能和更高效的硅片利用率。有關 Xilinx DSP slice 的更多詳細信息,請參閱上述書籍。

使用 DSP Slice 實現對稱 FIR 濾波器

下面的圖 6 顯示了圖 5 的 DSP slice 的簡化框圖。

ce023568-fb1f-11ed-90ce-dac502259ad0.jpg

圖 6

這個簡化的框圖強調了一個 slice 的輸出可以作為輸入路由到下一個 slice 的加法器/減法器。如果我們忽略圖 6 中所示的輸入寄存器,則圖 6 的原理圖與圖 4 的虛線框內的電路相同。因此,通過級聯這些 DSP slice,我們可以有效地實現圖 4 的 FIR 濾波器。在這個在這種情況下,我們可以使用 FPGA 的通用結構切片來實現紅色加法器(參見圖 4)。

圖 7 顯示了使用 7 系列 DSP48 片的圖 4 的實現。


ce1c42c8-fb1f-11ed-90ce-dac502259ad0.png

圖 7. 八抽頭對稱 FIR 濾波器的基于 DSP48 的實現。圖片由賽靈思提供。點擊放大。

此處,帶陰影的加法器實現了圖 4 中的紅色加法器,延遲線可以使用片內的寄存器實現。您可以在此處圖 7 電路的 Xilinx VHDL 代碼(如果單擊此鏈接,將立即開始)。

結論

我們推導出用于對稱 FIR 濾波器的模塊化流水線結構。我們還研究了 Xilinx DSP slice 的結構,它可用于實現多種功能,包括乘法、乘法后累加、全流水線乘法和循環桶式移位。7 系列 DSP48 Slice 更加通用,可以更高效地實施對稱 FIR 濾波器。

ce4439a4-fb1f-11ed-90ce-dac502259ad0.png

ce50fce8-fb1f-11ed-90ce-dac502259ad0.pngce612aaa-fb1f-11ed-90ce-dac502259ad0.jpg

掃取二維碼獲取

更多精彩

FPGA設計論壇

往期推薦

  • 至芯科技-FPGA就業培訓來襲!你的選擇開啟你的高薪之路!5月30號西安中心開課、歡迎咨詢!

  • FPGA 的 DCM時鐘管理單元概述

  • 簡談CPUMCU、FPGA、SoC這些芯片異同之處

  • 簡談Altera和Xilinx的FPGA 區別

歡迎關注至芯科技

至芯官網:www.zxopen.com

至芯科技技術論壇:www.fpgaw.com

至芯科技淘寶網址:

https://zxopen.taobao.com

至芯科技FPGA初級課程(B站):

https://space.bilibili.com/521850676

至芯科技FPGA在線課程(騰訊課堂):

https://zxopenbj.ke.qq.com/

至芯科技-FPGA 交流群(QQ):282124839

掃碼加微信邀請您加入FPGA學習交流群

ce73f7de-fb1f-11ed-90ce-dac502259ad0.pngce83fc6a-fb1f-11ed-90ce-dac502259ad0.jpgce97ef04-fb1f-11ed-90ce-dac502259ad0.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

cea4ec86-fb1f-11ed-90ce-dac502259ad0.png

點個

cebab7d2-fb1f-11ed-90ce-dac502259ad0.png

在看

你最好看


原文標題:FPGA 實現線性相位 FIR 濾波器的注意事項

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636335

原文標題:FPGA 實現線性相位 FIR 濾波器的注意事項

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索LTC1065:高性能時鐘可調線性相位濾波器

    探索LTC1065:高性能時鐘可調線性相位濾波器 在電子工程師的日常工作中,濾波器的選擇無疑是至關重要的一環。最近我在研究一款頗具特色的濾波器——LTC1065,今天就和大家好好分享一下。 文件下載
    的頭像 發表于 01-20 10:50 ?216次閱讀

    深入了解WE - BPF多層芯片帶通濾波器:從規格到應用注意事項

    深入了解WE-BPF多層芯片帶通濾波器:從規格到應用注意事項 在電子設備的設計過程中,濾波器是不可或缺的重要組件,它能夠對信號進行篩選和處理,保證設備正常運行。今天我們就來詳細探討Würth
    的頭像 發表于 01-07 18:10 ?737次閱讀

    詳解WE - BPF多層芯片帶通濾波器:從參數到使用注意事項

    詳解WE - BPF多層芯片帶通濾波器:從參數到使用注意事項 在電子產品的設計中,濾波器是一個至關重要的組件,它能夠幫助我們精確地篩選出所需頻率的信號,抑制不需要的干擾。今天,我們就來詳細了解一下W
    的頭像 發表于 12-29 15:55 ?286次閱讀

    驅動板PCB布線的注意事項

    PCB Layout 注意事項 1)布局注意事項: ●● 整體布局遵循功率回路與小信號控制回路分開布局原則,功率部分和控制部分的 GND 分開回流到輸入 GND。 ●● 芯片的放置方向優先考慮驅動
    發表于 12-02 07:40

    請查收共模濾波器畫板注意事項

    一黃金布局原則:讓濾波器[精準截噪]1.端口就近原則:噪聲攔截要「快準狠」在PCB設計的復雜版圖中,共模濾波器與輸入輸出端口的位置關系,堪稱一場爭分奪秒的“噪聲攔截戰”。其必須緊鄰輸入輸出端口,如
    的頭像 發表于 11-04 11:34 ?3283次閱讀
    請查收共模<b class='flag-5'>濾波器</b>畫板<b class='flag-5'>注意事項</b>

    emWin AppWizard 開發注意事項有哪些?

    emWin AppWizard 開發注意事項
    發表于 09-04 06:18

    線性穩壓IC設計中的基本特性與注意事項

    本文將介紹線性穩壓IC設計中的基本特性與注意事項。除輸入輸出電壓差、瞬態響應與紋波抑制比之間的關聯性外,還會詳細闡述輸出和輸入電容器的選型與布局要點。另外,還會通過浮動工作狀態下如何抑制紋波電壓升高、以及過電流保護的工作特性等
    的頭像 發表于 06-30 09:39 ?1235次閱讀
    <b class='flag-5'>線性</b>穩壓<b class='flag-5'>器</b>IC設計中的基本特性與<b class='flag-5'>注意事項</b>

    智多晶PLL使用注意事項

    FPGA設計中,PLL(鎖相環)模塊作為核心時鐘管理單元,通過靈活的倍頻、分頻和相位調整功能,為系統提供多路高精度時鐘信號。它不僅解決了時序同步問題,還能有效消除時鐘偏移,提升系統穩定性。本文將深入探討智多晶PLL在實際應用中的關鍵
    的頭像 發表于 06-13 16:37 ?1574次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項</b>

    基于 FPGA 的任意波形發生+低通濾波器系統設計

    設計濾波器的基本思想是:選擇一種合適的理想頻率選擇性濾波器,然后將它的沖激響應截短以獲得一個具有線性相位和因果的FIR濾波器,因此這種方法的
    發表于 05-07 15:34

    設置射頻網絡分析儀的測試條件有哪些注意事項

    噪聲≈12dB)。 優化建議: 使用專業軟件(如Keysight VEE)自動化處理數據,避免人為誤差。 五、典型場景的注意事項總結 [td]測試場景關鍵注意事項典型問題與解決方案 濾波器測試- 確保
    發表于 05-06 16:02

    LTC6603雙通道、可調低通濾波器技術手冊

    LTC6603 是一款雙通道、匹配、可編程低通濾波器,適用于通信接收和發送。 LTC6603 的選擇性,再加上其線性相位相位匹配和動態
    的頭像 發表于 04-21 11:58 ?1099次閱讀
    LTC6603雙通道、可調低通<b class='flag-5'>濾波器</b>技術手冊

    進群免費領FPGA學習資料!數字信號處理、傅里葉變換與FPGA開發等

    ~ 01、數字信號處理的FPGA實現 旨在講解前端數字信號處理算法的高效實現。首先概述了當前的FPGA技術、器件以及用于設計最先進DSP系統的工具。闡述了計算機算法的概念、理論、
    發表于 04-07 16:41

    濾波器與電容器的小貼士:實用指南與注意事項

    一、濾波器使用小貼士 選擇合適的濾波器類型 低通濾波器 :適用于需要消除高頻噪聲的場景(如音頻放大器中的嘶嘶聲)。 高通濾波器 :用于去除低頻干擾(如傳感
    的頭像 發表于 03-27 09:26 ?1023次閱讀

    掃描電鏡的日常維護有哪些注意事項

    掃描電鏡日常維護的注意事項
    的頭像 發表于 03-24 11:38 ?1176次閱讀
    掃描電鏡的日常維護有哪些<b class='flag-5'>注意事項</b>?

    深入解讀智多晶FIR IP

    在數字信號處理領域,FIR 濾波器憑借其穩定性強、線性相位等優勢,被廣泛應用于各類信號處理場景。今天,就帶大家深入解讀西安智多晶微電子有限公司推出的FIR IP。
    的頭像 發表于 03-20 17:08 ?1183次閱讀
    深入解讀智多晶<b class='flag-5'>FIR</b> IP