譯碼器
要把二進制碼還原成十進制數就要用譯碼器。它也是由門電路組成的,現在也有集成化產品供選用。圖 5 是一個 4 線 —10 線譯碼器。它的左側為 4 個二進制碼的輸入端,右側有 10 個輸出端,從上到下按 0 、 1 、 …9 排列表示 10 個十進制數。輸出端帶小圓圈表示低電平有效。平時 10 個輸出端都是高電平 1 ,如輸入為 1001 碼,輸出“ 9 ”端為低電平 0 ,其余 9 根線仍為高電平 1 ,這表示“ 9 ”線被譯中。二極管,如每段都接低電平 0 ,七段都被點亮,顯示出數字“ 8 ”;如 b 、 c 段接低電平 0 ,其余都接 1 ,顯示的是“ 1 ”。可見要把十進制數用七段顯示管顯示出來還要經過一次譯碼。如果使用“ 4 線 —7 線譯碼器”和顯示管配合使用,就很簡單,輸入二進制碼可直接顯示十進制數,見圖 6 。譯碼器左側有 4 個二進制碼的輸入端,右側有 7 個輸出可直接和數碼管相連。左上側另有一個滅燈控制端 I B ,正常工作時應加高電平 1 ,如不需要這位數字顯示就在 I B 上加低電平 0 ,就可使這位數字熄滅。

如果要想把十進制數顯示出來,就要使用數碼管。現以共陽極發光二極管( LED )七段數碼顯示管為例,見圖 6 。它有七段發光

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
電路
+關注
關注
173文章
6075瀏覽量
178379 -
二進制
+關注
關注
2文章
809瀏覽量
43029 -
譯碼器
+關注
關注
4文章
313瀏覽量
52234
發布評論請先 登錄
相關推薦
熱點推薦
第二章_組合邏輯電路之譯碼器
本帖最后由 芯航線跑堂 于 2016-12-23 21:02 編輯
組合邏輯電路設計之譯碼器課程目標: 1. 再次熟悉Quartus II工程的建立以及完整的FPGA開發流程 2. 以譯
發表于 12-20 18:45
第二章 組合邏輯電路之譯碼器
組合邏輯電路設計之譯碼器課程目標: 1. 再次熟悉Quartus II工程的建立以及完整的FPGA開發流程 2. 以譯碼器為例學會簡單組合邏輯電路
發表于 12-20 18:54
譯碼器的定義及功能
譯碼器的定義及功能
譯碼是編碼的逆過程,它的功能是將具有特定含義的二進制碼進行辨別,并轉換成控制信號,具有譯碼功能的邏輯電路稱為譯碼器
發表于 04-07 10:23
?2.1w次閱讀
數字電路基礎之組合邏輯電路的詳細資料概述
本文檔的主要內容詳細介紹的是數字電路基礎之組合邏輯電路的詳細資料概述包括了:1.組合邏輯電路的特點2.組合邏輯電路的分析與設計方法3.常用組
發表于 10-17 08:00
?0次下載
集成譯碼器的邏輯功能和使用方法
譯碼器是一個多輸入、多輸出的組合邏輯電路。它的作用是把給定的代碼進行“翻譯”,變成相應的狀態,使輸出通道中相應的一路有信號輸出。譯碼器在數字系統中有廣泛的用途,不僅用于代碼的轉換、終端
數字邏輯電路之譯碼器
評論