本設(shè)計(jì)筆記展示了 DDR 存儲(chǔ)器端接電源如何供應(yīng)和吸收 6A 電流,同時(shí)保持 1.8V 或 2.5V 電源的穩(wěn)壓基準(zhǔn)電壓。該電路為 DDR 同步 DRAM (SDRAM) IC 提供終止電壓。具有MAX1637降壓控制器。
工作站和服務(wù)器的高速內(nèi)存包含雙倍數(shù)據(jù)速率 (DDR) 同步 DRAM (SDRAM)。這些存儲(chǔ)器IC工作在2.5V或1.8V的電源電壓下,需要等于電源電壓一半的基準(zhǔn)電壓(V裁判= 1/2VDD).其邏輯輸出通過(guò)電阻器連接到終止電壓 V電傳,等于 和軌道 V裁判.即 V電傳必須根據(jù)需要提供或吸收電流,同時(shí)保持 V電傳= V裁判±0.04V.
圖1的電路提供此V電傳2.5V 和 1.8V 存儲(chǔ)器系統(tǒng)的終止電壓(具有 6A 拉電流/灌電流能力)。U1 是一款低壓降壓控制器,其最低工作電壓 (3.15V) 與大多數(shù)計(jì)算機(jī)系統(tǒng)中的 3.3V I/O 邏輯電源兼容。U1的強(qiáng)制PWM工作模式可以根據(jù)需要吸收或拉出輸出電流,以維持穩(wěn)定的輸出電壓,其最大灌電流等于其最大源電流。(當(dāng)灌電流時(shí),它會(huì)將一些電流返回到輸入電源。

圖1.此 DDR 存儲(chǔ)器終端電源可提供 6A 的源電流和灌電流,同時(shí)保持穩(wěn)定的 1/2V 電壓DD(適用于 1.8V 或 2.5V 電源)。
運(yùn)算放大器 U2 與 1/2V 的比較DD(由 R5 和 R6 創(chuàng)建)與 V裁判從U1產(chǎn)生誤差信號(hào),通過(guò)R2施加到U1的反饋端子(引腳3)。該動(dòng)作強(qiáng)制 V電傳輸出(本例中為0.9V)至跟蹤1/2VDD.U2具有此應(yīng)用所需的性能:低輸入失調(diào)電壓、低輸入偏置電流和軌到軌輸出能力。提供 1/2VDD對(duì)于內(nèi)存系統(tǒng),您可能需要向 R5/R6 分頻器添加緩沖區(qū)。
審核編輯:郭婷
-
存儲(chǔ)器
+關(guān)注
關(guān)注
39文章
7739瀏覽量
171676 -
運(yùn)算放大器
+關(guān)注
關(guān)注
218文章
6347瀏覽量
181414 -
DDR
+關(guān)注
關(guān)注
11文章
754瀏覽量
69125
發(fā)布評(píng)論請(qǐng)先 登錄
用于參考手冊(cè) II 的同步降壓、LDO(2.5V(6A))
無(wú)處不在的DDR存儲(chǔ)器
如何用中檔FPGA實(shí)現(xiàn)高速DDR3存儲(chǔ)器控制器?
存儲(chǔ)器的相關(guān)資料推薦
MAX6604 精密的溫度監(jiān)測(cè)器,用于DDR存儲(chǔ)器模塊
MAX6604 精密的溫度監(jiān)測(cè)器,用于DDR存儲(chǔ)器模塊
MAX1917實(shí)現(xiàn)2.5V電源輸出的應(yīng)用電路
存儲(chǔ)器領(lǐng)域的現(xiàn)狀
LTC3776演示電路-2相,550 KHz,用于DDR/QDR存儲(chǔ)器的同步轉(zhuǎn)換器(3.3V至2.5V@3A和1.25V@3A)
LTC3718:適用于DDR/QDR存儲(chǔ)器終端的低輸入電壓DC/DC控制器產(chǎn)品手冊(cè)
DC492A LTC3413EFE | ±3A單芯片DDR存儲(chǔ)器端接電源, V = 2.25V 至 5.5V, V = V/2 ±3A
PLC系統(tǒng)存儲(chǔ)器與用戶存儲(chǔ)器的功能
TPS53515低功耗DDR存儲(chǔ)器電源參考設(shè)計(jì)
PLC系統(tǒng)的存儲(chǔ)器分類介紹
MSP430FRBoot-適用于MSP430? FRAM大型存儲(chǔ)器型號(hào)器件的主存儲(chǔ)器引導(dǎo)加載程序和無(wú)線更新
DDR存儲(chǔ)器端接電源靈活適用于2.5V和1.8V存儲(chǔ)器系統(tǒng)
評(píng)論