国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB設計釋疑

項華電子DXE ? 來源:項華電子DXE ? 作者:項華電子DXE ? 2022-11-22 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、在高速PCB設計原理圖設計時,如何考慮阻抗匹配問題?

在設計高速 PCB 電路時,阻抗匹配是設計的要素之一。而阻抗值跟走線方式有絕對的關系,例如是走在表面層(microstrip)或內層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質等均會影響走線的特性阻抗值。

也就是說要在布線后才能確定阻抗值。一般仿真軟件會因線路模型或所使用的數學算法的限制而無法考慮到一些阻抗不連續的布線情況,這時候在原理圖上只能預留一些terminators(端接),如串聯電阻等,來緩和走線阻抗不連續的效應。真正根本解決問題的方法還是布線時盡量注意避免阻抗不連續的發生。

2、當一塊 PCB 板中有多個數/模功能塊時,常規做法是要將數/模地分開,原因何在?

將數/模地分開的原因是因為數字電路在高低電位切換時會在電源和地產生噪聲,噪聲的大小跟信號的速度及電流大小有關。

如果地平面上不分割且由數字區域電路所產生的噪聲較大而模擬區域的電路又非常接近,則即使數模信號不交叉,模擬的信號依然會被地噪聲干擾。也就是說數模地不分割的方式只能在模擬電路區域距產生大噪聲的數字電路區域較遠時使用。

3、在高速PCB設計時,設計者應該從那些方面去考慮EMC、EMI的規則呢?

一般EMI/EMC設計時需要同時考慮輻射(radiated)與傳導(conducted)兩個方面。前者歸屬于頻率較高的部分(>30MHz)后者則是較低頻的部分(<30MHz)。所以不能只注意高頻而忽略低頻的部分。

一個好的EMI/EMC設計必須一開始布局時就要考慮到器件的位置,PCB疊層的安排,重要聯機的走法,器件的選擇等,如果這些沒有事前有較佳的安排,事后解決則會事倍功半,增加成本。

例如時鐘產生器的位置盡量不要靠近對外的連接器,高速信號盡量走內層并注意特性阻抗匹配與參考層的連續以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應是否符合需求以降低電源層噪聲。

另外,注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance 盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當的選擇PCB 與外殼的接地點(chassis ground)。

4、在做PCB板的時候,為了減小干擾,地線是否應該構成閉和形式?

在做PCB板的時候,一般都要減小回路面積,以便減少干擾。布地線的時候,也不應布成閉合形式,而是布成樹枝狀較好,還有就是要盡可能增大地的面積。

5、怎樣調整走線的拓撲架構來提高信號的完整性?

這種網絡信號方向比較復雜,因為對單向,雙向信號,不同電平種類信號,拓樸影響都不一樣,很難說哪種拓樸對信號質量有利。而且作前仿真時,采用何種拓樸對工程師要求很高,要求對電路原理,信號類型,甚至布線難度等都要了解。

6、在布局、布線中如何處理才能保證100M以上信號的穩定性?

高速數字信號布線,關鍵是減小傳輸線對信號質量的影響。因此,100M 以上的高速信號布局時要求信號走線盡量短。數字電路中,高速信號是用信號上升延時間來界定的。

而且,不同種類的信號(如 TTL,GTL,LVTTL),確保信號質量的方法不一樣。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424292
  • emc
    emc
    +關注

    關注

    176

    文章

    4390

    瀏覽量

    191583

原文標題:高速PCB設計釋疑

文章出處:【微信號:項華電子DXE,微信公眾號:項華電子DXE】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    23年PCBA一站式行業經驗PCBA加工廠家今天為大家講講在高速PCB設計中,如何通過仿真工具驗證鋪銅對信號完整性的影響。在高速PCB設計中,鋪銅(Plane)并非簡單的“接地”或“鋪
    的頭像 發表于 02-28 09:47 ?97次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    PCB設計 | AI如何顛覆PCB設計?從手動布線到智能自動化的30年演進

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執行董事。該公司深耕PCB設計服務領域,專門研究電路板級仿真技術。其開發的iCDDesignIntegrity
    的頭像 發表于 11-27 18:30 ?4527次閱讀
    <b class='flag-5'>PCB設計</b> | AI如何顛覆<b class='flag-5'>PCB設計</b>?從手動布線到智能自動化的30年演進

    從入門到精通:PCB設計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設計需要遵守的原則有哪些?PCB設計必須遵守的原則。在PCB設計中,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ? PCB設計
    的頭像 發表于 11-13 09:21 ?860次閱讀

    高速PCB設計EMI避坑指南:5個實戰技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設計EMI有什么規則?高速電路PCB設計EMI方法與技巧。在高速
    的頭像 發表于 11-10 09:25 ?639次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>EMI避坑指南:5個實戰技巧

    巧用為昕貼身工具,做完美PCB設計系列二

    隨著電子設備向高速化、小型化、柔性化發展,PCB設計面臨更多挑戰——高速信號傳輸的損耗控制、剛撓結合板的柔性區域設計、大功率器件的散熱需求,以及高精度制造的細節要求,都需要更專業的審查工具支撐。為昕
    的頭像 發表于 09-05 18:30 ?504次閱讀
    巧用為昕貼身工具,做完美<b class='flag-5'>PCB設計</b>系列二

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現批量生產。在本指南中,我們匯總了適用于大多數現代電路板的一些基本PCB設計
    的頭像 發表于 09-01 14:24 ?7455次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    上海圖元軟件國產高端PCB設計解決方案

    在當今快速發展的電子行業中,高效、精確的PCB(印刷電路板)設計工具是確保產品競爭力的關鍵。為滿足市場對高性能、多功能PCB設計工具的需求,上海圖元軟件推薦一款專為專業人士打造的國產高端PCB設計解決方案。
    的頭像 發表于 08-08 11:12 ?4252次閱讀
    上海圖元軟件國產高端<b class='flag-5'>PCB設計</b>解決方案

    高速PCB設計挑戰 Allegro Skill布線功能 自動創建match_group

    在進行高速PCB設計的過程中,常常會遇到一個挑戰,那就是高速信號的時序匹配問題。為了確保信號的同步到達,設計者需要對特定的高速信號組進行等長設計。手動進行這樣的操作可能會非常繁瑣且容易
    的頭像 發表于 06-16 11:54 ?2417次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>挑戰  Allegro Skill布線功能 自動創建match_group

    PCB設計,輕松歸檔,效率倍增!

    PCB設計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產品設計領域,PCB設計工作完成后,需要輸出不同種類的文件給到PCB生產商,產線制造部門,測試部門,同時還需將設計文件進行歸檔管理
    的頭像 發表于 05-26 16:17 ?715次閱讀
    <b class='flag-5'>PCB設計</b>,輕松歸檔,效率倍增!

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發表于 05-19 14:27 ?791次閱讀
    <b class='flag-5'>PCB設計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質量

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發表于 05-15 14:34 ?1197次閱讀

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速PCB設計中最重要的環節之一一電源
    發表于 04-29 17:31

    DDR模塊的PCB設計要點

    高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規范,后果就是——信號反射、時序混亂、系統頻繁死機。
    的頭像 發表于 04-29 13:51 ?2891次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    高速PCB設計基礎篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v 串擾(crosstalk
    發表于 04-21 15:50

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工中,PCB設計的審查和確認是確保加
    的頭像 發表于 04-07 10:02 ?1072次閱讀