国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于RISC-V軟核CPU的國產FPGA CNN異構方案的實現

紫光同創官微 ? 來源:紫光同創官微 ? 作者:紫光同創官微 ? 2022-11-18 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:現場可編程門陣列(FPGA)具有低功耗、高性能和靈活性的特點。FPGA神經網絡加速的研究正在興起,但大多數研究都基于國外的FPGA器件。為了改善國內FPGA的現狀,提出了一種新型的卷積神經網絡加速器,用于配備輕量級RISC-V軟核的國產FPGA(紫光同創PG2L100H)。所提出的加速器的峰值性能達到153.6 GOP/s,僅占用14K LUT(查找表)、32個DRM(專用RAM模塊)和208個APM(算術處理模塊)。所提出的加速器對于大多數邊緣AI應用和嵌入式系統具有足夠的計算能力,為國內FPGA提供了可能的AI推理加速方案。

背景

卷積神經網絡在機器視覺任務中越來越流行,包括圖像分類和目標檢測。如何在有限的條件下充分發揮FPGA的最大性能是各研究者的主要方向。如今,大多數CCN使用外國FPGA器件。由于國內FPGA起步較晚,其相關開發工具和設備落后于其他外國制造商。因此,在國內FPGA上構建高性能CNN并替換現有成熟的異構方案是一項具有挑戰性的任務。

Zhang[1]于2015年首次對卷積網絡推理中的數據共享和并行性進行了深入分析和探索。Guo[2]提出的加速器在214MHz下達到了84.3 GOP/s的峰值性能。2016年,Qiu[3]更深入地探索了使用行緩沖器的加速器。本文提出了一種更高效、更通用的卷積加速器。提出的加速器峰值性能達到153.6GOP/s,僅占用14K LUT、32個DRM和208個APM。本文的章節安排如下,第2節介紹了我們提出的加速器的詳細設計以及基于RISC-V的加速器實現的控制調度方案。第3節給出了實驗結果。

系統設計

整個RISC-V片上系統設計如圖1所示。該系統主要由RISC-V軟核CPU、指令/數據存儲器、總線橋、外圍設備、DMA(直接存儲器訪問)和卷積加速器組成。

bd2cb078-66ec-11ed-8abf-dac502259ad0.png

Fig. 1. 片上RISC-V系統設計圖

我們的工作主要在三個方面。首先,我們使用軟核CPU作為片上系統的主控,控制外設,DMA,CNN加速器來實現數據調度和操作。其次,1D(一維)加速器被設計用于改變緩沖機制。第三,為紫光同創的FPGA設備設計了一個DMA IP,用于卷積加速的應用。

A、RISC-V 軟核CPU 架構

軟核。使用RISC-V軟核VexRiscv代替Ibex[4]構建RISC-V的片上系統和面向軟件的方法可以使VexRiscv具有高度的靈活性和可擴展性。

接口I2C和SPI等外圍設備通過APB3總線連接到RISC-V軟核。DMA和加速器通過PMB總線連接到RISC-V軟核。

指令與數據存儲。程序被交叉編譯以獲得一個特定的文件,該文件由JTAG燒錄到片上指令/數據存儲器中。

B、CNN 加速器結構

輸入緩存。使用乒乓緩存來實現緩沖區,可以有效地提高吞吐量。

輸出緩存。權重緩存模塊由一系列分布式RAM和串行到并行單元組成。

卷積。圖2中的1D卷積模塊分為四組,其中包含四個1D卷曲單元。每個單元負責1D卷積的一個信道。

合并。積分模塊有四組加法器樹。每組加法器樹將每組卷積運算單元的結果相加,得到單向輸出結果。

累加。累加模塊中有四組FIFO和四個加法器。加速器一次只能接收四個通道的輸入特征圖數據。

量化。該量化模塊由乘法單元和移位單元組成。它通過比例變換將24位累加結果重新轉換為8位[5]。

激活。激活功能通過查找由一系列分布式RAM組成的表來實現。它存儲ReLu、Leaky ReLu和sigmoid函數的INT8函數表。

池化。確定當前卷積層是否與池化層級聯,然后決定是否使用池化模塊來完成池化操作。

輸出緩存。輸出緩沖器由FIFO而不是乒乓緩存實現。輸出高速緩存FIFO將結果存儲回片外存儲器,作為下一卷積層的輸入。

bd469cd6-66ec-11ed-8abf-dac502259ad0.png

Fig. 2. CNN 加速器實現

C、DMA 結構

神經網絡不僅對計算能力有很高的要求,而且對內存也有很大的需求。中低端FPGA通常需要DDR SRAM(雙數據速率同步動態隨機存取存儲器)來承載整個神經網絡和所有中間運算結果的權重。紫光同創的FPGA的DDR3內存驅動器IP為用戶提供了簡化AXI4總線的內存訪問接口。

由于Simpled AXI和AXI之間的標準差異,需要新的DMA設計。DMA設計如下。讀和寫地址通道由RISC-V軟核直接控制。讀寫數據通道的FIFO用作卷積加速器和DDR3驅動器IP的緩沖器,以完成端口轉換。

D、實現細節

1、一維卷積單元陣列設計

神經網絡不僅對計算能力有很高的要求,而且對內存也有很大的需求。中低端FPGA通常需要DDR SRAM(雙數據速率同步動態隨機存取存儲器)來承載整個神經網絡和所有中間運算結果的權重。紫光同創的FPGA的DDR3內存驅動器IP為用戶提供了簡化AXI4總線的內存訪問接口。

由于Simpled AXI和AXI之間的標準差異,需要新的DMA設計。DMA設計如下。讀和寫地址通道由RISC-V軟核直接控制。讀寫數據通道的FIFO用作卷積加速器和DDR3驅動器IP的緩沖器,以完成端口轉換。

2、卷積加速器控制

本文提出了一種基于指令隊列的設計,以減少RISC-V軟核中DMA和加速器的響應延遲。RISC-V CPU可以連續發送多個存儲器讀寫請求指令和多個操作調度控制指令,而不用等待DMA和加速器的反饋。DMA和加速器從隊列中獲取指令,任務完成后直接從隊列中取出下一條指令,無需等待相應的CPU,從而實現低延遲調度。

bd61ff08-66ec-11ed-8abf-dac502259ad0.png

Fig. 3. 1X3 一維卷積原理圖

bd75d1c2-66ec-11ed-8abf-dac502259ad0.png

Fig. 4. 一維卷積單元硬件實現

實現結果和備注

通過在PG2L100H和X7Z020上實現相同配置的CNN加速器,完成了CNN加速器的性能測試,驗證了國產FPGA CNN加速方案的可行性。加速器的資源消耗和性能如表I和表II所示。

bd89414e-66ec-11ed-8abf-dac502259ad0.png

TABLE I 資源利用

PG2L100H和X7Z020的資源消耗相似。PG2L100H需要額外的邏輯資源來構建VexRiscv CPU,而X7Z020為AXI DMA IP使用更多的邏輯資源。就加速器性能而言,可從表II中看出。由于FPGA器件架構的差異,與X7Z020相比,加速器的卷積運算在PG2L100H上只能在200MHz下實現更好的收斂。RISC-V軟核只能在100MHz下實現定時收斂。

bda6cc50-66ec-11ed-8abf-dac502259ad0.png

TABLE II 性能對比

我們提出了一種基于RISC-V的一維卷積運算的新設計。該加速器在國內FPGA上的實現和部署已經完成,其性能與具有相同規模硬件資源的國外FPGA相當。

本文論證了基于國產FPGA的CNN異構方案的可行性,該研究是國產FPGA應用生態中CNN加速領域的一次罕見嘗試。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636324
  • 存儲器
    +關注

    關注

    39

    文章

    7739

    瀏覽量

    171675
  • RISC-V
    +關注

    關注

    48

    文章

    2886

    瀏覽量

    53007
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    E203提高CPU時鐘頻率方法

    本文將分享我們團隊提高E203主頻的辦法。 查閱芯來科技官方出版的《手把手教你設計CPU——RISC-V處理器篇》教材,我們發現,原本設計的E203主時鐘域應該是100MHZ
    發表于 10-29 06:19

    RISC-V B擴展介紹及實現

    B擴展簡介 RISCV B擴展指的是RISCV用于位運算加速的一個擴展指令集,目的是使用一條指令實現原本需要2-3條指令才能實現的位操作指令。具體包含內容如下: B擴展就是RISC-V一個可選
    發表于 10-21 13:01

    【飛凌T527N開發板試用】異構RISC-V核心使用體驗

    、專門用于特定任務的“片上系統服務核心” 。這為整個SoC(系統級芯片)帶來了根本性的優勢。 T527的異構RISC-V核心主要帶來三大層面的好處: 效率與功耗優化 :實現任務分工,大幅提升能效比。如
    發表于 08-19 21:45

    智芯公司RISC-V高性能CPU芯片獲得權威認可

    近日,智芯公司自主研發的RISC-V高性能CPU芯片通過工信部直屬中國電子技術標準化研究院賽西實驗室檢測,標志著智芯公司在RISC-V高性能CPU芯片領域取得關鍵突破,自主研發實力獲得
    的頭像 發表于 06-16 17:32 ?1582次閱讀

    RISC-V架構CPU的RAS解決方案

    RISC-V架構以追趕者的姿態在多個應用領域與X86架構和ARM架構展開競爭。在服務器應用領域,RISC-V架構正在重新定義服務器芯片領域必備的安全、虛擬化和RAS等規格和規范。服務器CPU芯片作為
    的頭像 發表于 06-06 17:03 ?1809次閱讀
    <b class='flag-5'>RISC-V</b>架構<b class='flag-5'>CPU</b>的RAS解決<b class='flag-5'>方案</b>

    DC-ROMA RISC-V AI PC 正式發布!

    01RISC-V歷史進程的重要里程碑深度數智攜手Framework,并采用奕斯偉計算的先進RISC-V多功能智能計算SoC——EIC7702X(搭載8SiFive高性能P550CPU
    的頭像 發表于 05-13 08:03 ?1107次閱讀
    DC-ROMA <b class='flag-5'>RISC-V</b> AI PC 正式發布!

    大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產品

    集成于同一硬件平臺。內置RISC-V AI,接入ONNXRuntime加速框架,可快速部署Transformer、CNN等主流算法,實現視覺跟蹤、語音交互與自主決策的一體化應用。 低
    發表于 04-25 17:59

    大象機器人×進迭時空聯合發布全球首款RISC-V全棧開源小六軸機械臂

    高性能RISC-V CPURISC-V AI、NoC總線、RISC-V AI
    的頭像 發表于 04-25 14:19 ?1801次閱讀
    大象機器人×進迭時空聯合發布全球首款<b class='flag-5'>RISC-V</b>全棧開源小六軸機械臂

    資料分享 全志T536(異構多核ARMCortex-A55+玄鐵E907 RISC-V)工業評估板說明書

    創龍科技TLT536-EVM是一款基于全志科技T536MX-CEN2/T536MX-CXX四ARM Cortex-A55 + 玄鐵E907 RISC-V異構多核處理器設計的國產工業評
    的頭像 發表于 04-11 14:22 ?1658次閱讀
    資料分享 全志T536(<b class='flag-5'>異構</b>多核ARMCortex-A55+玄鐵E907 <b class='flag-5'>RISC-V</b>)工業評估板說明書

    FPGARISC-V淺談

    全球半導體產業競爭格局正在經歷深刻變革,物聯網、邊緣計算等新興技術的蓬勃發展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優勢,日益成為業界焦點,也為全球半導體產業注入新的活力與挑戰
    發表于 04-11 13:53 ?677次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>RISC-V</b>淺談

    全志T536(異構多核ARMCortex-A55+玄鐵E907 RISC-V)工業核心板說明書

    創龍科技SOM-TLT536是一款基于全志科技T536MX-CEN2/T536MX-CXX四ARM Cortex-A55 + 玄鐵E907 RISC-V異構多核處理器設計的全國產工業
    的頭像 發表于 04-08 17:34 ?2230次閱讀
    全志T536(<b class='flag-5'>異構</b>多核ARMCortex-A55+玄鐵E907 <b class='flag-5'>RISC-V</b>)工業核心板說明書

    原來,它們用的都是國產RISC-V芯片

    RISC-V憑借指令集的靈活性與生態的開放性,正在重塑中國芯片創新的范式。作為國產化設備的推動者,ZLG致遠電子的多款設備已采用國產RISC-V芯片,展現了其在推動芯片自主可控方面的積
    的頭像 發表于 04-02 11:42 ?1289次閱讀
    原來,它們用的都是<b class='flag-5'>國產</b><b class='flag-5'>RISC-V</b>芯片

    芯來科技攜手芯芒科技發布RISC-V CPU系統仿真平臺

    專業RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發推出芯來全系列RISC-V CPU系統仿真平臺。幫助下游SoC和產品開發團隊基于該仿真平臺快速構建從芯片
    的頭像 發表于 03-19 14:36 ?1725次閱讀

    OrangePi RV2發布: 8RISC-V AI CPU,“OpenHarmony5.0?X DeepSeek&amp;quot;引領智能未來

    繼剛剛發布OrangePiRV之后,香橙派又為大家帶來了一款RISC-V開發板OrangePiRV2。OrangePiRV2是香橙派在RISC-V布局的一個標志性產品,采用KyX18
    的頭像 發表于 03-10 13:35 ?1602次閱讀
    OrangePi RV2發布: 8<b class='flag-5'>核</b><b class='flag-5'>RISC-V</b> AI <b class='flag-5'>CPU</b>,“OpenHarmony5.0?X DeepSeek&amp;quot;引領智能未來

    基于RISC-V鎖步架構國產MCU芯片技術

    與安全性的MCU產品。然而,在汽車電子、工業控制等高可靠性場景中,國產芯片仍需突破功能安全認證、復雜環境適應性等技術壁壘。 AS32X601是國科安芯研制的一款32位RISC-V指令集MCU,采用雙鎖步架構,主頻高達180MH
    的頭像 發表于 03-08 18:40 ?1599次閱讀
    基于<b class='flag-5'>RISC-V</b>雙<b class='flag-5'>核</b>鎖步架構<b class='flag-5'>國產</b>MCU芯片技術