国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

利用vcs+verdi仿真工具蜂鳥E200系列處理器仿真分析

sally100 ? 來源:數字ICer ? 作者:數字ICer ? 2022-11-17 10:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

開源RISC-V Hummingbird E203(蜂鳥E203)的仿真工具是開源的iverilog,這里利用vcs+verdi仿真工具進行仿真;

蜂鳥 E200 主要面向極低功耗與極小面積的場景,非常適合于替代Cortex-M 系列內核應用于IoT或其他低功耗場景。

E200系列處理器核使用Verilog語言,采用兩級流水線結構,通過一流的處理器架構設計CPU的功耗與面積均優于同級ARM Cortex-M核, 實現業界最高的能效比與最低的成本;

E200 系列處理器核能夠運行RISC-V指令 ,支持RV321/E/A/M/C/F/D 等指令子集的配置組合,支持機器模式(Machine Mode Only);

E200 系列處理器核提供標準的JTAG調試接口以及成熟的軟件調試工具;

E200 系列處理器核提供成熟的GCC編譯工具鏈;

E200 系列處理器核配SoC提供緊耦合系統 IP 模塊,包括中斷控制器、計時器UART,QSPI,PWM等,即時能用(Ready-to-Use)的soc平臺與PPGA原型系統。

a8085366-65c8-11ed-8abf-dac502259ad0.png

E200系列處理器Soc示意圖

目錄:

a84d6442-65c8-11ed-8abf-dac502259ad0.png

項目目錄

修改

1.修改e200_opensource-master/vsim/bin文件中的run.makefile,修改vcs,verdi仿真工具和仿真選項,如下:

a86995e0-65c8-11ed-8abf-dac502259ad0.png

a8978bbc-65c8-11ed-8abf-dac502259ad0.png

2.e200_opensource-master/tb/tb_top.v增加dump波形

a8c5f2fe-65c8-11ed-8abf-dac502259ad0.png

仿真

步驟1:編譯 RTL 代碼,使用如下命令:

進入到 e200_opensource 目錄文件夾下面的 vsim 目錄。

make install CORE=e203

運行該命令指明需要為e203進行編譯,該命令會在vsim目錄下生成一個install子文件夾,在其中放置所需的腳本,且將腳本中的關鍵字設置為e203。

make compile

運行該命令編譯Core和 SoC的RTL代碼

步驟2:運行默認的一個testcase(測試用例),使用如下命令:

make run_test

make run_test將執行e200_opensource/riscv-tools/riscv-tests/isa/generated目錄中的一個默認testcase,如果測試用例運行通過則打印PASS,并生成波形,如下圖,

a8e1b50c-65c8-11ed-8abf-dac502259ad0.png

步驟3:打開verdi,加載波形

使用如下命令:make wave

a916227e-65c8-11ed-8abf-dac502259ad0.png

如果希望運行所有的回歸測試,請參見步驟4。

步驟4 運行回歸 regression 測試集 ,使用如下命令

make regress_run CORE=e203

該命令使用e200_opensource/riscv-tools/riscv-tests/isa/generated目錄中E203 Core testcases 逐個的運行各testcase.

步驟5:查看回歸測試結果

make regres_ collect CORE=e203

該命令將收集步驟4中運行的測試集的結果,每行對應一個測試用例,如果測試用例運行通過則打印 PASS ,如果運行失敗則打印 FAIL;

a94f0990-65c8-11ed-8abf-dac502259ad0.png

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20255

    瀏覽量

    252294
  • 仿真
    +關注

    關注

    54

    文章

    4483

    瀏覽量

    138272

原文標題:開源RISC-V Hummingbird E203 | vcs+verdi仿真

文章出處:【微信號:數字ICer,微信公眾號:數字ICer】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Renesas E1/E20 仿真器:設計與調試的全方位指南

    Renesas E1/E20 仿真器:設計與調試的全方位指南 在電子設計領域,仿真器是調試和驗證微控制(MCU)程序不可或缺的
    的頭像 發表于 02-28 15:45 ?129次閱讀

    【「龍芯之光 自主可控處理器設計解析」閱讀體驗】--LoongArch的SOC邏輯設計

    編譯和仿真工具,廣泛應用于硬件設計和驗證領域。 Verdi是一種先進的交互式調試和仿真分析工具
    發表于 01-18 13:45

    想調用VCS+VERDI測試蜂鳥,按照網上的弄了,但是沒有波形,為什么?

    https://www.cnblogs.com/mikewolf2002/p/11399364.html 按照這個帖子改了文件仿真都可以順利通過 但是問題是無法生成fsdb的波形文件,以至于調用
    發表于 11-06 07:25

    利用 NucleiStudio IDE 和 vivado 進行軟硬件聯合仿真

    ,使用NucleiStudio IDE 和 vivado對蜂鳥E203+demo協處理器的軟硬件協同仿真實驗已經完成。根據以上步驟可以方便地對E
    發表于 11-05 13:56

    開源RISC-V處理器(蜂鳥E203)學習(一)修改仿真環境(vcs2018+verdi2018)

    成iverilog,十分不方便。這里不是不支持開源工具,主要是工作后時間和精力有限,需要盡量節省學習成本。 今天先分享怎么修改蜂鳥e203的環境,使用vcs+verdi跑起來。這個ED
    發表于 10-31 08:07

    利用vivado實現對e200_opensource 蜂鳥E203一代的仿真

    基于Nuclei Studio 的 Nice Demo 協處理器仿真生成的verilog文件可直接加入到tb里進行軟硬協同仿真,不過一代蜂鳥里面沒有添加NICE協
    發表于 10-31 06:14

    利用Verdi調試協處理器的實現步驟

    本次給大家介紹的是利用Verdi調試協處理器的實現步驟。 有時為了觀察協處理器運行情況,需要查看協處理器接口的信號波形,此時可以用
    發表于 10-30 08:26

    在Ubuntu 虛擬機中使用verilator對蜂鳥E203內核進行仿真

    在Ubuntu 虛擬機中使用verilator對蜂鳥E203內核進行仿真 蜂鳥E203是一款基于RISC-V架構的嵌入式
    發表于 10-27 08:22

    VCS安裝教程及常見問題和解決辦法

    一、簡要介紹 在對蜂鳥E203處理器進行運行系統級仿真測試時,可以利用VCS這一編譯型
    發表于 10-27 07:58

    ModelSim仿真蜂鳥E203 / 200 教程【功能驗證】

    下載蜂鳥E203源碼 https://gitee.com/riscv-mcu/e203_hbirdv2?_from=gitee_search 新建個文件夾 把rtl/e203下面
    發表于 10-27 07:35

    芯來e203移植開發分享(一)——vcs+verdi仿真環境搭建

    這里就不詳細介紹蜂鳥e203,e203的仿真環境使用的是iverilog,一般工作中,主要使用的是vcs+verdi。個人覺得使用
    發表于 10-27 06:09

    芯來e203移植開發分享(二)——仿真文件簡述與itcm固化程序

    根據上次的分享,已經把e203成到verdivcs仿真環境下。這次簡單介紹一下e203的仿真
    發表于 10-27 06:04

    在Linux系統下編譯C語言仿真蜂鳥E203(二)

    虛擬機中仿真的過程,Nuclei_Tools文件包目前沒在riscv-mcu的github中找到;另一個點是利用VCSVerdi聯合仿真
    發表于 10-24 13:38

    vcs和vivado聯合仿真

    文件夾下輸入仿真命令如下: ./tb_top.sh verdi -f filelist.f -ssf tb_top.fsdb 即可實現用vcsverdi對rtl代碼進行
    發表于 10-24 07:28

    利用vcs仿真NICE協處理器demo

    NICE協處理器demo實現功能介紹: 假設有一個3*3的矩陣,需要計算其逐行的累加和以及逐列的累加和,如果采用常規c語言程序進行計算,需要采用循環的方式 // normal test case
    發表于 10-23 06:27