国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計中時序分析的概念分析

FPGA研究院 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-11-15 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時序分析是FPGA設計中永恒的話題,也是FPGA開發人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。

時鐘的時序特性主要分為抖動(Jitter)、偏移(Skew)、占空比失真(Duty Cycle Distortion)3點。對于低速設計,基本不用考慮這些特征;對于高速設計,由于時鐘本身的原因造成的時序問題很普遍,因此必須關注。

時鐘抖動 (clock jitter)

理想的時鐘信號應該是理想的方波,但是現實中的時鐘的邊沿變化不可能是瞬變的,它有個從低到高 / 從高到低的變化過程,如下圖所示。

常見的抖動參數有3種:

周期抖動(Period Jitter):周期抖動率(Period Jitter)測量時鐘輸出傳輸偏離其理想位置的最大偏離。Period Jitter代表周期差抖動的上下邊界。

周期差抖動(cycle-to-cycle Jitter):周期差抖動率(cycle-to-cycle jitter)是兩個相鄰周期的時間偏差。它總是小于周期抖動(period jitter)

長期抖動(Long-term Jitter):長期抖動率如下圖(Long-Term Jitter)定義為一個時鐘沿相對于基準周期時鐘沿經過一段時間的延時之后,與其理想位置的偏離。此測量可以捕獲鎖相環低頻周期變化(緩慢的,頻率很低的)。長期抖動對圖形、串行連接通訊系統、打印機和任何光柵掃描操作非常重要。

時鐘抖動的原因就是噪聲。時鐘抖動是永遠存在的,當其大到可以和時鐘周期相比擬的時候,會影響到設計,這樣的抖動是不可接受的。

時鐘偏斜 (clock skew)

時鐘信號要提供給整個電路的時序單元,所以時鐘信號線非常長,并構成分布式的RC網路。它的延時與時鐘線的長度、時序單元的負載電容、個數有關,所以產生所謂的時鐘偏移。時鐘偏移是指同一個時鐘信號到達兩個不同的寄存器之間的時間差值,根據差值可以分為正偏移和負偏移。

時鐘偏移的計算公式:Tskew = Tclk2 - Tclk1

時鐘偏移是永遠存在的,當其大到一定程度會影響電路的時序。解決方法就是在FPGA的設計中讓主要的時鐘信號走全局時鐘網絡。該網絡采用全銅工藝和樹狀結構,并設計了專用時鐘緩沖和驅動網絡,到所有的IO單元、CLB和塊RAM的偏移非常小,可以忽略不計。

占空比失真DCD (Duty Cycle Distortion)

即時鐘不對稱,時鐘的脈沖寬度發生了變化。DCD會吞噬大量的時序裕量,造成數字信號的失真,使過零區間偏離理想的位置。DCD通常是由信號的上升沿和下降沿之間時序不同而造成的。

信號扇入/扇出 (fan-in/fan-out)

扇出(fan-out)是定義單個邏輯門能夠驅動的數字信號輸入最大量的術語。大多數TTL邏輯門能夠為10個其他數字門或驅動器提供信號。因而,一個典型的TTL邏輯門有10個扇出信號。

在一些數字系統中,必須有一個單一的TTL邏輯門來驅動10個以上的其他門或驅動器。這種情況下,被稱為緩沖器(buf)的驅動器可以用在TTL邏輯門與它必須驅動的多重驅動器之間。這種類型的緩沖器有25至30個扇出信號。邏輯反向器(也被稱為非門)在大多數數字電路中能夠輔助這一功能。

模塊的扇出是指模塊的直屬下層模塊的個數。一般認為,設計得好的系統平均扇出是3或4。一個模塊的扇出數過大或過小都不理想,過大比過小更嚴重。一般認為扇出的上限不超過7。扇出過大意味著管理模塊過于復雜,需要控制和協調過多的下級。解決的辦法是適當增加中間層次。一個模塊的扇入是指有多少個上級模塊調用它。

扇人越大,表示該模塊被更多的上級模塊共享。這當然是我們所希望的。但是不能為了獲得高扇人而不惜代價,例如把彼此無關的功能湊在一起構成一個模塊,雖然扇人數高了,但這樣的模塊內聚程度必然低,這是我們應避免的。設計得好的系統,上層模塊有較高的扇出,下層模塊有較高的扇人。其結構圖像清真寺的塔,上面尖,中間寬,下面小。

時序分析起點和終點

時序分析起點(launch edge):第一級寄存器數據變化的時鐘邊沿,也是靜態時序分析的起點。

時序分析終點(latch edge):數據鎖存的時鐘邊沿,也是靜態時序分析的終點。

數據輸出延時 (Tco)

數據輸出延時(Tco):這個時間指的是當時鐘有效沿變化后,數據從輸入端到輸出端的最小時間間隔。

建立時間 (setup time)

建立時間(setup time)是指觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T 時間到達芯片,這個T就是建立時間。簡而言之,時鐘邊沿觸發前,要求數據必須存在一段時間,這就是器件需要的建立時間。如不滿足建立時間,這個數據就不能被這一時鐘打入觸發器,只有在下一個時鐘上升沿,數據才能被打入觸發器。

保持時間 (hold time)

保持時間(hold time)是指觸發器的時鐘信號上升沿到來以后,數據穩定不變的時間。簡而言之,時鐘邊沿觸發后,數據也必須保持一段時間,以便能夠穩定讀取,這就是器件需要的保持時間。如果hold time 不夠,數據同樣不能被打入觸發器。

如果不滿足建立和保持時間的話,那么DFF(D type flip-flop/D類型觸發器) 將不能正確地采樣到數據,將會出現亞穩態(metastability )的情況。如果數據信號在時鐘沿觸發前后持續的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。

數據到達時間 (Data Arrival Time)

輸入數據在有效時鐘沿后到達所需要的時間。主要分為三部分:時鐘到達寄存器時間(Tclk1),寄存器輸出延時(Tco)和數據傳輸延時(Tdata)。

數據到達時間的計算公式:

Data Arrival Time = Launch edge + Tclk1 +Tco + Tdata

時鐘到達時間 (Clock Arrival Time)

時鐘從latch邊沿到達鎖存寄存器時鐘輸入端所消耗的時間為時鐘到達時間。

時鐘到達時間的計算公式:

Clock Arrival Time = Lacth edge + Tclk2

建立裕量 (Setup Slack)

當數據需求時間大于數據到達時間時,就說時間有余量,Slack是表示設計是否滿足時序的一個稱謂。

建立裕量的計算公式:

Setup slack = Data Required Time - Data Arrival Time

正的slack表示數據需求時間大于數據到達時間,滿足時序(時序的余量),負的slack表示數據需求時間小于數據到達時間,不滿足時序(時序的欠缺量)。

最大時鐘頻率

時鐘最小周期:系統時鐘能運行的最高頻率。

當數據需求時間大于數據到達時間時,時鐘具有余量

當數據需求時間小于數據到達時間時,不滿足時序要求,寄存器經歷亞穩態或者不能正確獲得數據

當數據需求時間等于數據到達時間時,這是最小時鐘運行頻率,剛好滿足時序

最小時鐘周期為數據到達時間等于數據需求時間。

時序分析

分析上圖,數據傳播的路徑從上一級觸發器到下一級觸發器建立經過的數據時延總和為:Tclk1 + Tco + Tdata + Tsetup - slack + Tsu。

在兩級寄存器之間,時鐘間隔為:Tclk + Tclk2。

根據建立時間要求(在下一個時鐘上升沿到來的時候,數據必須穩定,且保持一定的時間Tsu)可以列一個不等式:數據時延時鐘間隔,即:Tclk1 + Tco + Tdata + Tsetup - slack + Tsu = Tclk + Tclk2。

同理,根據保持時間要求(時鐘上升沿到來后,寄存器鎖存數據的時候,數據要保持一定的穩定時間Th)可以列出:Tco + Tdata = Th。

隨著系統時鐘 fclk 變大時,Tclk變小,則要求 Tco + Tdata 也變小,當 Tco + Tdata 不滿足第一個不等式時,不滿足建立時間要求;但是,Tco + Tdata 也不是越小越好,當其太小時,不滿足第二個不等式時,觸發器不能正常鎖存數據,即不滿足保持時間要求。從某種意義上說,Th限制了數據傳輸速率。

對于設計者來說最大的目的是提高時序的裕量,這樣即使信號完整性上出現一點問題,或者外界環境發生一定的變化,系統仍然能正常工作,這就是一個設計優良的系統應該體現出的超強的穩定性。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636320
  • 寄存器
    +關注

    關注

    31

    文章

    5608

    瀏覽量

    129993

原文標題:貨 | FPGA開發設計必經之路:時序分析

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    鎖存器的時間借用概念與靜態時序分析

    對于基于鎖存器的設計,靜態時序分析會應用一個稱為時間借用的概念。本篇博文解釋了時間借用的概念,若您的設計包含鎖存器且
    的頭像 發表于 12-31 15:25 ?5498次閱讀
    鎖存器<b class='flag-5'>中</b>的時間借用<b class='flag-5'>概念</b>與靜態<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    數字IC/FPGA設計時序優化方法

    在數字IC/FPGA設計的過程,對PPA的優化是無處不在的,也是芯片設計工程師的使命所在。此節主要將介紹performance性能的優化,如何對時序路徑進行優化,提高工作時鐘頻率。
    的頭像 發表于 12-09 10:33 ?3279次閱讀
    數字IC/<b class='flag-5'>FPGA</b>設計<b class='flag-5'>中</b>的<b class='flag-5'>時序</b>優化方法

    ADP7000系列示波器特色功能:抖動分析,捕捉時序之微

    ,它不僅會引發數據傳輸誤碼率的上升,還可能造成系統時序混亂、性能受限,甚至導致功能失效。航天測控自研的ADP7000系列高性能數字實時示波器配備專業抖動分析軟件包,具
    的頭像 發表于 11-13 09:04 ?331次閱讀
    ADP7000系列示波器特色功能:抖動<b class='flag-5'>分析</b>,捕捉<b class='flag-5'>時序</b>之微

    Chroma 80611 電源時序/安規綜合分析儀:電器安全與性能的自動化驗證專家

    在電器、電源適配器、信息技術設備等產品的生產線末端測試或研發驗證,對其上電時序、關機時序以及安規性能進行快速、全面的自動化測試,是確保產品安全性與功能符合性的最后一道關鍵防線。 致茂電子
    的頭像 發表于 11-04 10:25 ?506次閱讀
    Chroma 80611 電源<b class='flag-5'>時序</b>/安規綜合<b class='flag-5'>分析</b>儀:電器安全與性能的自動化驗證專家

    vivado時序分析相關經驗

    vivado綜合后時序為例主要是有兩種原因導致: 1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發表于 10-30 06:58

    Altera Agilex 3 FPGA和SoC產品家族的性能分析

    本文采用嚴謹的基準測試方法,對全新推出的 Agilex 3 FPGA 和 SoC 產品家族進行性能分析。該系列專為成本優化型應用設計,兼具高性能、高集成度與高可靠性。
    的頭像 發表于 10-27 09:37 ?734次閱讀

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 測試 DDR 帶寬時,帶寬無法跑滿是常見問題。下面我將從架構、時序、訪問模式、工具限制等多個維度,系統梳理導致 DDR 帶寬跑不滿的常見原因及分析方法。
    的頭像 發表于 10-15 10:17 ?1036次閱讀

    ASP4644芯片在雷達FPGA供電系統的適配與性能分析

    本文系統性地分析了國科安芯推出的ASP4644芯片在雷達FPGA供電系統的適配性與性能表現。
    的頭像 發表于 10-14 17:09 ?645次閱讀

    如何排除 USB 協議分析儀測試的干擾源?

    在USB協議分析儀測試,干擾源可能來自物理層(如信號噪聲、電源波動)、協議層(如數據沖突、時序錯誤)或環境因素(如電磁輻射、設備兼容性問題)。排除干擾需結合硬件調試、軟件配置和測試環境優化,以下
    發表于 08-01 15:00

    如何測試協議分析儀的實時響應效率?

    %)。 工具:信號發生器、流量監控軟件(如Wireshark抓包對比)。 時序精度測試 目的:驗證分析儀對信號時序的捕獲精度(如時鐘偏移、抖動)。 方法: 生成具有精確時間間隔的信號(如I2C總線
    發表于 07-24 14:19

    盟通方案|專業的CANopen總線分析軟件

    在CAN/CANopen產品開發過程,數據分析是非常關鍵的一環。數據幀分析軟件就如您工作的萬能工具。不但能夠抓取CAN數據包,還能夠協助您分析
    的頭像 發表于 05-23 16:06 ?787次閱讀
    盟通方案|專業的CANopen總線<b class='flag-5'>分析</b>軟件

    FPGA時序約束之設置時鐘組

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束
    的頭像 發表于 04-23 09:50 ?1342次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b>約束之設置時鐘組

    進群免費領FPGA學習資料!數字信號處理、傅里葉變換與FPGA開發等

    ~ 01、數字信號處理的FPGA實現 旨在講解前端數字信號處理算法的高效實現。首先概述了當前的FPGA技術、器件以及用于設計最先進DSP系統的工具。闡述了計算機算法的概念、理論、FIR和IIR濾波器
    發表于 04-07 16:41

    TDengine 發布時序數據分析 AI 智能體 TDgpt,核心代碼開源

    組成部分,標志著時序數據庫在原生集成 AI 能力方面邁出了關鍵一步。 TDgpt 是內嵌于 TDengine 時序數據分析 AI 智能體,具備時序數據預測、異常檢測、數據補全、分類
    的頭像 發表于 03-27 10:30 ?720次閱讀
    TDengine 發布<b class='flag-5'>時序數據分析</b> AI 智能體 TDgpt,核心代碼開源

    頻域示波器在電源噪聲分析的應用

    頻域示波器在電源噪聲分析的應用非常廣泛且有效。電源噪聲是電磁干擾的一種,通常表現為高頻干擾信號,對電子設備的性能和可靠性有顯著影響。頻域示波器通過快速傅立葉變換(FFT)技術,能夠將時域中的電源
    發表于 03-14 15:03