国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數字全流程方案應對先進工藝設計“攔路虎”

半導體芯科技SiSC ? 來源: 半導體芯科技SiSC ? 作者: 半導體芯科技Si ? 2022-09-29 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:Cadence

半導體行業正在經歷一場復興,人工智能5G自動駕駛、超大規模計算和工業物聯網等市場的強勁增長,需要芯片具備更強的算力、更多的功能、更快的數據傳輸速度,且更加智能,這一趨勢永無止境。但面對當前動輒數百億顆晶體管的芯片規模,設計芯片面臨的挑戰正變得更加巨大且不可預測。其中,又以電源完整性(Power Integrity, PI)和信號完整性(Signal Integrity, SI)最具代表性。

日前,專注于人工智能領域云端算力的燧原科技(Enflame)就宣布采納Cadence Tempus電源完整性解決方案,用于開發面向數據中心的先進節點人工智能(AI)芯片。公開數據顯示,Tempus電源完整性解決方案助力燧原科技在不影響簽核質量的前提下降低IR壓降的設計裕度,對比傳統基于矢量的IR感知靜態時序分析(STA),敏感器件傳播路徑分析覆蓋率提高40%。

Tempus(圖片:Cadence)

IR壓降引發的“雪崩效應”

“先進節點環境下,IR壓降對時序分析有很大影響。”燧原科技芯片高級總監柴菁表示,為了確保AI芯片設計達到最高的可靠性,設計人員不但需要精確的進行IR壓降分析,還需要設計工具能夠自動檢測并修復IR壓降問題,實現更快的開發時間和PPA獲益,避免流片前的失效。

IR壓降分析是一項關鍵的簽核技術,這是毋庸置疑的。但有意思的是,在傳統的設計流程或是成熟工藝里,供電完整性問題其實并沒有得到如此之高的重視。通常情況下,設計人員會在整個設計流程的收尾階段進行供電完整性驗證,如果出現了較大的IR壓降問題再著手進行修復。

但在先進節點和日趨復雜的芯片架構環境下,一方面,如果布線的供電電壓出現明顯降低,將導致與之相連的邏輯單元性能下降,并由此引發“雪崩效應”,導致整個模塊性能下降。另一方面,由于熱密度在逐漸變大,導致局部IR壓降的不確定性也在變大,如果仍然在流程末尾才進行供電完整性分析,出現芯片設計無法修復的現象將成為大概率事件。

除此之外,面對一些針對高性能項目,設計師還要關注局部關鍵路徑的時序狀況,這和傳統時序分析中的全局時序分析又有所不同。因為即便將整體供電電壓降低10%(相比之下,IR壓降通常以5%為臨界點),也很難尋找出那些因IR壓降問題而讓時序變得敏感的路徑,而這些恰恰是影響一顆高性能芯片能否達到設計目標的關鍵所在。

如果再具體到數字設計和簽核工具上,以Cadence為例,針對信號完整性問題,Cadence推出了Tempus時序分析工具;針對供電完整性問題,Voltus功耗分析工具可以勝任。在先進工藝設計中,兩個分析工具之間的反復切換看似沒有什么問題,但實際上,由于兩者是分別進行計算和修復,常常會導致出現“按下葫蘆起了瓢”的現象,很難同時兼顧時序和供電問題,導致反復修改,浪費時間。

雙引擎找到電壓降的最優路徑

于是,在2019年11月,Cadence發布了Tempus電源完整性解決方案,這是業界率先推出的靜態時序/信號完整性和電源完整性分析工具,幫助工程師在7nm及更小節點創建可靠設計。

Tempus電源完整性解決方案集成了業界廣泛使用的Cadence Tempus時序簽核解決方案與Voltus IC電源完整性解決方案,為簽核流程提供了實時電壓降協同仿真。使用這款工具,用戶可以在不犧牲簽核質量的前提下大幅降低IR壓降設計余量,優化功耗和面積,減少工程量并加快設計收斂。早期使用案例表明,Tempus電源完整性解決方案可以正確識別IR壓降錯誤,在流片前預防出現硅片故障,并將硅片最大頻率提高10%。

該工具的其他主要優勢還包括:

降低IR壓降設計余量,優化功耗和面積;

用專有的無激勵算法識別電壓敏感路徑:將靈敏度分析與通過機器學習(ML)技術開發的專有算法相結合,有效識別最有可能受到IR壓降影響的關鍵路徑。Tempus電源完整性解決方案可以高效提高IR壓降分析覆蓋范圍,無需額外且耗時的外部激勵輸入;

智能激勵生成和IR壓降時序影響的直接計算減少了對更大安全余量的需求,從而優化功耗和面積;

全面的簽核覆蓋:自動創建激勵以實現完全覆蓋,同時搜索電壓敏感路徑上的潛在故障,從而提高簽核IR壓降分析的可靠性;

查找并修復潛在的IR壓降故障:電壓敏感高風險故障場景的預知性能夠幫助設計人員在設計早期發現潛在問題并自動修復。

在隨后的2020年3月,Cadence又發布已經過數百次先進工藝節點成功流片驗證的新版Cadence數字全流程,支持機器學習(ML)功能的統一布局布線和物理優化引擎等多項業界首創技術,吞吐量最高提升3倍,PPA最高提升20%。細化到優化簽核收斂方面,數字全流程采用統一的設計實現,時序簽核及電壓降簽核引擎,通過所有物理,時序和可靠性目標設計的同時收斂來增強簽核性能,幫助用戶降低設計裕度,減少迭代。

而為了更好的推進RTL-to-GDS全流程自動優化,提高整個設計團隊的工作效率,尤其是解決初學者在設計工作中遇到的巨大挑戰。2021年7月,Cadence在自身廣泛數字解決方案中增加了首款基于機器學習的設計工具Cerebrus,與Genus Synthesis Solution綜合解決方案、Innovus Implementation System設計實現系統、Tempus Timing Signoff Solution時序簽核解決方案中的數十步流程實現無縫對接,實現了更快的流程優化。

結語:

選擇7nm及以下的先進設計,都是為了最求更高的頻率、更低的功耗或更小的面積。為了在不超出功耗限制或妥協電源完整性的前提下達到高頻率需求,電氣和物理簽核收斂必須足夠精確。

因此,在過去幾年里,從Genus綜合解決方案提供的RTL綜合平臺,到面向先進節點設計的Innovus設計實現平臺,再到流程下游的電氣簽核技術(包括Tempus時序簽核解決方案的靜態時序分析功能、面向電源及IR壓降簽核的Voltus IC定制化電源完整性解決方案)和Pegasus驗證系統,Cadence對由設計實現和簽核技術組成的數字全流程進行了全面的重新開發,以應對先進節點設計帶來的挑戰。目前,Cadence數字全流程在所有先進FinFET節點被廣泛采納,7nm及以下節點已成功流片200+。

關于Cadence:

Cadence在計算軟件領域擁有超過30年的專業經驗,是電子系統設計產業的關鍵領導者。基于公司的智能系統設計戰略,Cadence致力于提供軟件、硬件和IP產品,助力電子設計概念成為現實。Cadence的客戶遍布全球,皆為最具創新能力的企業,他們向超大規模計算、5G通訊、汽車、移動、航空、消費電子、工業和醫療等最具活力的應用市場交付從芯片、電路板到完整系統的卓越產品。Cadence已連續八年名列美國財富雜志評選的100家最適合工作的公司。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    30737

    瀏覽量

    264125
  • IR壓降
    +關注

    關注

    0

    文章

    5

    瀏覽量

    7648
  • AI芯片
    +關注

    關注

    17

    文章

    2128

    瀏覽量

    36778
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【應用解決方案】沃電子推挽式變壓器解決方案

    ,確保電源穩定可靠。該方案可為數字隔離接口和工業設備提供穩定供電,有效解決地電位差干擾問題。沃電子憑借優質產品和服務成為1000+企業的合作伙伴,其方案已獲100+上市公司采用。
    的頭像 發表于 03-02 18:38 ?21次閱讀
    【應用解決<b class='flag-5'>方案</b>】沃<b class='flag-5'>虎</b>電子推挽式變壓器解決<b class='flag-5'>方案</b>

    宏集方案 | 打通OT與IT:解析CORVINA物聯網云平臺如何重塑工業物聯網新生態

    在全球工業進入數字化轉型“深水區”的今天,中國制造業正面臨著從低端制造向高端智造跨越的關鍵期。然而,協議不統一、遠程運維難、數據安全性差以及IT與OT層級的斷層,依然是許多企業數字化轉型的“攔路虎
    的頭像 發表于 02-04 17:03 ?1597次閱讀
    宏集<b class='flag-5'>方案</b> | 打通OT與IT:解析CORVINA物聯網云平臺如何重塑工業物聯網新生態

    6組網口讓龍芯主板成為防護網絡安全的核心硬件

    數字化浪潮下,網絡安全的重視持續升級,數據泄露、系統入侵等已成為企業發展的攔路虎。在網絡安全防護體系中,硬件是筑牢防線的基礎,而一款具備高性能、高可靠性的主板,更是核心中的核心。
    的頭像 發表于 01-16 09:54 ?114次閱讀
    6組網口讓龍芯主板成為防護網絡安全的核心硬件

    國產高性能ONFI IP解決方案解析

    不同供應鏈選擇下的靈活性:? 節點覆蓋:產品線已實現從成熟工藝先進制程的廣泛覆蓋,助力多領域存算需求。? 深度生態合作:通過與多家全球知名Foundry的長期戰略協作,相關IP已在多個先進
    發表于 01-13 16:15

    EMC摸底測試整改:從摸底到合規的流程系統方案

    深圳南柯電子|EMC摸底測試整改:從摸底到合規的流程系統方案
    的頭像 發表于 01-07 09:59 ?389次閱讀

    施耐德電氣數字化解決方案精準把控精細化學品生產流程

    這三個藏在日常里的小好奇,看似各有側重、毫無關聯,但是它們的答案都指向了同一種“隱形支撐”——精細化學品制造工藝的精準駕馭。那么如何掌控精細化學品生產流程,讓“小”分子精準釋放“大”能量?
    的頭像 發表于 12-12 15:39 ?439次閱讀

    谷景色環電感在電源模塊項目中的應用

    在電子產品的設計中,電源模塊的穩定性和可靠性往往決定著整機的性能表現。而其中,一顆小小的電感器件,卻常常成為工程師們調試路上的“攔路虎”。
    的頭像 發表于 12-11 16:25 ?887次閱讀

    技術拆解:沃防水連接器如何實現IP68級可靠性?

    ;3.2GPa 彎曲模量的外殼能承受 50KG 瞬時沖擊,機床設備振動時對接處無位移,某汽車零部件生產線使用半年無一次松動故障。 三、流程測試:讓可靠性可驗證、可追溯 沃建立了“原材料
    發表于 12-11 09:35

    10G通信信號衰減難題破解:沃片式網絡變壓器實測案例

    等問題難以突破。最終,該廠商采用蘇州沃電子Chip Lan新型片式網絡變壓器,實現了根本性解決。 沃這款解決方案的核心突破在于H+I磁芯結構與全自動化繞線工藝的結合。針對上述廠商的
    發表于 11-27 10:09

    三防漆涂覆工藝流程解析

    漆涂覆的標準工藝流程。三防漆涂覆,三防漆涂覆工藝,三防漆涂覆流程第1步:前期準備,清潔與遮蔽使用專用清洗劑(如施奈仕電子清潔劑)去除焊渣、flux殘留、油脂等污染
    的頭像 發表于 11-19 15:16 ?661次閱讀
    三防漆涂覆<b class='flag-5'>工藝流程</b><b class='flag-5'>全</b>解析

    告別復雜開發!涂鴉Zigbee通用對接方案,開創“模組+主機”積木式開發架構

    讓智能設備實現高度靈活的合作開發模式,一直是開發者的核心訴求。但復雜的無線通信協議,常常成為產品創新路上的“攔路虎”。為此,涂鴉專門推出Zigbee通用對接方案!它將開發棘手的無線通信功能,高度封裝
    的頭像 發表于 10-30 18:43 ?647次閱讀
    告別復雜開發!涂鴉Zigbee通用對接<b class='flag-5'>方案</b>,開創“模組+主機”積木式開發架構

    中國制造設備出海攔路虎:電壓不匹配的技術解決方案

    一、子主題1:電壓不匹配——中國制造出海的“隱性壁壘” 定義與解釋 電壓不匹配指中國制造設備(多采用380V/50Hz標準)與目標市場電網電壓/頻率的差異,導致設備無法正常啟動、運行不穩定甚至燒毀的問題。其根源是全球電力標準的碎片化:不同國家因歷史、技術路徑差異,形成了獨特的電壓(如美國480V、古巴440V、菲律賓220V)、頻率(如美國60Hz、中國50Hz)及接線方式(如星形/三角形)標準。 關鍵事實與趨勢 數據支撐:據中國機電產品進出口商
    的頭像 發表于 10-17 16:07 ?570次閱讀
    中國制造設備出海<b class='flag-5'>攔路虎</b>:電壓不匹配的技術解決<b class='flag-5'>方案</b>

    降低無人門店運營成本:大廈無人超市解決方案

    在零售行業競爭日益激烈的當下,運營成本高企成為不少門店發展的“攔路虎”,人工開支、低效收銀等問題更是讓經營者倍感壓力。而大廈無人超市解決方案的出現,憑借前沿技術賦能,為破解這一難題提供了全新思路,也
    的頭像 發表于 10-10 16:33 ?635次閱讀
    降低無人門店運營成本:大廈無人超市解決<b class='flag-5'>方案</b>

    上揚軟件助力華興激光部署流程MES系統

    上線。這套覆蓋流程的MES系統,將針對華興激光外延與制程分部門管理的特殊工藝架構,創新性地實現跨部門數據整合與工藝協同,同時通過智能化數據采集與測試優化策略,全面提升生產效率與產品質
    的頭像 發表于 09-04 15:01 ?1129次閱讀

    光刻工藝的主要流程和關鍵指標

    光刻工藝貫穿整個芯片制造流程的多次重復轉印環節,對于集成電路的微縮化和高性能起著決定性作用。隨著半導體制造工藝演進,對光刻分辨率、套準精度和可靠性的要求持續攀升,光刻技術也將不斷演化,支持更為
    的頭像 發表于 03-27 09:21 ?3738次閱讀
    光刻<b class='flag-5'>工藝</b>的主要<b class='flag-5'>流程</b>和關鍵指標