国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

片上系統(tǒng)設(shè)計(jì)和開(kāi)發(fā)注意事項(xiàng)

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Roland Chochoiek ? 2022-06-22 16:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

最佳方法導(dǎo)致成功

大型 FPGA 設(shè)計(jì)的先決條件通常包括客戶、開(kāi)發(fā)人員、PCB 制造商、電路板制造商和 FPGA 制造商之間的密切合作和深入的信息交流。為了執(zhí)行這些任務(wù),HEITEC 定義了一種方法,該方法非常強(qiáng)調(diào)明確的定義、全面的文檔和持續(xù)的審查,尤其是在項(xiàng)目的早期階段。必須從頭開(kāi)始指定概念,并且必須明確定義所需的功能和架構(gòu),以便開(kāi)發(fā)過(guò)程可以有效地進(jìn)行,而無(wú)需進(jìn)行大量的重新設(shè)計(jì)。詳細(xì)記錄項(xiàng)目的每個(gè)階段尤為重要。與客戶的初步討論是基于需求的設(shè)計(jì)的基礎(chǔ)。目標(biāo)是需求規(guī)范,即 通過(guò)制定要求表,包括功能和性能參數(shù),以及電氣機(jī)械和熱性能。接下來(lái)的步驟是概念規(guī)范、功能規(guī)范、開(kāi)發(fā)和實(shí)施以及使用系統(tǒng)仿真驗(yàn)證和確認(rèn)功能。

概念規(guī)格

第一步是概念規(guī)范,它定義了所有要求、實(shí)現(xiàn)概念、FPGA 選擇和數(shù)據(jù)傳輸模型。對(duì)于高度復(fù)雜的項(xiàng)目,這可能會(huì)持續(xù)數(shù)周甚至數(shù)月,并產(chǎn)生包含有時(shí)超過(guò) 100 頁(yè)的描述、高級(jí)塊圖像和表格的詳細(xì)文檔。在這個(gè)階段,功能劃分是確定的,即定義哪些功能在硬件或軟件中實(shí)現(xiàn),以及使用哪些硬件組件(CPU、FPGA、ASIC、SoC)。對(duì)于不同的解決方案,會(huì)創(chuàng)建一個(gè)決策矩陣來(lái)選擇基本組件,例如 CPU、SoC、高速 I/O 接口、內(nèi)存接口等。

在這里,也確定將使用哪些 IP。例如,可能需要將用于控制和調(diào)試任務(wù)的處理器集成到 FPGA 中,因?yàn)樵诟咚傧拢酒系某R?guī)測(cè)量有時(shí)不再可能,并且必須通過(guò)適當(dāng)?shù)能浖湍J缴善鲌?zhí)行內(nèi)部自檢。 相應(yīng)的狀態(tài)寄存器、錯(cuò)誤計(jì)數(shù)器、錯(cuò)誤位等可用于確定是否已實(shí)現(xiàn)所需功能并能夠逐步糾正故障。在概念階段,系統(tǒng)性能和實(shí)時(shí)能力以及電氣、機(jī)械和熱性能也正在評(píng)估中。在這個(gè)階段特別重要的是整個(gè)項(xiàng)目的時(shí)間和成本估算,包括規(guī)格、FPGA和電路板開(kāi)發(fā),

功能規(guī)范

功能規(guī)范定義了硬件和固件設(shè)計(jì)規(guī)范。硬件設(shè)計(jì)規(guī)范涉及 FPGA 以及板上的所有基本組件。它包括定義 FPGA 架構(gòu)、選擇和描述 FPGA 組件、估計(jì)電路板和 FPGA 的電源和電壓要求、詳細(xì)的功能框圖、模塊描述、流程圖、映射 FPGA I/O 引腳、時(shí)鐘和復(fù)位概念,硬件和軟件接口以及所需的測(cè)試環(huán)境。

作為固件設(shè)計(jì)規(guī)范的結(jié)果,提供了詳細(xì)的流程圖、操作系統(tǒng)的選擇、引導(dǎo)概念以及低級(jí)驅(qū)動(dòng)程序和測(cè)試?yán)痰亩x。此外,它還規(guī)定了交互測(cè)試、應(yīng)用程序詳細(xì)信息、固件/軟件接口、診斷支持和錯(cuò)誤處理。

質(zhì)量保證

隨著實(shí)際設(shè)計(jì)的開(kāi)始,為質(zhì)量保證采取進(jìn)一步的綜合措施至關(guān)重要。仔細(xì)審查是合適的方法,因?yàn)檫@已經(jīng)識(shí)別出規(guī)范和代碼中的許多錯(cuò)誤。這可能看起來(lái)很麻煩,但它非常有效并且可以在早期階段提高質(zhì)量。開(kāi)發(fā)人員之間通過(guò)審查和檢查交流經(jīng)驗(yàn)自動(dòng)意味著在項(xiàng)目的各個(gè)階段增加開(kāi)發(fā)知識(shí)。這些措施得到了廣泛的清單和一致的版本管理的補(bǔ)充。Mentor HDL Designer 等高級(jí)設(shè)計(jì)輸入工具用于實(shí)施,

經(jīng)驗(yàn)證的 ASIC 設(shè)計(jì)概念

ASIC 成功開(kāi)發(fā)的關(guān)鍵在于,在將數(shù)據(jù)移交給 ASIC 制造商之前,設(shè)計(jì)的整體功能已經(jīng)過(guò)全面驗(yàn)證。最終設(shè)計(jì)中的故障非常困難,最重要的是,由于口罩的精心生產(chǎn),修復(fù)起來(lái)非常昂貴。相比之下,F(xiàn)PGA 在修復(fù)設(shè)計(jì)缺陷和實(shí)現(xiàn)功能更改方面具有更大的靈活性。然而,為了能夠滿足高度復(fù)雜的 FPGA 設(shè)計(jì)通常緊縮的時(shí)間表和成本框架,這里描述的設(shè)計(jì)方法是必不可少的。

這是避免回顧性的唯一方法,通常只能進(jìn)行復(fù)雜的可實(shí)施功能更改以及冗長(zhǎng)且昂貴的故障分析。此外,從早期設(shè)計(jì)階段的一開(kāi)始,就可以在概念、FPGA 架構(gòu)、I/O 引腳和 VHDL 編碼中嚴(yán)格考慮高速方面。良好的編碼指南以及熟練的流水線和注冊(cè)在后期綜合和 P&R 期間獲得回報(bào)。

因此,HEITEC 開(kāi)發(fā)人員也始終如一地利用他們?cè)?ASIC 設(shè)計(jì)方面的多年經(jīng)驗(yàn)來(lái)設(shè)計(jì)高速 FPGA 解決方案。

最初,開(kāi)發(fā)團(tuán)隊(duì)分析了系統(tǒng)規(guī)格。在具有 Arria 10 的系統(tǒng)中,F(xiàn)PGA 通常在整個(gè)系統(tǒng)中發(fā)揮重要作用,并影響系統(tǒng)設(shè)計(jì)的其余部分。通過(guò)為系統(tǒng)和 FPGA 創(chuàng)建詳細(xì)的設(shè)計(jì)規(guī)范,并通過(guò)定義與系統(tǒng)其余部分的 FPGA 輸入和輸出接口,盡可能透明地說(shuō)明設(shè)計(jì)過(guò)程非常重要。

密集的數(shù)據(jù)處理包括多個(gè)發(fā)送和接收路徑,其中大量數(shù)據(jù)處理可能導(dǎo)致數(shù)值輸出的高動(dòng)態(tài)性。指定的發(fā)送和接收路徑越多,當(dāng)然要求就越高。硬浮點(diǎn)功能對(duì)此非常有幫助,提供了更高的穩(wěn)定性,并且在 1.5 GHz 時(shí)比以前的技術(shù)更強(qiáng)大。

借助 Arria 10 中的硬浮點(diǎn) DSP 模塊,F(xiàn)PGA 系統(tǒng)能夠克服許多性能限制挑戰(zhàn)并顯著降低功耗。該架構(gòu)消除了 100% 通常使用 FPGA 資源實(shí)現(xiàn)的 IEEE 754 浮點(diǎn)邏輯。首先,所有必要的要求都記錄在硬化的 DSP 模塊中。這消除了使用寶貴的 FPGA 資源創(chuàng)建非規(guī)范化和規(guī)范化邏輯的需要。過(guò)去,硬件實(shí)施不可能立即實(shí)現(xiàn)。通常,該算法必須分幾個(gè)步驟轉(zhuǎn)換為最適合 FPGA 架構(gòu)的定點(diǎn)實(shí)現(xiàn)。簡(jiǎn)化的實(shí)現(xiàn)消除了復(fù)雜的調(diào)試并顯著縮短了開(kāi)發(fā)時(shí)間。

在設(shè)計(jì)過(guò)程中,各種考慮因素發(fā)揮了特殊作用:指定 FPGA 的 I/O 接口、識(shí)別不同的時(shí)鐘域、定義基本設(shè)計(jì)功能的框圖、集成 IP 塊、制定功能的驗(yàn)證/測(cè)試計(jì)劃整個(gè)團(tuán)隊(duì)(可制造性設(shè)計(jì))。此外,通用設(shè)計(jì)目錄結(jié)構(gòu)是有益的,因?yàn)樗龠M(jìn)了不同級(jí)別的集成。這個(gè)概念的目標(biāo)是通過(guò) JTAG 端口進(jìn)行 FPGA 編程,并通過(guò) GUI-PC 以太網(wǎng)接口加載 FPGA 配置的更新以及 HPS CPU 軟件。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8250

    瀏覽量

    366805
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22423

    瀏覽量

    636653
  • 以太網(wǎng)
    +關(guān)注

    關(guān)注

    41

    文章

    6012

    瀏覽量

    180945
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)問(wèn)CW32F030的硬件注意事項(xiàng)有哪些?

    CW32F030的硬件注意事項(xiàng)有哪些
    發(fā)表于 12-25 08:20

    請(qǐng)問(wèn)IAP功能升級(jí)流程中有哪些注意事項(xiàng)

    IAP 功能升級(jí)流程中有哪些注意事項(xiàng)
    發(fā)表于 12-23 07:55

    迅為RK3588開(kāi)發(fā)板Android系統(tǒng)燒寫(xiě)及注意事項(xiàng)

    迅為RK3588開(kāi)發(fā)板Android系統(tǒng)燒寫(xiě)及注意事項(xiàng)
    的頭像 發(fā)表于 12-03 15:17 ?7189次閱讀
    迅為RK3588<b class='flag-5'>開(kāi)發(fā)</b>板Android<b class='flag-5'>系統(tǒng)</b>燒寫(xiě)及<b class='flag-5'>注意事項(xiàng)</b>

    驅(qū)動(dòng)板PCB布線的注意事項(xiàng)

    PCB Layout 注意事項(xiàng) 1)布局注意事項(xiàng): ●● 整體布局遵循功率回路與小信號(hào)控制回路分開(kāi)布局原則,功率部分和控制部分的 GND 分開(kāi)回流到輸入 GND。 ●● 芯片的放置方向優(yōu)先考慮驅(qū)動(dòng)
    發(fā)表于 12-02 07:40

    集裝箱儲(chǔ)能系統(tǒng)標(biāo)準(zhǔn)解析系列(四)|IEC TS 62933-5-1并網(wǎng)EES系統(tǒng)的安全注意事項(xiàng)

    IEC TS 62933-5-1電能存儲(chǔ)(EES)系統(tǒng) - 第5-1部分:并網(wǎng)EES系統(tǒng)的安全注意事項(xiàng) - 通用規(guī)范
    的頭像 發(fā)表于 11-25 14:54 ?3029次閱讀
    集裝箱儲(chǔ)能<b class='flag-5'>系統(tǒng)</b>標(biāo)準(zhǔn)解析系列(四)|IEC TS 62933-5-1并網(wǎng)EES<b class='flag-5'>系統(tǒng)</b>的安全<b class='flag-5'>注意事項(xiàng)</b>

    CW32F030在使用中的注意事項(xiàng)有哪些?

    CW32F030在使用中的注意事項(xiàng)有哪些?
    發(fā)表于 11-18 06:20

    emWin AppWizard 開(kāi)發(fā)注意事項(xiàng)有哪些?

    emWin AppWizard 開(kāi)發(fā)注意事項(xiàng)
    發(fā)表于 09-04 06:18

    智多晶PLL使用注意事項(xiàng)

    在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過(guò)靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號(hào)。它不僅解決了時(shí)序同步問(wèn)題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中的關(guān)鍵
    的頭像 發(fā)表于 06-13 16:37 ?1600次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項(xiàng)</b>

    請(qǐng)問(wèn)從哪里可以獲取CCG5 軟件開(kāi)發(fā)及Layout注意事項(xiàng)?

    我們準(zhǔn)備開(kāi)發(fā)一款雷電4的拓展塢 請(qǐng)問(wèn)從哪里可以獲取CCG5 軟件開(kāi)發(fā)及Layout注意事項(xiàng)
    發(fā)表于 05-30 06:21

    CYPD5225-96BZXI設(shè)計(jì)需要哪些注意事項(xiàng)

    時(shí), TBT4 type-c接上USB外設(shè),主板就不啟動(dòng),而拔掉USB外設(shè),主板能正常啟動(dòng); 所以想了解下, 1、CYPD5225-96BZXI設(shè)計(jì)需要哪些注意事項(xiàng); 2、CYPD5225-96BZXI
    發(fā)表于 05-23 08:03

    美國(guó)Odyssey奧德賽電池充電注意事項(xiàng)全解析

    Odyssey奧德賽電池充電注意事項(xiàng)全解析 奧德賽電池作為高性能的深循環(huán)鉛酸電池,廣泛應(yīng)用于汽車(chē)啟動(dòng)、摩托車(chē)、船舶以及備用電源系統(tǒng)中。正確的充電方法不僅能夠延長(zhǎng)電池壽命,還能保障其性能穩(wěn)定發(fā)揮
    的頭像 發(fā)表于 05-19 16:31 ?1120次閱讀
    美國(guó)Odyssey奧德賽電池充電<b class='flag-5'>注意事項(xiàng)</b>全解析

    IGBT器件的防靜電注意事項(xiàng)

    IGBT作為功率半導(dǎo)體器件,對(duì)靜電極為敏感。我將從其靜電敏感性原理入手,詳細(xì)闡述使用過(guò)程中防靜電的具體注意事項(xiàng)與防護(hù)措施,確保其安全穩(wěn)定運(yùn)行。
    的頭像 發(fā)表于 05-15 14:55 ?1847次閱讀

    設(shè)置射頻網(wǎng)絡(luò)分析儀的測(cè)試條件有哪些注意事項(xiàng)

    射頻網(wǎng)絡(luò)分析儀(VNA)的測(cè)試條件設(shè)置直接影響測(cè)量結(jié)果的準(zhǔn)確性和可靠性。以下從儀器配置、被測(cè)器件(DUT)特性、環(huán)境干擾、校準(zhǔn)與驗(yàn)證四個(gè)維度,系統(tǒng)梳理關(guān)鍵注意事項(xiàng)及解決方案。一、儀器配置與參數(shù)設(shè)置
    發(fā)表于 05-06 16:02

    掃描電鏡的日常維護(hù)有哪些注意事項(xiàng)

    掃描電鏡日常維護(hù)的注意事項(xiàng)
    的頭像 發(fā)表于 03-24 11:38 ?1191次閱讀
    掃描電鏡的日常維護(hù)有哪些<b class='flag-5'>注意事項(xiàng)</b>?

    依托raksmart服務(wù)器在多種系統(tǒng)本地部署deepseek注意事項(xiàng)

    在RAKsmart服務(wù)器本地部署DeepSeek時(shí),需根據(jù)不同的操作系統(tǒng)和環(huán)境做好全面適配。以下是關(guān)鍵注意事項(xiàng)及分步指南,主機(jī)推薦小編為您整理發(fā)布依托raksmart服務(wù)器在多種系統(tǒng)
    的頭像 發(fā)表于 03-19 11:25 ?909次閱讀