国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺析設計寬帶寬 多通道系統的逐步注意事項

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-01-20 14:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Other Parts Discussed in Post: ADC12DJ3200, ADC12DJ5200RF, LMK04828, LMX2594, LMK61E2

下一代航天和國防以及測試和測量系統帶寬從10s到100s MHz橫跨到GHz的瞬時帶寬。相控陣雷達、5G無線測試系統、電子戰以及數字示波器的發展趨勢正在推動業內向更高帶寬發展,并且大幅增加系統中的通道數量。

這些趨勢使包括數據轉換器、時鐘電源等組件的信號鏈設計變得復雜化。選擇合適的數據轉換器、同步多個通道以及優化電源,對于在多個通道上實現必要的帶寬至關重要。

選擇適合的數據轉換器

每個系統架構都是從對系統性能影響最大的器件開始;在寬帶系統中,最先開始的就是數據轉換器。選擇哪一款數據轉換器取決于您對以下問題的回答:

您是否會使用零中頻(IF)/復數混頻器架構(如圖1所示)?

優勢:模數轉換器(ADC)的輸入帶寬和采樣率低于其他架構,由此可簡化或消除濾波。

劣勢:對于I和Q路徑,每個天線元件需要兩個ADC通道,且混頻器圖像可能會降低系統性能。

您是否會使用外差法(如圖2所示)?

優勢:您只需要一個數據轉換器通道,且ADC輸入帶寬低于射頻(RF)采樣。

劣勢:需要一個或多個混頻器,信號圖像和產生的諧波會使濾波復雜化;很難調整響應頻率;必須移動本地振蕩器(LO)。

您是否會使用直接射頻采樣(如圖3所示)?

優勢:由于信號鏈簡化,不再需要混頻器;且使用數字下變頻器(DDC)和數控振蕩器(NCO)可以很輕松以數字方式調整頻率。

劣勢:最高信號頻率必須在ADC的輸入帶寬內;需要進行頻率規劃以實現最高性能。

poYBAGGKUWKAM2_YAACW6-QoTUY407.png

圖1:“典型的復數混頻器架構”

poYBAGGKUWSATYmUAABW_FVpuxY012.png

圖2:典型的外差架構

pYYBAGGKUWWAajPOAABUTC3OytI153.png

圖3:典型的射頻采樣架構

您需要測量的最寬帶寬信號是什么?

數據轉換器的采樣率至少應為直接采樣信號瞬時帶寬的2.5倍,或是零中頻的1.25倍。

為獲得最佳性能,約為瞬時帶寬10倍的采樣率將使您更輕松避免信號諧波和雜散。

TI的射頻采樣頻率規劃器、模擬濾波器和DDC Excel計算器可以滿足頻率規劃和濾波要求,并向您展示信號的復雜數字抽取效果。

如前所述,寬帶系統需要高采樣率轉換器。例如,信號帶寬為1 GHz的射頻采樣系統可以從帶~10-GSPS轉換速度的數據轉換器中受益,從而避免信號諧波。目前,TI最快的轉換器是ADC12DJ3200,它是一種12位ADC,可在雙通道模式下每通道運行3.2 GSPS或在單通道模式下運行6.4 GSPS。但即使在單通道模式下,它也不能滿足所需的10-GSPS速度。為了滿足這一要求,適用于DSO、雷達和5G無線測試系統的靈活3.2GSPS多通道AFE參考設計將兩個ADC12DJ3200組合在一塊板上,如圖4所示。

poYBAGGKUWiAef4lAATeHp-_7EM593.png

圖4:多通道AFE參考設計框圖

此參考設計提供了系統靈活性,因為它可以在四通道、3.2-GSPS模式或雙通道、6.4-GSPS模式下運行,或者作為一個單通道以高達12.8 GSPS的速度運行。我們的適用于高速示波器和寬帶數字轉化器的12.8-GSPS模擬前端參考設計說明了兩個ADC的板載交錯。

現在,隨著我們新的雙通道5.2-GSPS ADC12DJ5200RF的推出,您的下一代設計將具有更高的性能和靈活性。由于ADC12DJ5200RF與ADC12DJ3200兼容引腳,我們很快就可以修改現有的參考設計,且現在可以提供適用于12位數字轉換器的可擴展20.8GSPS參考設計。在20.8GSPS時,器件的整個8-GHz輸入帶寬可以在單個捕獲中實現數字化。

設計時鐘架構

選擇數據轉換器之后,就必須設計一個時鐘架構。為單個數據轉換器提供時鐘非常簡單,但是許多系統,比如我們的交錯設計,需要同時為多個轉換器提供時鐘。例如,大型相控陣系統可以有數百個或數千個通道。而TI有多個器件和參考設計來應對此設計挑戰。

我們的適用于DSO、雷達和5G無線測試儀的多通道JESD204B 15-GHz時鐘參考設計是一個完整的時鐘子系統。此設計(如圖5所示)包含如LMK61E2可編程振蕩器和LMK04828等多個時鐘參考,一個帶有14個獨立時鐘輸出的時鐘分配器件,以及兩個可提供高達15 GHz的超低相位噪聲時鐘的LMX2594鎖相環/合成器(如圖6所示)。此外,LMX2594還可以為帶JESD204B接口的數據轉換器生成同步SYSREF時鐘。LMX2594還能夠跨越多個設備同步時鐘的相位。在參考設計中,您可以找到多個頻率下的相位噪聲圖(如圖6所示),并發現通道到通道偏斜的測量值小于10 ps。

poYBAGGKUWuALPJ6AAaXFrGQ6DE715.png

圖5:多通道JESD204B 15-GHz時鐘框圖

pYYBAGGKUW6AZxfWAAot9LYfGv0495.png

圖6:15 GHz時的LMX2594相位噪聲

根據配置,該電路板最多支持兩個數據轉換器和兩個現場可編程門陣列(FPGAs),且可輕松適應多達六個轉換器和一個FPGA的時鐘。然而,許多系統需要更多的通道。對于這類情況,我們的適用于雷達和5G無線測試儀的高通道數JESD204B時鐘生成參考設計和適用于雷達和5G無線測試儀的高通道數JESD204B菊鏈時鐘參考設計能夠在樹形結構(如圖7所示)或菊花鏈配置中運行時鐘。您可以使用這些方法擴展到數千個通道,同時對系統性能的影響降至最低。

電源設計

一旦時鐘架構確定,那么下一個挑戰就是電源設計。由于數據轉換器和時鐘對DC/DC轉換器的開關噪聲敏感,所以大多數電源設計人員都會采用帶低噪聲、低壓差穩壓器的DC/DC轉換器(LDO)。然而,經過精心布局和過濾,在許多電源上經常不需要LDO。

前面提到的3.2-GSPS多通道模擬前端參考設計具有一個完整電源,包括DC/DC穩壓器和LDO,如圖8所示。此設計上的LDO可以用濾波器繞過,以測試哪些電源對開關噪聲最敏感。我們的測試證實,繞過LDO時不會對設計的性能產生任何影響,也表明了電源效率增高的額外好處。

該電路板包含一系列沿頂部的排針引腳,這些排針引腳支持新的設計繞過板載電源解決方案,例如我們的可最大限度提高12.8GSPS數據采集系統性能的低噪聲電源參考設計(如圖9所示),能夠同步所有DC/DC穩壓器與主時鐘,從而更容易濾除轉換器開關噪聲。此外,您可以將時鐘的相位移到每個轉換器,以便所有轉換器不會同時切換,從而降低總開關能量。最后,參考設計上的DC/DC轉換器更加高效,降低了電路板上的總功耗。與最初設計一樣,LDO仍然可以被繞過。

選擇合適的數據轉換器只是您面臨的挑戰之一。一旦做出選擇,必須選擇最好的時鐘和電源設計,以免降低昂貴的數據轉換器的性能。

其他資源

查看TI的培訓視頻:使用頻率和采樣率規劃計算器來優化射頻采樣ADC接收器性能。

查看TI的最高速ADC和數模轉換器產品組合。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 穩壓器
    +關注

    關注

    24

    文章

    4926

    瀏覽量

    99932
  • ldo
    ldo
    +關注

    關注

    35

    文章

    2442

    瀏覽量

    159978
  • adc
    adc
    +關注

    關注

    100

    文章

    7511

    瀏覽量

    555996
  • 工業
    +關注

    關注

    3

    文章

    2363

    瀏覽量

    49199
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AFE80xx RF采樣收發器:高性能、寬帶寬通道解決方案

    AFE80xx RF采樣收發器:高性能、寬帶寬通道解決方案 在電子工程師的設計世界里,一款高性能、寬帶寬
    的頭像 發表于 01-26 15:10 ?152次閱讀

    請問CW32F030的硬件注意事項有哪些?

    CW32F030的硬件注意事項有哪些
    發表于 12-25 08:20

    請問IAP功能升級流程中有哪些注意事項

    IAP 功能升級流程中有哪些注意事項
    發表于 12-23 07:55

    迅為RK3588開發板Android系統燒寫及注意事項

    迅為RK3588開發板Android系統燒寫及注意事項
    的頭像 發表于 12-03 15:17 ?7174次閱讀
    迅為RK3588開發板Android<b class='flag-5'>系統</b>燒寫及<b class='flag-5'>注意事項</b>

    驅動板PCB布線的注意事項

    PCB Layout 注意事項 1)布局注意事項: ●● 整體布局遵循功率回路與小信號控制回路分開布局原則,功率部分和控制部分的 GND 分開回流到輸入 GND。 ●● 芯片的放置方向優先考慮驅動
    發表于 12-02 07:40

    集裝箱儲能系統標準解析系列(四)|IEC TS 62933-5-1并網EES系統的安全注意事項

    IEC TS 62933-5-1電能存儲(EES)系統 - 第5-1部分:并網EES系統的安全注意事項 - 通用規范
    的頭像 發表于 11-25 14:54 ?3016次閱讀
    集裝箱儲能<b class='flag-5'>系統</b>標準解析系列(四)|IEC TS 62933-5-1并網EES<b class='flag-5'>系統</b>的安全<b class='flag-5'>注意事項</b>

    CW32F030在使用中的注意事項有哪些?

    CW32F030在使用中的注意事項有哪些?
    發表于 11-18 06:20

    emWin AppWizard 開發注意事項有哪些?

    emWin AppWizard 開發注意事項
    發表于 09-04 06:18

    別讓這些細節毀了PCBA!焊接注意事項清單

    一站式PCBA加工廠家今天為大家講講PCBA加工中電子元器件焊接注意事項有哪些?PCBA加工中電子元器件焊接注意事項。 電子元器件焊接關鍵注意事項 在PCBA加工中,焊接工藝直接影響電路板的可靠性
    的頭像 發表于 07-23 09:26 ?1204次閱讀

    智多晶PLL使用注意事項

    在FPGA設計中,PLL(鎖相環)模塊作為核心時鐘管理單元,通過靈活的倍頻、分頻和相位調整功能,為系統提供多路高精度時鐘信號。它不僅解決了時序同步問題,還能有效消除時鐘偏移,提升系統穩定性。本文將深入探討智多晶PLL在實際應用中的關鍵
    的頭像 發表于 06-13 16:37 ?1577次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項</b>

    美國Odyssey奧德賽電池充電注意事項全解析

    Odyssey奧德賽電池充電注意事項全解析 奧德賽電池作為高性能的深循環鉛酸電池,廣泛應用于汽車啟動、摩托車、船舶以及備用電源系統中。正確的充電方法不僅能夠延長電池壽命,還能保障其性能穩定發揮
    的頭像 發表于 05-19 16:31 ?1098次閱讀
    美國Odyssey奧德賽電池充電<b class='flag-5'>注意事項</b>全解析

    IGBT器件的防靜電注意事項

    IGBT作為功率半導體器件,對靜電極為敏感。我將從其靜電敏感性原理入手,詳細闡述使用過程中防靜電的具體注意事項與防護措施,確保其安全穩定運行。
    的頭像 發表于 05-15 14:55 ?1830次閱讀

    設置射頻網絡分析儀的測試條件有哪些注意事項

    射頻網絡分析儀(VNA)的測試條件設置直接影響測量結果的準確性和可靠性。以下從儀器配置、被測器件(DUT)特性、環境干擾、校準與驗證四個維度,系統梳理關鍵注意事項及解決方案。一、儀器配置與參數設置
    發表于 05-06 16:02

    掃描電鏡的日常維護有哪些注意事項

    掃描電鏡日常維護的注意事項
    的頭像 發表于 03-24 11:38 ?1176次閱讀
    掃描電鏡的日常維護有哪些<b class='flag-5'>注意事項</b>?

    依托raksmart服務器在多種系統上本地部署deepseek注意事項

    在RAKsmart服務器上本地部署DeepSeek時,需根據不同的操作系統和環境做好全面適配。以下是關鍵注意事項及分步指南,主機推薦小編為您整理發布依托raksmart服務器在多種系統上本地部署deepseek
    的頭像 發表于 03-19 11:25 ?900次閱讀