国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

你知道什么是晶體管微縮嗎?它又是個(gè)什么情況呢?

電子工程師 ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2021-04-28 09:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

你聽說過晶體管微縮嗎?晶體管微縮是什么情況?作為硬件工程師,不可不知。半導(dǎo)體行業(yè)中,“微縮(Scaling)”是一個(gè)經(jīng)常出現(xiàn)的詞語(yǔ),比方說,我們經(jīng)常在半導(dǎo)體行業(yè)的新聞中聽到有關(guān)晶體管微縮(即把納米級(jí)(Nano-scale)的尺寸縮小至原子級(jí)別)的信息。或者,我們又曾聽說過,我們?nèi)粘J褂玫?a target="_blank">智能手機(jī)等電子設(shè)備由于采用了容量較大(Scaling)的存儲(chǔ)半導(dǎo)體,因此能夠存儲(chǔ)清晰度較高的視頻。無(wú)論什么樣的新聞,基本都意味著微縮(Scaling)的進(jìn)步。

以上這些進(jìn)步都是由元件接觸面積(Footprint)的縮小、三維結(jié)構(gòu)的擴(kuò)大、新材料和革新結(jié)構(gòu)的采用所帶來的效果。如今的數(shù)字時(shí)代因以上這些技術(shù)的發(fā)展和進(jìn)步而得以成立。如今,使我們的日常生活發(fā)生翻天覆地變化的電子設(shè)備是由于微縮(Scaling)而得以誕生的,而且,今天的我們只需動(dòng)動(dòng)手指就可以獲得海量的數(shù)字信息。

晶體管的微縮(Scaling)

就半導(dǎo)體的微縮(Scaling)而言,摩爾定律是眾所周知的。即當(dāng)價(jià)格不變時(shí),集成電路上可容納的元器件的數(shù)目每隔 18 個(gè) -24 個(gè)月便會(huì)增加一倍,性能也將提升一倍。

最近幾十年來,隨著光刻(Lithography,在晶圓表面影印成線路圖案的加工技術(shù))和等離子蝕刻(Plasma Etching)技術(shù)的進(jìn)步,半導(dǎo)體行業(yè)正在逐步縮小晶體管這一重要的(或者說是不可或缺的)構(gòu)成要素,且獲得了較大的發(fā)展。

此外,就半導(dǎo)體的技術(shù)節(jié)點(diǎn)(Technology Node)而言,一般指的是晶體管的閘極(Gate)的長(zhǎng)度。比方說,所謂 0.5um 的技術(shù)節(jié)點(diǎn)指的就是閘極(Gate)長(zhǎng)度為 0.5um 的晶體管。但是,隨著時(shí)代的發(fā)展,技術(shù)節(jié)點(diǎn)的定義也在變化,如今不再是晶體管相關(guān)的主要部分的尺寸指標(biāo),而僅是指代元件的代際的名稱。但是,隨著節(jié)點(diǎn)的微縮發(fā)展,人們對(duì)于提高元件的性能和功率、削減生產(chǎn)成本的目標(biāo)從來沒有改變過。

高性能晶體管在 20nm 節(jié)點(diǎn)前后達(dá)到了微縮的極限。半導(dǎo)體行業(yè)的工程師們不得不探索其他設(shè)計(jì)晶體管的方法,因?yàn)槿绻s小平面型(Planar)晶體管的水平尺寸,將會(huì)產(chǎn)生其他問題。

就三維 FinFET(鰭式場(chǎng)效應(yīng)晶體管)的結(jié)構(gòu)而言,晶體管的主要構(gòu)成要素相對(duì)于硅晶圓而言較立體,因此不會(huì)減少晶體管的溝道(Channel)的容量,而是縮小元件的接觸面積(Footprint)。就 FinFET 的微縮而言,作為提高元件性能的方法,一般是在提高 Fin 的高度的同時(shí),為提高每個(gè)單元(Unit)面積的元件密度而縮小水平尺寸。

為了維持晶體管的微縮,以及獲得高性能、低功耗、低成本的元件,近年來實(shí)施的方法是往硅里添加鍺(Germanium),但要用 FinFET 技術(shù)超越 5nm 的節(jié)點(diǎn),還是需要新材料!此外,壓層納米板(Nano Sheet)、納米線(Nano Wire)等新的材料很有可能成為新的解決方案。要對(duì)這些新材料進(jìn)行加工,毫無(wú)疑問,微縮是必須的,且靈活運(yùn)用原子層級(jí)別的成膜以及蝕刻工藝都是必須的。

接觸(Contact)層的微縮(Scaling)

如果縮小晶體管的尺寸,為了連接晶體管、排線層,就需要整體縮小接觸(Contact)層的尺寸。隨著代際的進(jìn)步以及局部?jī)?nèi)部聯(lián)系(Inter-connect)的密度越來越高,如果進(jìn)一步推進(jìn)微縮的發(fā)展,如今主流的銅配線將會(huì)面臨嚴(yán)重的課題。比方說,如果要進(jìn)一步降低配線的寬幅、高度,則銅配線的電阻將會(huì)大幅度增高。半導(dǎo)體生產(chǎn)廠家在靈活運(yùn)用既能防止銅污染又具有較高電阻值的新阻擋(Barrier)材料、新襯墊(Liner)材料的同時(shí),力求減小阻擋(Barrier)層、襯墊(Liner)層的空間。另一種可能性是使用一種不需要阻擋(Barrier)層的其他金屬來取代銅,或者使用其他金屬與銅的合金。

存儲(chǔ)半導(dǎo)體容量的微縮(Scaling)-- 即容量的擴(kuò)大

3D NAND 的存儲(chǔ)半導(dǎo)體容量的微縮(Scaling)是通過垂直方向的堆疊來實(shí)現(xiàn)的。就存儲(chǔ)半導(dǎo)體的結(jié)構(gòu)而言,單元(Cell)密度與堆疊層的層數(shù)成比例地增加。初期的 3D NAND 一般采用的是 24 層構(gòu)造的芯片,如今 96 層、128 層構(gòu)造的芯片已經(jīng)量產(chǎn),因此預(yù)計(jì)堆疊層數(shù)將會(huì)進(jìn)一步增加。而且,每一層都需要均勻、光滑,且與下層緊密結(jié)合,因此堆疊層數(shù)帶來的課題也增加了。

堆疊層數(shù)的持續(xù)增加帶來了存儲(chǔ)半導(dǎo)體容量的擴(kuò)大,而存儲(chǔ)半導(dǎo)體容量的擴(kuò)大又使具有較高縱深比(Aspect)的存儲(chǔ)孔(Memory Hole)的蝕刻、階梯(Staircase)圖形的定義、字線(Word-line)的鎢填充等后續(xù)工藝更加復(fù)雜。此外,如果溝道(Channel)長(zhǎng)度變長(zhǎng),電子遷移率會(huì)受到限制,影響設(shè)備的性能。眼下,人們正在推進(jìn)運(yùn)用重要的成膜工藝以及蝕刻工藝來切實(shí)推進(jìn)新代際的發(fā)展。

匯總

如今最尖端的芯片毫無(wú)疑問是迄今為止設(shè)計(jì)、生產(chǎn)的產(chǎn)品中最先進(jìn)的元件,也是歷經(jīng)幾十年人們推進(jìn)微縮的直接成果。今天的縮小水平方向尺寸的、謀求縱向堆疊的元件所要求的性能(Performance)和成本(Cost)優(yōu)勢(shì)會(huì)因?yàn)榘雽?dǎo)體生產(chǎn)設(shè)備的進(jìn)步、生產(chǎn)設(shè)備廠家和芯片廠家的強(qiáng)化合作而得以實(shí)現(xiàn)。

通過半導(dǎo)體的微縮(Scaling)發(fā)展,我們的工作、通勤、娛樂、通信方式獲得了翻天覆地的變化。作為改革(Innovation)的方向性,我們期待“More Moore(延續(xù)摩爾定律)”可以持續(xù)下去。作為支撐半導(dǎo)體行業(yè)得以發(fā)展的另一個(gè)方向性—-- 將各種各樣的技術(shù)融合到各種各樣的構(gòu)造、系統(tǒng)中的“More than Moore(新摩爾定律、超越摩爾定律)”戰(zhàn)略也頗受矚目。

未來,我們需要同時(shí)推進(jìn)以上這兩個(gè)方向的進(jìn)步,但是,要推進(jìn)實(shí)現(xiàn)更智能(Smart)、更互聯(lián)(Connected)的社會(huì)而必須的速度和性能需要被應(yīng)用到更多的行業(yè)和領(lǐng)中。以上就是晶體管微縮解析,希望能給大家?guī)椭?/p>

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30727

    瀏覽量

    264054
  • 元器件
    +關(guān)注

    關(guān)注

    113

    文章

    5004

    瀏覽量

    99639
  • NAND
    +關(guān)注

    關(guān)注

    16

    文章

    1755

    瀏覽量

    141040
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10395

    瀏覽量

    147730
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩
    的頭像 發(fā)表于 11-24 16:27 ?762次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    電子發(fā)燒友網(wǎng)為提供()0.45-6.0 GHz 低噪聲晶體管相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有0.45-6.0 GHz 低噪聲晶體管的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,0.45-6.0
    發(fā)表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    ,有沒有一種簡(jiǎn)單且有效的器件實(shí)現(xiàn)對(duì)電壓的選擇?本文將介紹一種電場(chǎng)型多值電壓選擇晶體管,之所以叫電壓型,是因?yàn)橥ㄟ^調(diào)控晶體管內(nèi)建電場(chǎng)大小來實(shí)現(xiàn)對(duì)電壓的選擇,原理是PN結(jié)有內(nèi)建電場(chǎng),通過外加電場(chǎng)來增大或減小
    發(fā)表于 09-15 15:31

    晶體管架構(gòu)的演變過程

    芯片制程從微米級(jí)進(jìn)入2納米時(shí)代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對(duì)物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構(gòu)演進(jìn)到底解決了哪些物理瓶頸
    的頭像 發(fā)表于 07-08 16:28 ?2299次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過程

    光電晶體管光耦合器 skyworksinc

    電子發(fā)燒友網(wǎng)為提供()光電晶體管光耦合器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有光電晶體管光耦合器的引腳圖、接線圖、封裝手冊(cè)、中文資料、英文資料,光電晶體管光耦合器真值表,光電
    發(fā)表于 07-03 18:30
    光電<b class='flag-5'>晶體管</b>光耦合器 skyworksinc

    晶體管光耦的工作原理

    器件的特性。工作原理概述1.發(fā)光器件:晶體管光耦通常包含一個(gè)發(fā)光二極(LED)作為光源。當(dāng)電流通過LED時(shí),它會(huì)發(fā)出特定波長(zhǎng)的光。2.光敏器件:光耦的另一側(cè)是一個(gè)
    的頭像 發(fā)表于 06-20 15:15 ?917次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問題解決了!

    先進(jìn)的晶體管架構(gòu),是納米片晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實(shí)現(xiàn)更小的晶體管尺寸和更高的集成密度,以滿足未來半導(dǎo)體工藝中對(duì)微縮的需求。叉片
    發(fā)表于 06-20 10:40

    無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場(chǎng)效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN
    的頭像 發(fā)表于 05-16 17:32 ?1414次閱讀
    無(wú)結(jié)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>詳解

    什么是晶體管了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是一種?半導(dǎo)體器件?,用于?放大電信號(hào)?、?控制電流?或作為?電子開關(guān)?。它是現(xiàn)代電子技術(shù)的核心元件,幾乎所有電子設(shè)備(從手機(jī)到超級(jí)計(jì)算機(jī))都依賴晶體管實(shí)現(xiàn)功能。以下
    的頭像 發(fā)表于 05-16 10:02 ?4507次閱讀

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    對(duì)電壓的選擇?本文將介紹一種電場(chǎng)型多值電壓選擇晶體管,之所以叫電壓型,是因?yàn)橥ㄟ^調(diào)控晶體管內(nèi)建電場(chǎng)大小來實(shí)現(xiàn)對(duì)電壓的選擇,原理是PN結(jié)有內(nèi)建電場(chǎng),通過外加電場(chǎng)來增大或減小內(nèi)建電場(chǎng)來控制晶體管
    發(fā)表于 04-16 16:42 ?2次下載

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    ,有沒有一種簡(jiǎn)單且有效的器件實(shí)現(xiàn)對(duì)電壓的選擇?本文將介紹一種電場(chǎng)型多值電壓選擇晶體管,之所以叫電壓型,是因?yàn)橥ㄟ^調(diào)控晶體管內(nèi)建電場(chǎng)大小來實(shí)現(xiàn)對(duì)電壓的選擇,原理是PN結(jié)有內(nèi)建電場(chǎng),通過外加電場(chǎng)來增大或減小
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    晶體管電路設(shè)計(jì)(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨電路的設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)和制作,柵極接地放大電路的設(shè)計(jì),電流反饋行型op放大器的設(shè)計(jì)與制作
    發(fā)表于 03-07 13:55