国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

電子工程師 ? 來源:《電子技術應用》 ? 作者:凌 偉 張會新 ? 2021-04-27 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

航天技術的發(fā)展,對遙測系統(tǒng)的性能要求越來越高。飛行器復雜程度的加大、測量參數(shù)種類的增多、數(shù)據(jù)量的增大、測量實時性的增強使傳統(tǒng)有限傳輸信道容量的遙測系統(tǒng)面臨巨大挑戰(zhàn)。為此,可以通過采用數(shù)據(jù)壓縮技術,有效地提高信道利用率,減少遙測數(shù)據(jù)的傳輸時間和存儲空間,增強遙測數(shù)據(jù)的實時性和吞吐率。

設計的數(shù)據(jù)壓縮器以FPGA為控制單元,用DSP實現(xiàn)數(shù)據(jù)壓縮,可將6路模擬信號采集并壓縮,再經(jīng)長線發(fā)送至數(shù)據(jù)接收器。實現(xiàn)硬件模塊化、功能軟件化設計,依靠FPGA的并行執(zhí)行特性,結(jié)合高速DSP通信,可靠地完成被測信號的采集、壓縮功能。在保證系統(tǒng)可靠性的同時節(jié)省系統(tǒng)的開發(fā)成本,提高了系統(tǒng)的可重構(gòu)性[1-2]。

1 數(shù)據(jù)壓縮器的總體設計

數(shù)據(jù)壓縮器基于FPGA和DSP的硬件平臺,將待壓縮的6路模擬信號經(jīng)過調(diào)理后輸入給A/D轉(zhuǎn)換器進行量化,F(xiàn)PGA將量化結(jié)果寫入其內(nèi)部FIFO(First In First Out)緩存中。DSP通過判斷FIFO的半滿信號讀取數(shù)據(jù),并根據(jù)通道號把數(shù)據(jù)流分配到6個分組緩存區(qū),當其中任一分組緩存區(qū)滿2 KB時,就進行一次壓縮,壓縮后的數(shù)據(jù)被存入緩存器中。

當緩存器半滿時,DSP將壓縮后的數(shù)據(jù)串行發(fā)送至FPGA,F(xiàn)PGA根據(jù)接口的通信協(xié)議再把壓縮數(shù)據(jù)發(fā)送給數(shù)據(jù)接收器,以保證壓縮數(shù)據(jù)傳輸?shù)膶崟r性。壓縮器的總體設計方案如圖1所示[3-5]。

基于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

2 硬件及實現(xiàn)原理

2.1 控制單元的選型

FPGA采用XILINX公司的低成本產(chǎn)品XC3S200AN。其包含豐富的Block RAM資源,可利用IP核建立內(nèi)部FIFO,以便于數(shù)據(jù)緩存。XC3S200AN內(nèi)部含有4 MB大小的Flash,可以存儲FPGA程序。DSP是執(zhí)行數(shù)據(jù)壓縮的核心單元器件,選型時在考慮處理速度的同時,還要兼顧其與其他設備的接口匹配能力。選用TI公司的TMS320C6416高性能DSP,其CPU工作主頻達到600 MHz,內(nèi)含容量為1 MB的RAM內(nèi)存,同時可通過外部存儲器接口(EMIF)、多通道緩存串口(MCBSP)等外設接口與FPGA及存儲器連接。

2.2 信號采集電路設計

設計要實現(xiàn)對6個通道的信號進行每通道30 kHz、8位分辨率的采樣,相當于總采樣率180 kHz。選用TI公司的16位、250 kS/s、6通道同步采樣模數(shù)轉(zhuǎn)換器ADS8365,能夠滿足要求[2]。為了保證模擬信號能被正確量化,先采用運算放大器OPA4340對信號進行電壓跟隨,再由FPGA控制ADS8365進行采樣。

通過在FPGA內(nèi)部建立FIR濾波器IP核對采集到的數(shù)據(jù)進行數(shù)字濾波,隨后將其低13位并置3位通道編號發(fā)送給DSP。DSP工作頻率通常能達到幾百兆赫茲,但FPGA的工作頻率僅為幾十兆赫茲,所以FPGA要將數(shù)據(jù)先緩存在其內(nèi)部FIFO,便于DSP讀取[6-8]。信號調(diào)理電路如圖2所示。

基于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

2.3 DSP的通信接口設計

DSP從FPGA中讀取采樣數(shù)據(jù)進行壓縮,再將壓縮后數(shù)據(jù)發(fā)回FPGA,由FPGA進行編碼后發(fā)送到數(shù)據(jù)接收器。由于數(shù)據(jù)壓縮需要較大的處理空間,而DSP內(nèi)部存儲空間有限,為防止在數(shù)據(jù)壓縮期間內(nèi)采樣數(shù)據(jù)和壓縮結(jié)果因不能及時傳送而丟失,故在數(shù)據(jù)輸入、輸出接口之間設計了緩存單元。采樣數(shù)據(jù)輸入緩存可用FPGA內(nèi)部FIFO承擔,考慮到FPGA內(nèi)部RAM資源有限,僅能搭建容量較小的FIFO,而需要的是大容量數(shù)據(jù)輸出緩存單元。

因此,設計中DSP的外部存儲采用64 MB容量,能夠緩存1 MB壓縮數(shù)據(jù),64位數(shù)據(jù)寬度的同步動態(tài)隨機存儲器(SDRAM)MT48LC2M32B2TG芯片。DSP在采集數(shù)據(jù)時的數(shù)據(jù)通信操作較復雜,如果按照外設的器件手冊編程實現(xiàn)對其控制效率太低,而用DSP的外部存儲器接口EMIFA可極大地簡化操作過程,將采集數(shù)據(jù)FIFO映射到EMIFA的CE2空間;

將SDRAM映射到CE0空間,只需設置DSP的EMIFA相關寄存器參數(shù)即可實現(xiàn)數(shù)據(jù)通信。同樣可通過設置DSP的MCBSP相關寄存器參數(shù)來完成壓縮后數(shù)據(jù)的發(fā)送[9-11]。連接如圖3所示。

3 邏輯控制

3.1 FPGA邏輯設計

壓縮器中,F(xiàn)PGA作為控制單元,完成6路模擬信號采集的邏輯控制、數(shù)據(jù)傳輸控制以及與DSP的數(shù)據(jù)傳輸。如圖4所示,F(xiàn)PGA邏輯功能可劃分為4個模塊,分別為信號采集模塊、數(shù)據(jù)輸入緩存模塊、DSP通信模塊和數(shù)據(jù)輸出模塊。其中數(shù)據(jù)輸入、輸出緩存模塊的實現(xiàn),可通過調(diào)用FPGA的IP核設置參數(shù)生成相應容量的FIFO來完成。

基于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

3.2 DSP程序設計

DSP程序模塊主要完成模擬信號的壓縮處理。DSP的程序包括模擬數(shù)據(jù)的預處理、模擬數(shù)據(jù)的壓縮以及與外部存儲器的通信等。DSP程序流程圖如圖5所示[12-14]。

基于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

TMS320C6416在上電啟動或者復位后,DSP程序從Flash中加載并啟動,完成系統(tǒng)的初始化以及各個參數(shù)的設置,然后進入主函數(shù)、初始化CSL函數(shù)庫、MCBSP、可編程輸入輸出接口(GPIO)等相關中斷寄存器和內(nèi)部FIFO。當TMS320C6416檢測到輸入FIFO半滿信號,DSP從輸入FIFO中讀取模擬信號的量化值,當SBUF中有待處理標志時,

DSP啟動ARC編碼開始數(shù)據(jù)壓縮,ARC編碼將返回壓縮后的數(shù)據(jù)長度,如果壓縮后的數(shù)據(jù)長度比壓縮前的小,DSP將壓縮后數(shù)據(jù)寫入內(nèi)部數(shù)據(jù)發(fā)送緩存器,反之則將壓縮前的數(shù)據(jù)直接寫入。同時DSP不斷監(jiān)測內(nèi)部緩存的狀態(tài)與外部輸出FIFO中數(shù)據(jù)狀態(tài),當內(nèi)部FIFO數(shù)據(jù)量大于512 B,同時外部FIFO不半滿,DSP從內(nèi)部FIFO取出數(shù)據(jù)啟動MSBSP傳輸,將壓縮后的數(shù)據(jù)發(fā)送到FPGA。

3.3 無損壓縮算法及實現(xiàn)

通過試驗,比較ARC、WINZIP、WINRAR、字典編碼等常用的數(shù)據(jù)無損壓縮算法的壓縮結(jié)果。在壓縮去除率、壓縮速度以及穩(wěn)定性等各方面綜合分析后,最終采用ARC編碼。ARC編碼采用依次遞推方式,對全序列連續(xù)編碼。ARC算法不是依據(jù)每個信源符號單獨映射后編碼,而是將整個信號符號序列全部映射到實數(shù)軸上(0,1)區(qū)間內(nèi)的一個子區(qū)間內(nèi),子區(qū)間長度等于該序列的概率。

當整個序列映射完畢,就可以用一個概率值表示,可以在子區(qū)間內(nèi)選擇一個有代表性的介于0和1之間的二進制小數(shù)作為實際的ARC編碼輸出,從而實現(xiàn)高效編碼。例如,算術編碼對某條輸入信號序列的輸出為1011001111,它表示小數(shù)0.101100111,即十進制數(shù)0.72。在VC中編譯調(diào)試后,再將算法移植到DSP開發(fā)平臺CCS3.3上繼續(xù)編譯直到通過[15-16]。

4 測試結(jié)果

數(shù)據(jù)壓縮器地面測試臺是專門用來對數(shù)據(jù)壓縮器進行單元測試的,它可以完全地模擬數(shù)據(jù)壓縮器在實際環(huán)境下的電氣工作環(huán)境。地面測試臺通過電纜傳輸?shù)綁嚎s器信號輸入接口,壓縮器采集處理完畢,把數(shù)據(jù)通過422接口回傳到地面測試臺,測試臺將接收到的數(shù)據(jù)通過USB接口存儲到計算機以便事后分析處理。測試系統(tǒng)結(jié)構(gòu)圖如圖6所示。

對采集到的6組遙測信號利用ARC算法進行32 min無損壓縮,測試得到162.8 MB的數(shù)據(jù)。可得壓縮去除率為:

1-162.8 MB/(6×30 kHz×8 bit×32×60 s)=52.9%

壓縮過程中SDRAM的最大占用比例為55%。通過MATLAB工具,對一路壓縮前的原始數(shù)據(jù)和解壓還原后數(shù)據(jù)進行頻域分析,圖7和圖8分別為兩者的幅頻特性圖,橫軸為頻率值,縱軸為幅值。實測噪聲的主要頻率分布在1~2 kHz的范圍內(nèi),解壓后,由于前端濾波器的作用,頻率大于10 kHz的部分基本被濾掉,但數(shù)據(jù)主要成分基本保持下來,能比較真實地反映數(shù)據(jù)的實際分布情況。

通過對比,可以看出原始數(shù)據(jù)與解壓后數(shù)據(jù)具有一致性,壓縮器的壓縮性能良好,可以較好地完成數(shù)據(jù)壓縮任務,而且在設計指標上考慮了一定冗余量,提高了壓縮裝置的可靠性,減輕遙測系統(tǒng)的傳輸帶寬壓力。

基于ARC算法的數(shù)據(jù)壓縮技術和實現(xiàn)

為有效降低遙測速變數(shù)據(jù)單信道容量,從而在有限的帶寬中增加更多的測試通道和測試參數(shù),提高帶寬利用率,通過對壓縮機理的研究、壓縮算法的比較及相關硬件的設計,總體上實現(xiàn)了遙測噪聲數(shù)據(jù)的無損壓縮。通過單元測試,充分驗證了所設計的遙測噪聲數(shù)據(jù)無損壓縮裝置的正確性與可靠性。數(shù)據(jù)無損壓縮對當前許多應用領域都產(chǎn)生了深遠的影響,特別是在航天遙測領域,意義重大。

針對目前的研究情況,進一步需改進的問題包括:(1)數(shù)據(jù)采集部分可以在現(xiàn)有遙測噪聲數(shù)據(jù)采集的基礎上,結(jié)合FPGA的高性能和AD器件的更新,增加提高數(shù)據(jù)采集路數(shù),提高采集速率和精度。(2)優(yōu)化ARC編碼方式。可以結(jié)合其他的算法,實現(xiàn)算法自適應以增強數(shù)據(jù)處理適應能力,進一步提高壓縮器性能。(3)推廣技術的使用范圍,比如應用在數(shù)據(jù)采編、存儲等各個領域,以節(jié)省數(shù)據(jù)存儲容量開銷。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • USB接口
    +關注

    關注

    9

    文章

    715

    瀏覽量

    59031
  • 數(shù)據(jù)

    關注

    8

    文章

    7335

    瀏覽量

    94776
  • ARC
    ARC
    +關注

    關注

    0

    文章

    50

    瀏覽量

    17182
  • 壓縮器
    +關注

    關注

    0

    文章

    28

    瀏覽量

    8274
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電能質(zhì)量在線監(jiān)測裝置數(shù)據(jù)壓縮功能的穩(wěn)定性如何?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮功能穩(wěn)定性優(yōu)異,尤其在高端裝置中采用硬件加速時幾乎無感知影響,中端裝置在默認配置下穩(wěn)定性良好,經(jīng)濟型裝置需合理配置以確保穩(wěn)定。
    的頭像 發(fā)表于 02-25 17:22 ?1132次閱讀

    借助CXL和壓縮技術實現(xiàn)高效數(shù)據(jù)傳輸

    AI、科學計算、海量內(nèi)存處理……這些硬核工作負載正在不斷挑戰(zhàn)系統(tǒng)極限。而 FPGA 異軍突起,成為了實現(xiàn)高效數(shù)據(jù)傳輸?shù)摹瓣P鍵推手”。想知道怎么在不改變整體架構(gòu)的前提下,讓帶寬和能效實現(xiàn)“雙飛躍”?答案就藏在
    的頭像 發(fā)表于 12-19 09:43 ?357次閱讀
    借助CXL和<b class='flag-5'>壓縮</b><b class='flag-5'>技術</b><b class='flag-5'>實現(xiàn)</b>高效<b class='flag-5'>數(shù)據(jù)</b>傳輸

    電能質(zhì)量在線監(jiān)測裝置數(shù)據(jù)壓縮對裝置性能有哪些影響?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮功能對性能的影響 總體可控且輕微 ,核心集中在「CPU 占用、內(nèi)存消耗、存儲讀寫速度、數(shù)據(jù)傳輸延遲」四大維度,且通過廠商優(yōu)化(硬件加速、算法選型、資源調(diào)度)可將負面影響
    的頭像 發(fā)表于 12-17 10:28 ?338次閱讀
    電能質(zhì)量在線監(jiān)測裝置<b class='flag-5'>數(shù)據(jù)壓縮</b>對裝置性能有哪些影響?

    如何配置電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能?

    現(xiàn)代電能質(zhì)量在線監(jiān)測裝置普遍支持數(shù)據(jù)壓縮存儲,可顯著節(jié)省存儲空間 (2-20 倍) 和傳輸流量。配置步驟如下: 一、配置前準備 1. 確認裝置支持情況 高端裝置 (電網(wǎng)側(cè)):標配硬件壓縮模塊
    的頭像 發(fā)表于 12-17 10:26 ?491次閱讀
    如何配置電能質(zhì)量在線監(jiān)測裝置的<b class='flag-5'>數(shù)據(jù)壓縮</b>存儲功能?

    電能質(zhì)量在線監(jiān)測裝置支持哪些數(shù)據(jù)壓縮算法?

    電能質(zhì)量在線監(jiān)測裝置支持 無損壓縮 和 有損壓縮 兩大類算法,適配不同數(shù)據(jù)類型(實時數(shù)據(jù)、歷史數(shù)據(jù)
    的頭像 發(fā)表于 12-12 14:08 ?450次閱讀
    電能質(zhì)量在線監(jiān)測裝置支持哪些<b class='flag-5'>數(shù)據(jù)壓縮</b><b class='flag-5'>算法</b>?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能對數(shù)據(jù)傳輸速度的影響有多大?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能對數(shù)據(jù)傳輸速度的影響,可通過 量化對比 + 場景拆解 明確: 絕大多數(shù)場景下傳輸速度提升 50%~80%(低帶寬場景甚至超 90%),僅軟件壓縮的小文件傳輸或
    的頭像 發(fā)表于 12-11 16:45 ?1286次閱讀
    電能質(zhì)量在線監(jiān)測裝置的<b class='flag-5'>數(shù)據(jù)壓縮</b>存儲功能對<b class='flag-5'>數(shù)據(jù)</b>傳輸速度的影響有多大?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能對數(shù)據(jù)傳輸速度有影響嗎?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能對數(shù)據(jù)傳輸速度的影響是 “雙刃劍” : 核心正面影響: 壓縮數(shù)據(jù)量減小,大幅降低傳輸帶寬需求,縮短傳輸時間 (尤其適用于大文件如暫態(tài)錄波、歷史
    的頭像 發(fā)表于 12-11 16:43 ?1243次閱讀
    電能質(zhì)量在線監(jiān)測裝置的<b class='flag-5'>數(shù)據(jù)壓縮</b>存儲功能對<b class='flag-5'>數(shù)據(jù)</b>傳輸速度有影響嗎?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能支持的數(shù)據(jù)格式可以修改嗎?

    電能質(zhì)量在線監(jiān)測裝置的數(shù)據(jù)壓縮存儲功能支持的數(shù)據(jù)格式 部分可修改 ,具體取決于格式類型(數(shù)據(jù)文件格式 / 壓縮算法格式)與廠家設計,核心結(jié)論
    的頭像 發(fā)表于 12-11 16:39 ?1094次閱讀
    電能質(zhì)量在線監(jiān)測裝置的<b class='flag-5'>數(shù)據(jù)壓縮</b>存儲功能支持的<b class='flag-5'>數(shù)據(jù)</b>格式可以修改嗎?

    應用于暫態(tài)波形存儲的數(shù)據(jù)壓縮算法需要考慮哪些因素?

    應用于暫態(tài)波形存儲的數(shù)據(jù)壓縮算法,需圍繞 暫態(tài)波形特性 (突變性、關鍵特征依賴性)、 工業(yè)場景需求 (實時性、硬件限制)及 數(shù)據(jù)應用價值 (故障溯源、合規(guī)性)綜合考量,核心需關注以下六大維度: 一
    的頭像 發(fā)表于 11-05 15:02 ?322次閱讀

    25年11月上海FPGA算法實現(xiàn)與應用技術高級研修分享

    下變頻、NCO等算法,還包括CFR、DPD等為提高功放效率的而設計的性很強的算法。   因此,本課程的目標,不僅是簡單的技術交流,更重要的是培養(yǎng)更多有能力參與數(shù)據(jù)流設計或者有能力深入解
    發(fā)表于 10-11 11:55

    低內(nèi)存場景下的高效壓縮利器:FastLZ壓縮庫應用實踐指南

    在資源受限環(huán)境中,數(shù)據(jù)壓縮既要追求速度又要節(jié)省內(nèi)存。本文聚焦FastLZ壓縮庫,深入探討其在低內(nèi)存場景下的應用實踐,通過解析其核心算法與優(yōu)化策略,帶您掌握如何利用該庫實現(xiàn)快速
    的頭像 發(fā)表于 07-22 15:13 ?375次閱讀
    低內(nèi)存場景下的高效<b class='flag-5'>壓縮</b>利器:FastLZ<b class='flag-5'>壓縮</b>庫應用實踐指南

    基于FPGA的壓縮算法加速實現(xiàn)

    本設計中,計劃實現(xiàn)對文件的壓縮及解壓,同時優(yōu)化壓縮中所涉及的信號處理和計算密集型功能,實現(xiàn)對其的加速處理。本設計的最終目標是證明在充分并行化的硬件體系結(jié)構(gòu) FPGA 上
    的頭像 發(fā)表于 07-10 11:09 ?2395次閱讀
    基于FPGA的<b class='flag-5'>壓縮</b><b class='flag-5'>算法</b>加速<b class='flag-5'>實現(xiàn)</b>

    HDMI中的ARC是什么?它有哪些作用?

    HDMI上有許多優(yōu)勢屬性,例如VRR、ARC、ALLM、QMS等,它們的加入都大大提升了專業(yè)級的影音體驗。本期視頻我們來聊聊對HDMI影響度特別高的ARC,它到底有什么作用。
    的頭像 發(fā)表于 07-01 15:06 ?1.7w次閱讀
    HDMI中的<b class='flag-5'>ARC</b>是什么?它有哪些作用?

    HarmonyOS優(yōu)化應用文件上傳下載慢問題性能優(yōu)化二

    傳輸數(shù)據(jù)的場景下。 在應用開發(fā)中,常見的數(shù)據(jù)壓縮技術分類如下: 有損壓縮:僅限圖片視頻音頻等文件適用。通過減少圖片視頻文件的分辨率,降低音頻的音質(zhì)等手段,以減少文件的大小,來
    發(fā)表于 05-27 16:19

    HarmonyOS優(yōu)化應用文件上傳下載慢問題性能優(yōu)化二

    傳輸數(shù)據(jù)的場景下。 在應用開發(fā)中,常見的數(shù)據(jù)壓縮技術分類如下: 有損壓縮:僅限圖片視頻音頻等文件適用。通過減少圖片視頻文件的分辨率,降低音頻的音質(zhì)等手段,以減少文件的大小,來
    發(fā)表于 05-22 10:54