国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于高速信號回流環路實際分析

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-10 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、實際走線分析:

100058525-111616-1.png

上面的走線橘色為信號走線,周圍綠色(波浪標注)為周圍包地,下方為第二層完整地平面。

從上圖來看設計師的本意是好的,有參考地平面,周圍也有包地,此時設計正確的話可以保證回流路徑阻抗最小,因為可以從兩邊包地回流和地平面回流,此時可以效果最好。

但是,上面出現的問題就是包地并未通過地孔和地平面連接起來。具體如下所示:

假設回流路徑是兩邊包地,信號流向為從右向左,下邊部分包地紅色路徑為回流信號,此時回流信號向右走,但是因為前面沒有接地孔,所以信號返回,尋找最小路徑(圖中下邊白色路徑);另上邊回流也是,因為靠近過孔處無接地過孔,則信號沿著灰色路線找到最近的接地過孔,此時這兩個不完整的包地,導致了信號路徑阻抗不是最小,且下邊走線較細,寄生電感較大,且為一端接地,此時模型就是一個天線,很有可能導致“天線輻射能量”,所以有了完整的地平面,包地只是錦上添花的行為,但是一定要注意包地處理不好,有可能導致更為嚴重的輻射。

100058525-111617-2.png

最好的解決方法如下:

在兩邊包地線上沿一定距離打上接地/包地過孔,此時可以解決回流路徑阻抗增大的問題。

100058525-111618-3.png

2、實際走線分析

如下圖所示為一組PCIE走線,其中包括三組差分線,發送、接收和時鐘參考。如下走線差分線走的沒有問題,但是背部的橫向走線切斷了背面的完整地平面,雖然走線周圍是有完整包地的,但是地平面被三端走線破壞嚴重。如果做高速分析以及實際測試驗證很久的話,我們都知道完整的地平面是根本,周圍包地只是錦上添花的行為,我們以時鐘來分析信號回流。

100058525-111619-4.png

時鐘信號回流分析:

時鐘信號是由PCIE主機給到PCIE從機的,所以信號流向是指向左下角的。而此時的信號回流路徑包含包地路徑和地平面路徑。

包地路徑很好,信號直接沿著包地路徑回流沒有多大問題;但是對于地平面回流就存在問題了,所以此時來看一下:

假設地平面回流信號在未分割處是在信號下方鏡像回流,但是因為下方走線導致地平面被破壞,假設黃色箭頭指示為地平面回流信號,當遇到分割,則電流沿著分割界面一直走,直到繞過分割平面,然后再回到信號路徑鏡像對應面;當然也有一條路徑是尋找最近過孔,如白色路徑,沿著過孔走頂層,再經過過孔回到底層參考地,此時大家發現一個很明顯的問題那就是路程變長了(因為繞路了),此時在低頻下沒有問題,但是在高頻下速率很高,一個簡單的上升沿就可能導致輻射嚴重超標,而此時回流路徑變長,寄生電感增加,感抗變大,很有可能導致嚴重的EMC問題,所以請一定不要這樣做。

100058525-111620-5.png

所以成本允許的話,對于這種一定設計為四層板,因為兩層板真的很難找到一個完整的地參考平面,哪怕四層板完整的參考地沒有,但是對應信號層找出完整的電源平面也是可以的。另外而言,是在不允許,則可以在分割的兩個地之間連接一個0歐姆電阻,也就是我們俗稱的“跨接電阻”,就是把兩邊連接起來,此時回流信號直接走我們搭建的“跨街橋”就行,不用繞路,當然阻抗就是最小的。

版權聲明:本文為博主原創文章,遵循 CC 4.0 BY-SA 版權協議,轉載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/LUOHUATINGYUSHENG/article/details/94489590

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 回流
    +關注

    關注

    0

    文章

    24

    瀏覽量

    10202
  • 高速信號
    +關注

    關注

    1

    文章

    267

    瀏覽量

    18505
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB諧振威力,不容小覷

    損在窄頻帶內的跌落。 問題來了: 平面諧振腔是如何影響信號的? 關于一博: 一博科技成立于2003年3月,深圳創業板上市公司,專注于高速PCB設計、SI/PI仿真分析等技術服務,并為研
    發表于 02-03 14:36

    使用MXO系列示波器進行增強環路穩定性測試驗

    您的任務電源設計必須驗證環路穩定性,以保證操作正常且穩定。目前,頻率環路響應是測量轉換器環路穩定性的首選方法。頻率環路響應采用小信號交流
    的頭像 發表于 11-28 17:28 ?317次閱讀
    使用MXO系列示波器進行增強<b class='flag-5'>環路</b>穩定性測試驗

    【「高速數字設計(基礎篇)」閱讀體驗】+第五章去耦電容閱讀體驗

    。 案例參考:合理布局可使電源噪聲降低30%以上。 總結 去耦電容通過濾波、儲能和優化回流路徑提升電源完整性,其布局需遵循“就近原則”和“最小環路”原則,并結合多電容協同與電源層設計。實際設計中可參考專業工具(如捷配PCB)進行
    發表于 11-06 17:01

    示波器接地環路與電磁脈沖干擾:原理、影響及應對策略

    在電子測量領域,示波器是捕獲電信號波形的關鍵工具,其測量精度直接影響實驗分析和故障排查的可靠性。然而,接地環路過大是導致示波器測量誤差和引入干擾的常見問題,而其是否會接收空氣中的電磁脈沖(EMP
    的頭像 發表于 10-20 10:02 ?1024次閱讀
    示波器接地<b class='flag-5'>環路</b>與電磁脈沖干擾:原理、影響及應對策略

    開關電源的小信號環路控制原理解析

    本文基于此前發布的《開關電源架構及控制》一文,主要圍繞非隔離型電感開關電源穩定控制的關鍵要素——小信號環路,進行詳細討論。本文旨在為相關領域的研究人員和技術工程師提供相應的信息參考。
    的頭像 發表于 10-07 13:09 ?4280次閱讀
    開關電源的小<b class='flag-5'>信號</b><b class='flag-5'>環路</b>控制原理解析

    如何用羅德與施瓦茨示波器RTH1002進行高速信號分析

    一、引言 高速信號通常指頻率在幾十MHz至GHz范圍內的信號,其特點是變化速率快、邊緣陡峭、易受干擾。準確分析這類信號對電路設計、故障診斷及
    的頭像 發表于 07-08 17:11 ?628次閱讀
    如何用羅德與施瓦茨示波器RTH1002進行<b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>分析</b>

    如何優化可編程電源控制環路參數?

    電壓波形,分析環路動態特性。 環路穩定性測試 頻率響應分析儀(FRA):通過注入小信號正弦波(如10mV幅值),掃描頻率從10Hz到開關頻
    發表于 07-02 15:56

    開關電源反饋環路

    內容 開關電源簡介 開關電源環路分析(以反激變換器為例) 開關電源的環路補償(以反激變換器為例) 一個基于OB2263的12W電源環路設計實例 獲取完整文檔資料可下載
    發表于 06-06 15:36

    高速信號線跨溝對眼圖抖動的影響分析

    今天講一下高速信號線跨溝對眼圖抖動的影響。Chrent高速信號跨溝及信號回流的基本概念下圖所示為
    的頭像 發表于 06-04 17:32 ?837次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>線跨溝對眼圖抖動的影響<b class='flag-5'>分析</b>

    EMC 設計避坑指南:四不口訣

    最小路徑”,環路越大→輻射越強! 雷卯實驗室關鍵知識點 : · 信號電流必成環路回流路徑緊貼流出路徑 · 低頻(kHz 級)走 “電阻最小路徑”,
    的頭像 發表于 05-28 16:50 ?664次閱讀
    EMC 設計避坑指南:四不口訣

    PCB設計如何用電源去耦電容改善高速信號質量

    高速先生成員--姜杰 大家都知道,信號的最佳回流路徑是GND:對于走線而言,我們希望能參考GND平面;對于信號管腳,我們希望GND管腳伴隨;對于BGA區域的
    發表于 05-19 14:28

    高速多層板SI/PI分析的關鍵要點是什么

    高速數字設計和高速通信系統中,多層PCB板被廣泛采用以實現高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電源完整性(PI)問題變得越來越突出。有效的S
    的頭像 發表于 05-15 17:39 ?1170次閱讀

    高速PCB設計基礎篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v 串擾(crosstalk
    發表于 04-21 15:50

    泰克示波器MSO64如何應對高速信號分析

    分析技術、超低噪聲設計以及多通道協同能力,為工程師應對高速信號分析提供了全新解決方案。本文將深入探討MSO64的關鍵技術特點及其在高速
    的頭像 發表于 04-16 15:46 ?740次閱讀
    泰克示波器MSO64如何應對<b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>分析</b>

    CMG大師關于環路穩定的敘述

    (在所有拓撲中環路是最難的,由于 RHZ 的存在),大概說一下怎么計算,至少使大家在有問題時能從理論上分析出解決問題的思路. 一: 一些基本知識,零,極點的概念 示意圖: 這里給出了右半平面零點
    發表于 03-24 14:25