国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中如何避免出現(xiàn)電磁問題

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2021-01-20 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來是讓工程師們頭疼的兩大問題,特別是在當今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PCB設(shè)計中避免出現(xiàn)電磁問題。

01、串擾和走線是重點

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設(shè)備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。兩個并行的高速信號會產(chǎn)生EMC和EMI,特別是串擾。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應(yīng)與發(fā)送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號的發(fā)送長度和接收長度幾乎相等的穩(wěn)定環(huán)境中就會產(chǎn)生紋波。

在一個平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串擾。但是,我們身處不完美的世界,這樣的事不會發(fā)生。因此,我們的目標是必須將所有走線的串擾保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串擾的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計人員還必須繼續(xù)應(yīng)對電磁兼容性和干擾問題。

02、去耦電容

去耦電容可減少串擾的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串擾。為了在寬頻率范圍內(nèi)實現(xiàn)低阻抗,應(yīng)使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

03、將PCB接地

降低EMI的一個重要途徑是設(shè)計PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串擾和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復(fù)雜的PCB設(shè)計有幾個穩(wěn)定的電壓。理想情況下,每個參考電壓都有自己對應(yīng)的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當,否則會產(chǎn)生類似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長度不相等,則會產(chǎn)生接地反彈,這也會產(chǎn)生EMI。

04、避免90°角

為降低EMI,應(yīng)避免走線、過孔及其它元器件形成90°角,因為直角會產(chǎn)生輻射。在該角處電容會增加,特性阻抗也會發(fā)生變化,導(dǎo)致反射,繼而引起EMI。要避免90°角,走線應(yīng)至少以兩個45°角布線到拐角處。

05、使用過孔需謹慎

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因為過孔會產(chǎn)生電感和電容。在某些情況下,它們還會產(chǎn)生反射,因為在走線中制作過孔時,特性阻抗會發(fā)生變化。

同樣要記住的是,過孔會增加走線長度,需要進行匹配。如果是差分走線,應(yīng)盡可能避免過孔。如果不能避免,則應(yīng)在兩條走線中都使用過孔,以補償信號和返回路徑中的延遲。

06、電纜和物理屏蔽

承載數(shù)字電路模擬電流的電纜會產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產(chǎn)生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統(tǒng),防止EMI進入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

來源:網(wǎng)絡(luò)轉(zhuǎn)載,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電磁
    +關(guān)注

    關(guān)注

    15

    文章

    1193

    瀏覽量

    53938
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4921

    瀏覽量

    95245
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    打通EMC的“任督二脈”

    一前言PCBlayout在EMC(電磁兼容性)設(shè)計至關(guān)重要,它直接決定了電子設(shè)備的抗干擾能力和電磁輻射水平。良好的PCB設(shè)計可在源頭解決80%以上的EMC問題,
    的頭像 發(fā)表于 01-27 11:34 ?997次閱讀
    打通EMC<b class='flag-5'>中</b>的“任督二脈”

    干貨分享 I PCB設(shè)計電磁兼容問題交流與解答(二)

    你是否曾在PCB設(shè)計中被詭異的電磁干擾問題纏住手腳?是否在項目后期,為產(chǎn)品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點破那些教科書上找不到的實戰(zhàn)經(jīng)驗?現(xiàn)在,一個與頂尖EMC專家面對面
    的頭像 發(fā)表于 11-23 09:05 ?275次閱讀
    干貨分享 I <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>電磁</b>兼容問題交流與解答(二)

    從入門到精通:PCB設(shè)計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計需要遵守的原則有哪些?PCB設(shè)計必須遵守的原則。在PCB設(shè)計,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?857次閱讀

    PCB設(shè)計的“隱形障礙”:電磁兼容問題的終極解析

    PCB板作為電子產(chǎn)品的核心組成部分,不僅是信號傳輸?shù)妮d體,還是噪聲源和敏感源,其電磁兼容性直接影響著產(chǎn)品的正常運行和可靠性。然而,面對復(fù)雜的電磁干擾環(huán)境,如何設(shè)計出符合EMC要求的PCB
    的頭像 發(fā)表于 11-12 17:32 ?596次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的“隱形障礙”:<b class='flag-5'>電磁</b>兼容問題的終極解析

    PCB設(shè)計單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點。在PCB設(shè)計,接地系統(tǒng)的設(shè)計是影響電路性能的關(guān)鍵因素之一。單點接地和
    的頭像 發(fā)表于 10-10 09:10 ?1988次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>單點接地與多點接地的區(qū)別與設(shè)計要點

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當今快速發(fā)展的電子行業(yè),高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?4250次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計過孔為什么要錯開焊盤位置?

    PCB設(shè)計,過孔(Via)錯開焊盤位置(即避免過孔直接放置在焊盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤作用 :焊盤是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?1057次閱讀

    PCB設(shè)計,輕松歸檔,效率倍增!

    ,類似的工作重要且繁瑣,占據(jù)大量的工作時間。如何才能有效解決這種繁瑣的文件管理?我們的xL-BST工具PCB設(shè)計一鍵歸檔”功能可以完美解決這一問題,能夠幫助工程師
    的頭像 發(fā)表于 05-26 16:17 ?710次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    開關(guān)電源的PCB設(shè)計

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進步
    發(fā)表于 05-21 16:00

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?1196次閱讀

    高頻PCB設(shè)計出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作
    發(fā)表于 04-29 17:39

    DDR模塊的PCB設(shè)計要點

    在高速PCB設(shè)計,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2883次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1138次閱讀

    SMT貼片前必知!PCB設(shè)計審查全攻

    效率的重要步驟。作為一家擁有豐富PCBA代工經(jīng)驗的公司,我們深知這一環(huán)節(jié)對整體生產(chǎn)的影響。本文將詳細介紹SMT貼片加工前對PCB設(shè)計進行審查的關(guān)鍵問題,幫助客戶理解如何避免常見問題,同時展示我們在SMT貼片加工服務(wù)的專業(yè)優(yōu)勢。
    的頭像 發(fā)表于 04-07 10:02 ?1071次閱讀

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB電路以及
    發(fā)表于 03-12 13:31