国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

嵌入式FPGA不是夢,簡單設計SoC即可

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-10-30 12:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

嵌入式 FPGA 將不再是夢想。根據 Achronix,未來,芯片設計者只要簡單地將線對線互連加進其 SoC 設計即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產品目前已經就緒且正出貨中。盡管并未透露出貨數字以及客戶名稱,該公司表示這款產品現在已經提供給客戶使用了。

Speedcore 象征著該公司首次進軍 IP 業務。Achronix 自 2013 年以來一直在生產其旗艦級 FPGA 產品——Speedster 22i。因此,對于 Achronix 來說,這是一條漫長的道路,因為該公司在 4 年以前才首次宣布開發 eFPGA IP 的計劃。

盡管如此,Achronix 在此看到了一線曙光,預計今年可望首次盈利,營收上看 1,200 萬美元。根據 Mensor 表示,該公司預計其銷售額將在 2017 年成長超過 4,000 萬美元,進一步使 eFPGA IP 業務成為帶動 Achronix 成長的“重要驅動力”。

設計工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構。專為運算和網絡加速應用而設計的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應用于數據中心、無線基礎設施和網絡設備。

Mensor 認為,eFPGA 的最大優勢在于其設計工具。多年來,Achronix 了解到客戶需要更好的設計工具,為其帶來優質的結果、簡單易用性以及第三方整合,而這些特點都是“Achronix CAD 環境”(ACE)所能提供的一部份。

為了成為系統的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設計。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設計、驗證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個電子產業都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項計劃是專為“加速微軟在網絡、安全、云端服務和人工智能(AI)等方面的超級運算基礎”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項 Project Catapult 的關鍵就在于 Altera Stratix V D5 FPGA。Mensor 強調,整個電子產業普遍存在的看法是,微軟的計劃促成了英特爾(Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結構性搜尋、機器學習與人工智能”的技術。

Achronix 在其中看到了機會。

FPGA 應用領域以及成長階段

FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價值,成為 CPU 的協同處理器。在這個角色上,FPGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預處理資料封包,以便只讓有關的共享資料可被傳送與進行處理。

當進行非結構化搜尋時,FPGA 的平行環境經證實是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業而設計的 CPU 而言,FPGA 能以平行方式,在單一頻率周期完成整個任務。

當無線基礎設施必須涵蓋多個地理區時,FPGA 是可編程數位前端和地理區客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設計者帶來不錯的設計想法,但對于 FPGA 供應商而言,要實現這個愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關鍵在于盡可能降低延遲并提高吞吐量。該公司強調,Achronix 最先提供了具有嵌入式系統級 IP 的高密度 FPGA。

對于“希望將 ASIC 設計的所有效率以及 eFPGA 可編程硬件加速器的靈活性結合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術。

而對于 IP 供貨商而言,整合極具挑戰之處在于客戶對于特定應用所要求的優化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數目、嵌入式內存模塊女以及 DSP 模塊的數量。

但問題并不一定是客戶的不同建置方式,而是他們經常使用不同的方法進行芯片測試與驗證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業。例如,“我們經常聽到客戶問:‘如何才能用你們的 IP 關閉計時功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業務取決于所提供的工具是否足以讓客戶快速完成設計

Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協議、可編程 IO、SerDes 和 PLL 等。那么在開發 FPGA 和滿足客戶需求時,Achronix 是否遇到困難?Mensor 說:“我們總會試著把遇到的每個問題都轉化為一次機會。”

對于 Achronix 來說,其關鍵在于整合該公司的 FPGA 架構。最終的結果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認為,能夠與 SoC 實現線對線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標準 FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強調,“對于大多數客戶而言,最大的決定因素在于延遲和吞吐量方面的問題。”根據 Achronix,相較于獨立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現可采用臺積電 16FF+工藝,并以臺積電 7nm 技術進行開發。該公司并承諾,透過 Speedcore 的模塊化架構讓 Achronix 能夠輕松地將該技術轉移到不同的工藝技術和堆棧。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636282
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    : M2S025TS-FCS325I.pdf 一、產品概述 Microsemi的IGLOO2 FPGA和SmartFusion2 SoC FPGA是主流的產品系列,它們將基于4輸入查找表(LUT)的
    的頭像 發表于 02-09 17:20 ?318次閱讀

    系統嵌入式的學習路線

    比較簡單,硬件工程師工作的含金量主要體現在產品的可靠性和穩定性設計、以及電磁兼容設計,這才是硬件設計工程師的含金量所在。 一個資深的嵌入式硬件工程師年薪都在10萬~ 30萬之間。 要成為一個資深
    發表于 12-16 07:49

    高云半導體助力2025全國大學生嵌入式與系統設計大賽FPGA賽段圓滿落幕

    2025 年全國大學生嵌入式與系統設計大賽 FPGA 賽段于 11 月 30 日圓滿落下帷幕。作為賽事核心支持單位,廣東高云半導體科技股份有限公司已連續 8 年深耕賽事支持工作,始終以專業的技術平臺
    的頭像 發表于 12-08 09:26 ?2841次閱讀

    嵌入式FPGA的區別

    \"嵌入式開發門檻低、就業廣,適合轉行;FPGA技術深、薪資高,但要求學歷和數學功底。選哪個?看你的基礎和職業目標。\" ?我們先來明白下兩者區別在哪? ?1、嵌入式:分兩部分
    發表于 11-20 07:12

    嵌入式FPGA的區別

    嵌入式系統與FPGA的核心差異:軟件定義功能VS硬件可重構。嵌入式適合通用計算,開發門檻低;FPGA憑借并行處理實現納秒級響應,但成本高、開發難。二者融合的
    發表于 11-19 06:55

    單片機和嵌入式,到底是什么關系?

    很多人初次接觸嵌入式開發時,都會聽到一句話:“嵌入式其實就是單片機。”可當你真正開始學習時,會發現嵌入式和單片機雖然經常“捆綁”在一起提,但它們好像又不是一回事。這篇文章,我們就來厘清
    的頭像 發表于 11-14 10:28 ?1502次閱讀
    單片機和<b class='flag-5'>嵌入式</b>,到底是什么關系?

    2025嵌入式競賽FPGA賽道紫光同創杯再創新高

    “全國大學生嵌入式芯片與系統設計競賽-FPGA創新設計賽道”原為全國大學生FPGA創新設計競賽,由東南大學PLD校內賽發展而來,于2017年擴大為全國性賽事,2022年并入全國大學生嵌入式
    的頭像 發表于 10-13 15:39 ?1422次閱讀

    新一代嵌入式開發平臺 AMD嵌入式軟件和工具2025.1版現已推出

    AMD 2025.1 版嵌入式軟件和工具是面向新一代嵌入式系統開發而打造的綜合平臺,全面加速概念構想到部署落地。 2025.1 版嵌入式軟件和工具的新 增功能 AMD 嵌入式開發框架(
    的頭像 發表于 08-20 09:15 ?3976次閱讀

    一文帶你了解嵌入式主板

    嵌入式主板是專為嵌入式系統設計的計算機主板。它與我們常見的臺式機或筆記本電腦主板有著顯著的區別,核心在于它不是為了通用計算,而是為了執行特定任務而設計、集成到更大的設備或系統中。以下是嵌入式
    的頭像 發表于 06-30 16:12 ?697次閱讀
    一文帶你了解<b class='flag-5'>嵌入式</b>主板

    怎么結合嵌入式,Linux,和FPGA三個方向達到一個均衡發展?

    嵌入式領域,不少人都懷揣著讓嵌入式、Linux 和 FPGA 三個方向實現均衡發展的夢想,然而實踐中卻面臨諸多挑戰。就像備受矚目的全棧工程師稚暉君,他從大學玩單片機起步,憑借將智能算法融入
    的頭像 發表于 06-25 10:08 ?863次閱讀
    怎么結合<b class='flag-5'>嵌入式</b>,Linux,和<b class='flag-5'>FPGA</b>三個方向達到一個均衡發展?

    Linux嵌入式和單片機嵌入式的區別?

    : 單片機嵌入式 :開發環境相對簡單,通常使用C語言或匯編語言進行編程,開發工具包括Keil、IAR等。 Linux嵌入式 :開發環境較為復雜,除了需要掌握C語言,還需要了解Linux操作系統的相關知識
    發表于 06-20 09:46

    DA14592 SmartBee? BLE SoC,帶嵌入式閃存 數據手冊和硬件開發教程

    Renesas / Dialog DA14592 SmartBee? BLE SoC,帶嵌入式閃存 *附件:REN_DA1459x_Datasheet.pdf *附件:reneas-da14592-
    的頭像 發表于 05-22 10:36 ?1326次閱讀
    DA14592 SmartBee? BLE <b class='flag-5'>SoC</b>,帶<b class='flag-5'>嵌入式</b>閃存 數據手冊和硬件開發教程

    飛凌嵌入式2025嵌入式及邊緣AI技術論壇圓滿結束

    飛凌嵌入式「2025嵌入式及邊緣AI技術論壇」在深圳深鐵皇冠假日酒店盛大舉行,此次活動邀請到了200余位嵌入式技術領域的技術專家、企業代表和工程師用戶,共享嵌入式及邊緣AI技術的盛宴!
    的頭像 發表于 04-28 13:57 ?4133次閱讀
    飛凌<b class='flag-5'>嵌入式</b>2025<b class='flag-5'>嵌入式</b>及邊緣AI技術論壇圓滿結束

    飛凌嵌入式「2025嵌入式及邊緣AI技術論壇」議程公布

    4月22日,飛凌嵌入式“2025嵌入式及邊緣AI技術論壇”將在深圳舉行,論壇以“新生態,智未來”為主題,旨在匯聚行業智慧,探討嵌入式技術與邊緣AI的深度融合與創新應用。
    的頭像 發表于 04-02 15:12 ?1353次閱讀
    飛凌<b class='flag-5'>嵌入式</b>「2025<b class='flag-5'>嵌入式</b>及邊緣AI技術論壇」議程公布

    嵌入式系統開發圣經【干貨】

    內容包括:嵌入式系統的介紹、嵌入式SoC硬件系統概論、嵌入式系統軟件開發。適用于產品主管、系統設計分析人員及欲進入該領域的工程師。本資料詳細的理論講解,廣泛深入地分析相關的
    發表于 03-12 13:58