国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

早期階段芯片級(jí)物理驗(yàn)證同步 SoC 設(shè)計(jì)方案解析

電子設(shè)計(jì) ? 來(lái)源:eepw ? 作者:eepw ? 2021-01-30 12:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

鑒于先進(jìn)工藝設(shè)計(jì)的規(guī)模和復(fù)雜性,而且各方為 搶先將產(chǎn)品推向市場(chǎng)而不斷競(jìng)爭(zhēng),片上系統(tǒng) (SoC) 設(shè)計(jì)團(tuán)隊(duì)沒(méi)有時(shí)間等到所有芯片模塊都全 部完成后才開(kāi)始組裝芯片。因此,SoC 設(shè)計(jì)人員 通常會(huì)在模塊開(kāi)發(fā)的同時(shí)開(kāi)始芯片集成工作,以 便在設(shè)計(jì)周期的早期捕獲并糾正任何布線違規(guī), 從而幫助縮短至關(guān)重要的上市時(shí)間。錯(cuò)誤在早期 階段更容易修復(fù),而且對(duì)版圖沒(méi)有重大影響,設(shè) 計(jì)人員在此階段消除錯(cuò)誤,可以減少實(shí)現(xiàn)流片所 需的設(shè)計(jì)規(guī)則檢查 (DRC) 迭代次數(shù)(圖 1)。

但是,早期階段芯片級(jí)物理驗(yàn)證面臨許多挑 戰(zhàn)。通常,在布局規(guī)劃的早期階段,未完成模 塊中報(bào)告的違規(guī)數(shù)量非常多,導(dǎo)致此現(xiàn)象的原 因是許多系統(tǒng)性問(wèn)題可能廣泛分布在整個(gè)設(shè)計(jì)中。系統(tǒng)性問(wèn)題的典型例子包括:SoC 級(jí)別的模塊布局偏離網(wǎng)格、SoC MACRO 封裝外發(fā)生IP 合并、保留布線層上發(fā)生 IP 布線、時(shí)鐘網(wǎng)絡(luò)上的過(guò)孔類型 不正確,以及 SoC 中 IP 布局方向不匹配,如圖 2 所示。在這 個(gè)階段區(qū)分模塊級(jí)違規(guī)和頂層布線違規(guī)并非易事。

pIYBAGAU46mAJmVyAAFlI3DL6x4745.png

圖 1:識(shí)別和解決芯片集成問(wèn)題與模塊開(kāi)發(fā)并行 進(jìn)行,可最大程度地減少整個(gè)設(shè)計(jì)實(shí)現(xiàn)流程中 的 DRC 迭代次數(shù)。

對(duì)初始 DRC 運(yùn)行使用晶圓代工廠規(guī)則集中的默認(rèn)設(shè)置,通常會(huì) 導(dǎo)致運(yùn)行時(shí)間非常長(zhǎng),還會(huì)報(bào)告非常多的違規(guī),并產(chǎn)生極其龐 大的結(jié)果數(shù)據(jù)庫(kù),所有這些都使得調(diào)試極其困難且耗時(shí)。

o4YBAGAU47OAIuGKAAG11EZeQAs076.png

圖 2:系統(tǒng)性錯(cuò)誤常常導(dǎo)致早期芯片級(jí)驗(yàn) 證中出現(xiàn)大量違規(guī)。

在此早期階段,SoC 設(shè)計(jì)人員的目標(biāo)通常是最大限度地減少每 次 DRC 迭代的運(yùn)行時(shí)間,并且僅關(guān)注此時(shí)相關(guān)的違規(guī)情況。 除了將模塊違規(guī)與需要調(diào)試的布線違規(guī)區(qū)分開(kāi)來(lái)之外,SoC 設(shè) 計(jì)人員還可以將模塊違規(guī)送回模塊所有者進(jìn)行調(diào)試和更正。 從早期的布局規(guī)劃到最終的產(chǎn)品流片,SoC 設(shè)計(jì)人員的終極目 標(biāo)是發(fā)現(xiàn)并修復(fù) SoC 系統(tǒng)性問(wèn)題。

改善錯(cuò)誤較多的模塊/芯片級(jí)驗(yàn)證

Calibre? Reconnaissance (Calibre Recon) 工具是一個(gè)完整的功能包,支持設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)周 期的早期階段(此時(shí)各種組件尚不成熟)便開(kāi)始對(duì)整個(gè)芯片設(shè)計(jì)版圖進(jìn)行探索和物理驗(yàn) 證。Caliber Recon 工具能夠非常有效地發(fā)現(xiàn)早期潛在的集成問(wèn)題,向設(shè)計(jì)團(tuán)隊(duì)快速提供反 饋以便其采取適當(dāng)?shù)募m正措施,最終減少 DRC 迭代次數(shù),縮短總周轉(zhuǎn)時(shí)間,加快產(chǎn)品上市。 此外,Caliber Recon 工具經(jīng)過(guò)精心設(shè)計(jì),從第一次運(yùn)行便能提供所有這些功能,支持在任何 工藝技術(shù)節(jié)點(diǎn)上按原樣使用任何晶圓代工廠/獨(dú)立設(shè)備制造商 (IDM) 的 Caliber sign-off 設(shè)計(jì) 套件。

自動(dòng)檢查選擇

當(dāng)存在錯(cuò)誤時(shí),某些規(guī)則檢查往往會(huì)運(yùn)行很長(zhǎng)時(shí) 間。取消選擇此類規(guī)則可以大大加快運(yùn)行速度,但 設(shè)計(jì)人員如何確定取消選擇哪些檢查呢?取消選擇涉 及許多操作的檢查?還是取消選擇某一類檢查,例 如天線檢查或所有連通性檢查?選擇運(yùn)行 “最佳” 的一 組檢查并不容易,這可能需要進(jìn)行大量的高級(jí)分 析,并對(duì)晶圓代工廠規(guī)則集進(jìn)行一些編輯(圖 3)。

Caliber Recon 工具可自動(dòng)取消選擇與當(dāng)前開(kāi)發(fā)階段無(wú) 關(guān)的檢查。Calibre 引擎根據(jù)檢查類型和檢查涉及的操 作數(shù)量來(lái)決定取消選擇哪些檢查,以提供良好的覆蓋率、加快運(yùn)行時(shí)間并減少內(nèi)存消耗。對(duì)于各種工藝節(jié)點(diǎn),平均而言,Caliber Recon 工具可將 要執(zhí)行的檢查數(shù)量減少約 50%。取消選擇的檢查/類別會(huì)在過(guò)程記錄副本中報(bào)告,以供用戶 參考。Caliber Recon 工具也會(huì)接受用戶手動(dòng)取消選擇的所有檢查/類別。

圖 3:選擇正確的檢查集合進(jìn)行早期驗(yàn) 證需要仔細(xì)分析。

自動(dòng)取消選擇檢查時(shí),報(bào)告的違規(guī)總數(shù)通常會(huì)減少到原數(shù)量的 70% 左右(圖 4)。但這些違 規(guī)對(duì)于目標(biāo)實(shí)現(xiàn)階段更有意義,有助于分析和調(diào)試實(shí)際系統(tǒng)性問(wèn)題。

pIYBAGAU48uAKWadAAGYLCjGdVU386.png

圖 4:使用 Caliber Recon 功能時(shí)執(zhí)行的規(guī)則檢查總 數(shù)量的減少情況,以及最 終報(bào)告的違規(guī)數(shù)量的減少 情況。

Caliber Recon 工具最多可將整體 DRC 運(yùn)行時(shí)間縮短為原來(lái)的 1/14,同時(shí)仍能檢查總 DRC 集合的大約 50%。Calibre 引擎自動(dòng)選擇的規(guī)則子集可以有效識(shí)別布局規(guī)劃和子芯片集成問(wèn) 題,向設(shè)計(jì)團(tuán)隊(duì)快速提供反饋以便采取適當(dāng)?shù)募m正措施,并顯著縮短總周轉(zhuǎn)時(shí)間。圖 5 基于 測(cè)試顯示了不同芯片的 DRC 運(yùn)行時(shí)間結(jié)果。

o4YBAGAU49eATj-DAAHbQctmD7A553.png

圖 5:在各種芯片上測(cè)試 Caliber Recon 自動(dòng)檢查選 擇的結(jié)果表明,早期實(shí) 現(xiàn)階段的 DRC 運(yùn)行時(shí)間和 內(nèi)存耗用量大幅減少。

Caliber Recon 驗(yàn)證不僅能幫助 SoC 設(shè)計(jì)人員進(jìn)行早期芯片級(jí)驗(yàn)證,而且支持早期模塊驗(yàn)證。 因?yàn)槟K和芯片設(shè)計(jì)是并行完成,所以模塊設(shè)計(jì)人員可以在模塊上運(yùn)行 Caliber Recon 驗(yàn)證。 如果報(bào)告了錯(cuò)誤,模塊設(shè)計(jì)人員可以修復(fù)系統(tǒng)性問(wèn)題。如果 Caliber Recon 結(jié)果無(wú)錯(cuò)誤,便可 將模塊傳遞給芯片,而模塊設(shè)計(jì)人員可以在該模塊上并行運(yùn)行其余規(guī)則。如圖 6 所示,在初 始布線期間對(duì)模塊(重復(fù)單元)運(yùn)行 Caliber Recon 工具可使運(yùn)行時(shí)間縮短 8 倍,內(nèi)存占用減 少 4 倍。

o4YBAGAU4-OAEX-1AAJpuZalj0Y703.png

圖 6:在不同的開(kāi)發(fā)階段 時(shí),將針對(duì)重復(fù)單元和完 整芯片執(zhí)行的 Calibre Recon 和完整 Calibre nmDRC 進(jìn) 行比較,結(jié)果顯示 Calibre Recon 的運(yùn)行時(shí)間和內(nèi)存 耗用量都減少。

灰框排除

遵循相同的排除概念,但這次是從設(shè)計(jì) 角度來(lái)看,是否有可能忽略設(shè)計(jì)的某些 部分(主要是不成熟的模塊),從而聚 焦于接口和布線違規(guī)并減少運(yùn)行時(shí)間? Caliber Recon 灰框功能允許設(shè)計(jì)人員在 檢查頂層布線時(shí)不必考慮單元細(xì)節(jié)。 灰框標(biāo)記可移除指定單元中的數(shù)據(jù),而 不會(huì)從更高的父層級(jí)中刪除幾何形狀

(圖 7)。因此,指定單元上的任何布線 違規(guī)仍能被捕捉到。此外,設(shè)計(jì)人員可 以通過(guò)縮小單元的范圍來(lái)在移除的幾何 形狀周?chē)A粢粋€(gè)暈圈,以便捕獲指定 單元與其相鄰單元之間的接口違規(guī)。

o4YBAGAU4--AeUi6AAFi5jvs2FA789.png

圖 7:利用 Caliber Recon 灰框標(biāo)記,設(shè)計(jì)人員可以從 DRC 中排除版圖的某些部分,同時(shí)仍能檢查這些區(qū)域是 否存在接口或布線違規(guī)。

灰框解決方案對(duì)于矩形和非矩形單元均適用,但設(shè)計(jì)人員可能需要指定代表非矩形單元范 圍的層(邊界層可用于此目的)。

雖然灰框功能可縮短運(yùn)行時(shí)間,但從指定單元中移除幾何形狀可能會(huì)引入一些新的 DRC 違 規(guī),這將需要額外的調(diào)試來(lái)區(qū)分哪些是實(shí)際違規(guī),哪些是因?yàn)閺闹付▎卧星谐龓缀涡螤钏?產(chǎn)生的違規(guī)。為了避免此問(wèn)題,以及免于編輯晶圓代工廠規(guī)則集來(lái)為灰框功能增加規(guī)范說(shuō) 明,設(shè)計(jì)人員可以將 Caliber Recon 灰框功能與 Caliber Auto-Waivers 功能結(jié)合使用。如圖 8 所示,其主要目的是不檢查不完整模塊中的幾何形狀以縮短運(yùn)行時(shí)間,附帶的好處是可豁免 從指定單元排除區(qū)域時(shí)所引入的任何違規(guī)。這種結(jié)合使得設(shè)計(jì)人員可以專注于原始(有效) DRC 接口違規(guī)。所有豁免的違規(guī)都保存到豁免結(jié)果數(shù)據(jù)庫(kù)文件中,供日后需要時(shí)審查。

o4YBAGAU4_yAdMJoAAJWVh4lV24083.png

圖 8:Caliber Recon 灰框 功能與 Calibre Auto-Waiver 功能相結(jié)合,使得設(shè)計(jì)人 員可以執(zhí)行接口和頂層布 線驗(yàn)證,而不必?fù)?dān)心因?yàn)?從灰框單元中移除幾何形 狀而產(chǎn)生錯(cuò)誤。

灰框解決方案能將 SoC 團(tuán)隊(duì)指向需要注意的接口 DRC 錯(cuò)誤。它還將與組裝相關(guān)的集成和布 線違規(guī)與不成熟模塊的違規(guī)區(qū)分開(kāi)來(lái)。如圖 9 所示,將此功能與自動(dòng)選擇相關(guān)檢查相結(jié)合, 可進(jìn)一步縮短運(yùn)行時(shí)間,因?yàn)橄到y(tǒng)會(huì)針對(duì)設(shè)計(jì)區(qū)域報(bào)告的違規(guī),選擇其中需要在特定階段 多加注意的違規(guī),讓設(shè)計(jì)人員只專注在這些違規(guī)上。因此,它有助于設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)周期 的早期解決更多關(guān)鍵接口問(wèn)題,避免最后一刻出現(xiàn)令人沮喪的意外。

pIYBAGAU5AiACab7AANs7JqLOgI813.png

圖 9:Caliber Recon 自動(dòng) 檢查選擇與灰框功能結(jié)合 使用,有助于在早期設(shè)計(jì) 實(shí)現(xiàn)階段將驗(yàn)證重點(diǎn)放在 關(guān)鍵接口和布線問(wèn)題上。

DRC ANALYZE

Caliber Recon DRC Analyze 功能可幫助設(shè)計(jì)人員快速分析其設(shè)計(jì)并直觀地查看錯(cuò)誤分布,以 便找出可快速提高版圖質(zhì)量的機(jī)會(huì)點(diǎn)。

DRC Analyze 功能允許設(shè)計(jì)人員繪制不同的直方圖(基于層次化單元或窗口)以進(jìn)行芯片分 析,并為這些直方圖指定自定義縮放范圍。它還支持繪制結(jié)果的彩色圖,既可以在獨(dú)立窗 口上繪制,也可以映射到設(shè)計(jì)上,讓設(shè)計(jì)人員能夠探查每個(gè)單元和每個(gè)窗口的錯(cuò)誤細(xì)節(jié), 結(jié)果會(huì)分布在整個(gè)設(shè)計(jì)上(圖 10)。

o4YBAGAU5BWAaM02AAKQjE7TPrs713.png

圖 10:Caliber Recon DRC Analyze 功能支持在錯(cuò)誤 檢查和調(diào)試過(guò)程中進(jìn)行 快速、深入的可視化和 分析。

DRC Analyze 功能的主要優(yōu)點(diǎn)是,設(shè)計(jì)人員可以使用晶圓代工廠規(guī)則集來(lái)執(zhí)行所有必需的分 析,而無(wú)需進(jìn)行任何編輯。與這種分析在芯片分析和調(diào)試期間提供的價(jià)值相比,相關(guān)開(kāi)銷(xiāo)

(運(yùn)行時(shí)間平均增加 10% 和內(nèi)存耗用量平均增加 20% )非常小。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4576

    瀏覽量

    229208
  • 晶圓代工
    +關(guān)注

    關(guān)注

    6

    文章

    880

    瀏覽量

    49779
  • 芯片分析
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    10504
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入解析CSD96371Q5M同步降壓NexFET功率級(jí)芯片

    深入解析CSD96371Q5M同步降壓NexFET功率級(jí)芯片 在電子設(shè)計(jì)領(lǐng)域,功率級(jí)芯片的性能對(duì)
    的頭像 發(fā)表于 03-02 10:05 ?117次閱讀

    CSD95372AQ5M同步降壓NexFET?功率級(jí)芯片全面解析

    CSD95372AQ5M同步降壓NexFET?功率級(jí)芯片全面解析 在電子設(shè)計(jì)領(lǐng)域,功率級(jí)芯片的性
    的頭像 發(fā)表于 03-02 09:45 ?66次閱讀

    奧迪威芯片級(jí)風(fēng)扇:面向高性能電子設(shè)備的芯片級(jí)主動(dòng)熱管理方案

    芯片級(jí)風(fēng)扇代表了熱管理領(lǐng)域的一次范式轉(zhuǎn)變,從板級(jí)或系統(tǒng)級(jí)散熱轉(zhuǎn)向了精確的、芯片級(jí)的主動(dòng)干預(yù)。其小型化、易于集成、高效運(yùn)行和可擴(kuò)展性的結(jié)合,使其成為下一代高性能、緊湊型電子產(chǎn)品不可或缺的
    的頭像 發(fā)表于 02-25 11:13 ?151次閱讀
    奧迪威<b class='flag-5'>芯片級(jí)</b>風(fēng)扇:面向高性能電子設(shè)備的<b class='flag-5'>芯片級(jí)</b>主動(dòng)熱管理<b class='flag-5'>方案</b>

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--LoongArch邏輯綜合、芯片設(shè)計(jì)

    。 三.物理設(shè)計(jì) 集成電路設(shè)計(jì)的最終交付形式是向芯片制造廠家提供GDS 格式的版圖文件。物理設(shè)計(jì)是數(shù)字集成電路設(shè)計(jì)中將邏輯設(shè)計(jì)轉(zhuǎn)換為物理可制造版圖的關(guān)鍵環(huán)節(jié)。該
    發(fā)表于 01-18 14:15

    康謀分享 | 物理級(jí)傳感器仿真:破解自動(dòng)駕駛長(zhǎng)尾場(chǎng)景驗(yàn)證難題

    本文聚焦物理級(jí)仿真,剖析攝像頭光學(xué)建模、CMOS 光電轉(zhuǎn)換、激光雷達(dá)高斯光束與衰減建模,解讀 ASAM OpenMATERIAL 3D 標(biāo)準(zhǔn),以構(gòu)建可信仿真閉環(huán),助力算法驗(yàn)證與高階智駕落地。
    的頭像 發(fā)表于 07-09 09:36 ?4008次閱讀
    康謀分享 | <b class='flag-5'>物理</b><b class='flag-5'>級(jí)</b>傳感器仿真:破解自動(dòng)駕駛長(zhǎng)尾場(chǎng)景<b class='flag-5'>驗(yàn)證</b>難題

    漢思新材料|芯片級(jí)底部填充膠守護(hù)你的智能清潔機(jī)器人

    漢思新材料|芯片級(jí)底部填充膠守護(hù)你的智能清潔機(jī)器人智能清潔機(jī)器人的廣泛應(yīng)用隨著現(xiàn)代科技的飛速發(fā)展,智能清潔機(jī)器人已覆蓋家庭、商用兩大場(chǎng)景:家庭中實(shí)現(xiàn)掃拖消全自動(dòng),商用領(lǐng)域應(yīng)用于酒店(客房清潔)、醫(yī)院
    的頭像 發(fā)表于 07-04 10:43 ?971次閱讀
    漢思新材料|<b class='flag-5'>芯片級(jí)</b>底部填充膠守護(hù)你的智能清潔機(jī)器人

    華大九天物理驗(yàn)證EDA工具Empyrean Argus助力芯片設(shè)計(jì)

    芯片設(shè)計(jì)的流片之路充滿挑戰(zhàn),物理驗(yàn)證EDA工具無(wú)疑是這“最后一公里”關(guān)鍵且不可或缺的利器。它通過(guò)設(shè)計(jì)規(guī)則檢查、版圖與原理圖一致性驗(yàn)證等關(guān)鍵流程,為IC設(shè)計(jì)契合制造需求提供堅(jiān)實(shí)保障。作
    的頭像 發(fā)表于 07-03 11:30 ?3533次閱讀
    華大九天<b class='flag-5'>物理</b><b class='flag-5'>驗(yàn)證</b>EDA工具Empyrean Argus助力<b class='flag-5'>芯片</b>設(shè)計(jì)

    Veloce Primo補(bǔ)全完整的SoC驗(yàn)證環(huán)境

    芯片構(gòu)建之前完成。雖然硬件加速器和桌面原型板是這項(xiàng)驗(yàn)證中兩個(gè)眾所周知的參與者,但企業(yè)原型同樣具備重要的意義。 盡管仿真在設(shè)計(jì)的早期階段占據(jù)主導(dǎo)地位,但由于性能的原因,其更多的適用于模
    的頭像 發(fā)表于 06-12 14:39 ?1425次閱讀
    Veloce Primo補(bǔ)全完整的<b class='flag-5'>SoC</b><b class='flag-5'>驗(yàn)證</b>環(huán)境

    Simcenter STAR-CCM+多物理場(chǎng)解決方案:支持在設(shè)計(jì)早期對(duì)實(shí)際性能進(jìn)行預(yù)測(cè)

    優(yōu)勢(shì)支持用戶在設(shè)計(jì)早期預(yù)測(cè)實(shí)際性能減少代價(jià)高昂的故障,縮短上市時(shí)間通過(guò)無(wú)縫的單一集成用戶界面提供各種物理場(chǎng),提高真實(shí)感和精度摘要多物理場(chǎng)工程仿真可以精確捕獲影響日益復(fù)雜的產(chǎn)品性能的所有相關(guān)物理
    的頭像 發(fā)表于 06-05 10:26 ?2512次閱讀
    Simcenter STAR-CCM+多<b class='flag-5'>物理</b>場(chǎng)解決<b class='flag-5'>方案</b>:支持在設(shè)計(jì)<b class='flag-5'>早期</b>對(duì)實(shí)際性能進(jìn)行預(yù)測(cè)

    高通SoC陣列服務(wù)器

    高通SoC陣列服務(wù)器是基于高通系統(tǒng)級(jí)芯片SoC)構(gòu)建的高密度計(jì)算解決方案,核心特點(diǎn)為低功耗、高算力集成與模塊化設(shè)計(jì),主要應(yīng)用于邊緣計(jì)算和云
    的頭像 發(fā)表于 06-03 07:37 ?1267次閱讀

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?4610次閱讀
    ESD技術(shù)文檔:<b class='flag-5'>芯片級(jí)</b>ESD與系統(tǒng)<b class='flag-5'>級(jí)</b>ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    國(guó)產(chǎn)60V/5A同步降壓芯片SL3075替換RT6365全方案解析

    國(guó)產(chǎn)60V/5A同步降壓芯片SL3075替換RT6365全方案解析 SL3075替換RT6365、國(guó)產(chǎn)降壓芯片、60V耐壓DC-DC
    發(fā)表于 05-09 11:57

    概倫電子芯片級(jí)HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    ESDi平臺(tái)是一款先進(jìn)的芯片級(jí)ESD(靜電防護(hù))驗(yàn)證平臺(tái),為設(shè)計(jì)流程的各個(gè)階段提供定制化解決方案。該平臺(tái)包括原理圖級(jí)HBM(人體模型)檢查工
    的頭像 發(fā)表于 04-22 10:25 ?1167次閱讀
    概倫電子<b class='flag-5'>芯片級(jí)</b>HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    概倫電子層次化SoC設(shè)計(jì)規(guī)劃方案NavisPro介紹

    NavisPro可提供整體性設(shè)計(jì)規(guī)劃解決方案,支持在RTL設(shè)計(jì)階段完成芯片評(píng)估和布局規(guī)劃,幫助芯片設(shè)計(jì)師在布局規(guī)劃早期
    的頭像 發(fā)表于 04-22 10:13 ?748次閱讀
    概倫電子層次化<b class='flag-5'>SoC</b>設(shè)計(jì)規(guī)劃<b class='flag-5'>方案</b>NavisPro介紹

    【「芯片通識(shí)課:一本書(shū)讀懂芯片技術(shù)」閱讀體驗(yàn)】芯片如何設(shè)計(jì)

    和基于物理描述并經(jīng)過(guò)工藝驗(yàn)證的IP硬核,如下圖所示。 從IP復(fù)用角度來(lái)看,IP軟核在行為級(jí)設(shè)計(jì)階段合入芯片設(shè)計(jì),IP固核在結(jié)構(gòu)
    發(fā)表于 03-29 20:57