国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何為可編程邏輯和處理器系統進行IBIS模型名稱解碼

YCqV_FPGA_EETre ? 來源:CSDN技術社區 ? 作者:CSDN技術社區 ? 2020-09-26 09:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標準提供了 I/O 緩存信息規范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關如何為可編程邏輯 (PL) 和處理器系統 (PS) 多用途 I/O (MIO) 進行 IBIS 模型名稱解碼的指導信息。 本文主要分 3 個部分:

PL I/O 標準

PS MIO 標準

PS DDR I/O 標準

在這 3 個章節中包含多個解碼器表格,其中逐一細分羅列了模型名稱的每個部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標準 IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標準 (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅動強度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標準 (IOStandard)”和“數字端接 (Digital Termination)”。

內部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請參閱(UG571) v1.12 第 103 頁以獲取詳細信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個 IBIS 模型都包含所有模型設置。

如果模型名稱中不含某項設置,即表示此模型不支持該項設置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時鐘和 DQS 為差分信號。 單端模型分配到每個分支。

差分信號在 IBIS 文件中的“[Diff Pin]”關鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項

接口電壓:1.8V、2.5V 或 3.3V

驅動強度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對每個 IBIS 模型的驅動設置進行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號與所有其它信號都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內存類型的 IBIS 模型都提供了相應的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對應受支持的 PS DDR 技術的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

表 10:PS LPDDR4

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 可編程邏輯
    +關注

    關注

    7

    文章

    526

    瀏覽量

    45409
  • IBIS模型
    +關注

    關注

    8

    文章

    16

    瀏覽量

    17887

原文標題:開發者分享 | 賽靈思 PL 和 PS IBIS 模型解碼器

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    IDT821024:四通道非可編程PCM編解碼器的技術剖析

    能和廣泛應用的四通道非可編程PCM編解碼器。 文件下載: 821024JG.pdf 產品特性 多通道與濾波功能 IDT821024集成了四個通道的PCM編解碼功能,并配備了片上數字濾波
    的頭像 發表于 01-30 17:45 ?1191次閱讀

    基于東芝產品的可編程邏輯控制解決方案

    在工業自動化浪潮中,可編程邏輯控制(PLC)如同設備的“大腦”,重要性不言而喻。
    的頭像 發表于 01-24 14:05 ?2403次閱讀
    基于東芝產品的<b class='flag-5'>可編程</b><b class='flag-5'>邏輯</b>控制<b class='flag-5'>器</b>解決方案

    MAX262微處理器可編程通用有源濾波:設計與應用指南

    MAX260/MAX261/MAX262 微處理器可編程通用有源濾波:設計與應用指南 在電子設計領域,濾波是信號處理中不可或缺的組件。M
    的頭像 發表于 01-20 11:05 ?284次閱讀

    MAX261微處理器可編程通用有源濾波的深度剖析

    MAX260/MAX261/MAX262:微處理器可編程通用有源濾波的深度剖析 在電子工程領域,濾波的設計與應用至關重要。今天,我們將深入探討Maxim公司的MAX260/MAX2
    的頭像 發表于 01-20 11:00 ?218次閱讀

    MAX260微處理器可編程通用有源濾波的深度解析

    MAX260/MAX261/MAX262:微處理器可編程通用有源濾波的深度解析 在電子設計領域,濾波的重要性不言而喻。今天,我們要深入探討的是Maxim公司的MAX260/MAX2
    的頭像 發表于 01-20 10:55 ?197次閱讀

    Zynq全可編程片上系統詳解

    Zynq 是由賽靈思(Xilinx,現為 AMD 的一部分)推出的一系列全可編程片上系統。它的革命性創新在于,它不是傳統的 FPGA,也不是傳統的處理器,而是將高性能的 ARM Cortex-A 系列
    的頭像 發表于 01-13 11:41 ?1871次閱讀
    Zynq全<b class='flag-5'>可編程</b>片上<b class='flag-5'>系統</b>詳解

    ?TPLD801 可編程邏輯器件技術文檔摘要

    該TPLD801是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC
    的頭像 發表于 09-28 14:36 ?1191次閱讀
    ?TPLD801 <b class='flag-5'>可編程邏輯</b>器件技術文檔摘要

    ?TPLD2001-Q1 汽車級可編程邏輯器件技術文檔摘要

    TPLD2001-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發表于 09-28 10:42 ?841次閱讀
    ?TPLD2001-Q1 汽車級<b class='flag-5'>可編程邏輯</b>器件技術文檔摘要

    ?TPLD2001可編程邏輯器件技術文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 I
    的頭像 發表于 09-28 10:36 ?808次閱讀
    ?TPLD2001<b class='flag-5'>可編程邏輯</b>器件技術文檔摘要

    ?TPLD1201-Q1 可編程邏輯器件技術文檔摘要

    TPLD1201-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發表于 09-28 10:06 ?722次閱讀
    ?TPLD1201-Q1 <b class='flag-5'>可編程邏輯</b>器件技術文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術文檔總結

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發表于 09-28 10:03 ?682次閱讀
    ?TPLD801-Q1 <b class='flag-5'>可編程邏輯</b>器件技術文檔總結

    可編程邏輯控制PLC是什么?如何實現上網通信?

    可編程邏輯控制(PLC)是一種專為工業環境設計的數字運算操作電子系統,其核心是通過可編程存儲
    的頭像 發表于 09-22 17:27 ?981次閱讀

    5CEBA4F23C8NQS現場可編程門陣列(FPGA)芯片

    :適用于自動駕駛輔助系統和車輛網絡。- 物聯網終端:適用于邊緣計算和數據管理。優勢- 性能卓越與低能耗:在保障高性能的同時,根據低功耗設計降低系統能耗。- 靈活性與可延伸性:適用于各種配置和更新選項,滿足不同應用領域的需求。- 集成度高:集成化
    發表于 06-11 09:01

    H5U系列可編程邏輯控制指令手冊

    INOVANCE匯川-H5U系列可編程邏輯控制指令手冊-中文
    發表于 04-30 16:38 ?7次下載

    IBIS模型中的Corner參數處理

    本文聚焦IBIS(I/O Buffer Information Specification)模型中的Corner(Typ/Min/Max)參數處理,系統分析Corner的定義規則及其對
    的頭像 發表于 04-23 16:10 ?1292次閱讀
    <b class='flag-5'>IBIS</b><b class='flag-5'>模型</b>中的Corner參數<b class='flag-5'>處理</b>