国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ZYNQ開發案例:GPIO的結構體系及使用案例

電子設計 ? 來源:FPGA技術聯盟 ? 作者:FPGA技術聯盟 ? 2020-12-09 11:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

GPIO的結構體系

zynq的GPIO,分為兩種,MIO(multiuse I/O)和EMIO(extendable multiuse I/O)。

ZYNQ的GPIO由4個BANK組成,其體系結構如圖1所示。其中Bank0有32個GPIO引腳,Bank1有22個引腳,共54個GPIO引腳直接通過MIO連接到PS上,每個引腳可以通過寄存器的設置來確定該引腳為輸入、輸出或者中斷,因為54個MIO引腳直接連接在PS上,像其他普通ARM一樣,不需要通過XPS進行硬件配置,直接通過SDK編程即可。

Bank2和Bank3通過EMIO接口CPU的GPIO連接到PL部分的引腳上,其中每個Bank各有32個引腳,通過EMIO擴展的GPIO連接到PL上,可以在PL部分進行邏輯設計,進行特定功能的IP核制定。然后在PS部分,像控制普通MIO一樣進行編程。因此,使用EMIO引腳必須通過XPS進行硬件配置,然后在PS部分使用SDK進行編程控制。

pIYBAF9uDRmATILTAAGzZtfAfe8122.png

圖1 GPIO的組成

GPIO的內部結構和內部數據流及寄存器結構如圖2所示。上半部分為GPIO中斷相關的寄存器,下半部分為GPIO查詢方式讀寫的寄存器。

pIYBAF9uDR6AEtwlAAM_LAj_omY474.png

圖2 GPIO寄存器數據流組成

DATA_RO寄存器是讀取GPIO引腳值寄存器,不論該GPIO引腳配置為輸入還是輸出,都能正確讀取該GPIO引腳值。如果該引腳的功能沒有配置成GPIO功能,讀取的值為隨機值,因為該寄存器只能讀取GPIO引腳值。

DATA寄存器的值是要輸出到GPIO引腳上的數值,當讀取該寄存器的數值時,結果是前一次寫入DATA寄存器里的數值,而不是當前GPIO引腳的數值。

MASK_DATA_LSW和MASK_DATA_MSW寄存器是傳統的數據寄存器(DATA)和屏蔽寄存器(MASK)的結合,該寄存器32位,分成高16位和低16位,其中高16位作為傳統的MASK使用,低16位作為傳統的DATA使用。因此,MASK_DATA_LSW是對GPIO的16位引腳進行設置和屏蔽寄存器。當某位在MASK_DATA_LSW高16位屏蔽時,即使修改MASK_DATA_LSW低16位的數據,也不影響該位GPIO值。

DIRM寄存器是方向控制寄存器,控制GPIO的輸入或者輸出,該寄存器值不影響輸入,即GPIO輸入功能始終有效。

OEN寄存器是輸出時能寄存器,當GPIO引腳被配置成輸出引腳時,該寄存器控制該引腳是否輸出;當GPIO引腳被配置成輸出禁止時,該引腳為三態;當OEN[x] = 0時,輸出無效。

GPIO使用實例

ZYNQ核的添加及配置

Step1:新建一個名為為Miz701_sys的工程

o4YBAF9uDSCAZ0fnAAD_ebgCCmM098.png

Step2:選擇RTL Project 勾選Do not specify source at this time

pIYBAF9uDSOAOTV_AAIXLS7LX3Y990.png

Step3:選擇芯片型號xc7z010clg400-1

o4YBAF9uDSaAPwP2AAHvdyjsNMA703.png

Step4:單擊Finish

o4YBAF9uDSiAQdA3AAFywR85ZWM795.png

使用IP Integrator創建硬件系統

Step1:單擊Create Block Design

Step2:輸入system

o4YBAF9uDSuAXORuAADwRvrZOm4949.png

Step3:添加IP按鈕

pIYBAF9uDS2AKq7VAADrG7Sen80353.png

Step4:搜素單詞z選擇ZYNQ7 Processing System,然后雙擊

o4YBAF9uDS-AeBRcAAEFUtR3JeA719.png

Step5:添加進來了ZYNQ CPU IP,雙擊ZYNQ CPU IP。

o4YBAF9uDTCAf_WhAACwuLVgZ7Q067.png

Step6: 修改時鐘輸入為50MHZ,可以看到ARM時鐘為650MHZ DDR為525MHZ(1050MHZ),并且修改FCLK_CLK0 為100MHZ

pIYBAF9uDTOAULukAAItISfo9yk798.png

step7:修改內存型號為MT41K256M16RE-125 M,單擊OK。

pIYBAF9uDTaAM4rAAAIw-e_Zv2I665.png

Setp8:選擇MIO Configuration選項卡,再看到I/O Peripherals 中的GPIO一欄,勾選上其中的EMIO一欄,并選擇4位引腳輸出(最多可以選擇64位,但是這個使用只需要4位足夠了)。

pIYBAF9uDTmALYuiAAIOenvxjgA654.png

Setp9:按照上圖設置好了之后,點擊OK,仔細觀察發現的zynq核心多出一組引腳名為GPIO_0,這個正是我們剛剛設置的一組EMIO,我們右擊該引腳,選擇make external把GPIO_0引腳引出(或者單擊該引腳處,按快捷鍵Ctrl +t,也可以將引腳引出)。效果如下圖所示:

o4YBAF9uDTuAODkiAADcWwXOTOA131.png

step10::單擊Run Block Automation 進行自動連線,VIVADO軟件會根據信號的命名規則智能連線。

pIYBAF9uDT2ARpxmAAGdgVlBcY8309.png

Step11:在你點擊了OK后,你會發現DDR以及FICED_IO自動的延伸出來,然后把時鐘FCLK_CLK0和M_AXI_GPI0_ACLK連接,其實就是給M_AXI_GP0_ACLK提供一個時鐘。方法:當把鼠標靠近的時候會自動連接。

o4YBAF9uDT-AfCsPAADpYXyydbI129.png

產生HDL和約束文件

Setp1:接下來依然是,右鍵單擊Block文件,文件選擇Generate the Output Products,是文件得到一定的約束。

o4YBAF9uDUCAMFEDAAC1HcQN25s606.png

Setp2:彈出如下對話框,直接點擊Generate

pIYBAF9uDUOADVvSAAFz3KMOx_c290.png

Setp3:繼續右鍵單擊Block文件,選擇Create a HDL wrapper,根據Block文件內容產生一個HDL 的頂層文件:

pIYBAF9uDUWALdfUAAGcUrwwwmc734.png

Setp4:并選擇讓vivado自動完成

pIYBAF9uDUeAW812AAEVfG0V2W0128.png

Setp5:這里我們看到,Vivado給我創建了這樣的頂層文件,其中的gpio_0_tri_io就是我們配置的EMIO

EMIO的管腳約束修改

我們發現,之前引出的EMIO叫做GPIO_0,到了頂層他的名字gpio_0_tri_io,而不是GPIO_0。所以分配引腳的時候就要注意了名字別錯了,創建一個約束文件,分配引腳如下:

產生bit文件

此時可以,開始生成bit文件了:

導出bit文件

編譯成功之后,依然是導出硬件:

o4YBAF9uDVCAMpZtAADsfvjTRJU949.png

加載到SDK

通過4個GPIO口輸出高低電平到引出的引腳上。

配置GPIO的步驟如下:

通過GPIO的外設ID找到對應的外設信息;

填充GPIO外設寄存器基地址和一些相關信息;

配置GPIO口的方向為輸出方向;

配置GPIO口的輸出使能;

設置GPIO口輸出高低電平;

打開SDK,然后新建一個工程,以及添加一個main.C文件。

添加程序如下:

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5608

    瀏覽量

    129998
  • GPIO
    +關注

    關注

    16

    文章

    1328

    瀏覽量

    56231
  • Zynq
    +關注

    關注

    10

    文章

    630

    瀏覽量

    49450
  • SDK
    SDK
    +關注

    關注

    3

    文章

    1101

    瀏覽量

    51729
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    操作系統體系結構

    操作系統的體系結構是一個開放的問題。正如上文所述,操作系統在核心態為應用程序提供公共的服務,那么操作系統在核心態應該提供什么服務、怎樣提供服務?有關這個問題的回答形成了兩種主要的體系結構:大內核和微
    發表于 01-15 08:19

    GPIO、PWM、ADC,到底怎么區分?

    在嵌入式開發中,我們經常聽到GPIO、PWM、ADC這些術語。初學者常常搞不清楚它們的區別和用途:“它們不是都是和電平有關嗎?為什么還要分這么多種?”今天,我們就把這些基礎概念講清楚,讓你在動手開發
    的頭像 發表于 11-14 10:28 ?758次閱讀
    <b class='flag-5'>GPIO</b>、PWM、ADC,到底怎么區分?

    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業開發板—ISP圖像處理開發案

    創龍科技研發的 TL3588-EVM 評估板具備強大視頻處理能力,可滿足多場景視頻開發需求。為助力開發者快速上手,本文整理 7 個實用視頻開發案例,涵蓋從采集到顯示的全流程,詳細說明各案例的硬件連接、參數配置與代碼解析,幫助
    的頭像 發表于 10-21 15:57 ?857次閱讀
    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業<b class='flag-5'>開發</b>板—ISP圖像處理<b class='flag-5'>開發案</b>例

    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業開發板—物聯網模塊開發案

    本文圍繞創龍科技研發的 TL3588-EVM 評估板,提供物聯網模塊開發案例指導,涵蓋藍牙功能測試,以及 WIFI、PCIe WIFI6、4G 模塊的案例說明、測試、驅動編譯。其中 WIFI
    的頭像 發表于 09-28 11:31 ?553次閱讀
    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業<b class='flag-5'>開發</b>板—物聯網模塊<b class='flag-5'>開發案</b>例

    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業開發板—Linux-RT應用開發案

    Linux-RT 性能;還提供 rt_gpio_ctrl(實時線程控制 LED 翻轉)、rt_input(實時線程監聽按鍵觸發 LED)兩個開發案例,含測試、編譯步驟與關鍵代碼,為評估板 Linux-RT 應用開發提供指導。
    的頭像 發表于 09-25 17:25 ?753次閱讀
    創龍 瑞芯微 RK3588 國產2.4GHz八核 工業<b class='flag-5'>開發</b>板—Linux-RT應用<b class='flag-5'>開發案</b>例

    國產!全志T113-i 雙核Cortex-A7@1.2GHz 工業開發板—視頻開發案

    本文主要介紹基于創龍科技TLT113-EVM評估板的視頻開發案例,適用開發環境如下。
    的頭像 發表于 08-26 14:35 ?1108次閱讀
    國產!全志T113-i 雙核Cortex-A7@1.2GHz 工業<b class='flag-5'>開發</b>板—視頻<b class='flag-5'>開發案</b>例

    國產!全志T113-i 雙核Cortex-A7@1.2GHz 工業開發板—物聯網模塊開發案例(上)

    本文檔主要介紹基于TLT113-EVM評估板的物聯網模塊開發案例。
    的頭像 發表于 08-07 14:47 ?956次閱讀
    國產!全志T113-i 雙核Cortex-A7@1.2GHz 工業<b class='flag-5'>開發</b>板—物聯網模塊<b class='flag-5'>開發案</b>例(上)

    國產!全志T113-i 雙核Cortex-A7@1.2GHz 工業開發板—LVGL應用開發案

    本文主要演示基于TLT113-EVM評估板的LVGL官方案例以及應用開發案
    的頭像 發表于 07-29 10:06 ?1063次閱讀
    國產!全志T113-i  雙核Cortex-A7@1.2GHz 工業<b class='flag-5'>開發</b>板—LVGL應用<b class='flag-5'>開發案</b>例

    創龍 瑞芯微 RK3562 國產 2GHz 四核A53 工業開發板—NPU開發案

    本文主要介紹基于創龍科技TL3562-EVM評估板的NPU開發案例,適用開發環境如下。
    的頭像 發表于 07-16 11:46 ?800次閱讀
    創龍 瑞芯微 RK3562 國產 2GHz 四核A53 工業<b class='flag-5'>開發</b>板—NPU<b class='flag-5'>開發案</b>例

    迅為RK3568開發板驅動指南GPIO子系統GPIO子系統API函數的引入

    迅為RK3568開發板驅動指南GPIO子系統GPIO子系統API函數的引入
    的頭像 發表于 05-29 14:05 ?1026次閱讀
    迅為RK3568<b class='flag-5'>開發</b>板驅動指南<b class='flag-5'>GPIO</b>子系統<b class='flag-5'>GPIO</b>子系統API函數的引入

    迅為RK3568驅動指南GPIO子系統 GPIO操作函數實驗

    迅為電子RK3568開發板驅動指南GPIO子系統 GPIO操作函數實驗
    的頭像 發表于 05-28 15:24 ?1337次閱讀
    迅為RK3568驅動指南<b class='flag-5'>GPIO</b>子系統 <b class='flag-5'>GPIO</b>操作函數實驗

    基于小凌派RK2206開發板:OpenHarmony如何使用IoT接口控制GPIO中斷

    1、實驗簡介本實驗將演示如何在小凌派-RK2206開發板上使用IOT庫的GPIO中斷模式,進行GPIO編程開發。例程將創建一個任務,通過配置GPIO
    的頭像 發表于 04-21 10:39 ?1107次閱讀
    基于小凌派RK2206<b class='flag-5'>開發</b>板:OpenHarmony如何使用IoT接口控制<b class='flag-5'>GPIO</b>中斷

    基于瑞芯微RK3562 四核 ARM Cortex-A53 + 單核 ARM Cortex-M0工業評估板——NPU開發案

    本文主要介紹基于創龍科技TL3562-MiniEVM評估板的NPU開發案例,適用開發環境如下。
    的頭像 發表于 04-15 17:18 ?868次閱讀
    基于瑞芯微RK3562 四核 ARM Cortex-A53 + 單核 ARM Cortex-M0工業評估板——NPU<b class='flag-5'>開發案</b>列

    基于小凌派RK2206開發板:OpenHarmony如何使用IoT接口控制GPIO外設

    1、案例簡介本案例主要是如何在小凌派-RK2206開發板上使用IOT庫的GPIO接口,進行GPIO編程開發。例程將創建一個任務,通過配置GPIO
    的頭像 發表于 04-11 15:36 ?2050次閱讀
    基于小凌派RK2206<b class='flag-5'>開發</b>板:OpenHarmony如何使用IoT接口控制<b class='flag-5'>GPIO</b>外設

    為什么GPIO配置總是出問題?

    在STM32開發中,GPIO(通用輸入輸出)配置看似簡單,但在實際開發中,很多人常常會遇到這些困惑:明明按照教程配置了GPIO,為什么LED燈就是不亮?為什么有時候按鍵無法響應,或者響
    的頭像 發表于 04-07 11:59 ?1739次閱讀
    為什么<b class='flag-5'>GPIO</b>配置總是出問題?