国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA 和 ASIC 到底誰會取代誰?

工程師 ? 來源:嵌入式資訊精選 ? 作者:嵌入式資訊精選 ? 2020-09-16 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA要取代ASIC了,這是FPGA廠商喊了十多年的口號。可是,FPGA地盤占了不少,ASIC也依舊玩得愉快。這兩位仁兄到底有啥不一樣呢?

一、介紹

FPGA(Field-Programmable Gate Array),即現場可編程門陣列,是在PAL、GAL、CPLD等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC) 領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。它是當今數字系統設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級時,不需額外地改變PCB 電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發工作,縮短了系統設計的周期,提高了實現的靈活性并降低了成本。

ASIC(Application Specific Integrated Circuit),即專用集成電路,是一種為專門目的而設計的集成電路。是指應特定用戶要求和特定電子系統的需要而設計、制造的集成電路。ASIC的特點是面向特定用戶的需求, ASIC分為全定制和半定制。亮點在于專用,量身定制所以執行速度較快。一句話總結就是,市場上買不到的芯片。水果的A系列處理器就是典型的ASIC。

二、FPGA是可復用的

FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內部連線三個部分。現場可編程門陣列(FPGA)是可編程器件。FPGA利用小型查找表(16×1RAM)來實現組合邏輯,每個查找表連接到一個D觸發器的輸入端,觸發器再來驅動其他邏輯電路或驅動I/O,由此構成了即可實現組合邏輯功能又可實現時序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。FPGA的邏輯是通過向內部靜態存儲單元加載編程數據來實現的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯接方式,并最終決定了FPGA所能實現的功能。

FPGA的特點:

加電時,FPGA芯片將EPROM中數據讀入片內編程RAM中,配置完成后,FPGA進入工作狀態。掉電后,FPGA恢復成白片,內部邏輯關系消失,因此,FPGA能夠反復使用。理論上,FPGA允許無限次的編程。

FPGA的編程無須專用的FPGA編程器,只須用通用的EPROM、PROM編程器即可。

FPGA內部有豐富的觸發器和I/O引腳。

快速成品,可以被修改來改正程序中的錯誤和更便宜的造價。

用戶不需要介入芯片的布局布線和工藝問題,而且可以隨時改變其邏輯功能,使用靈活。

(FPGA基本架構)

三、ASIC是為VIP服務的

ASIC是定制的,具體分為全定制和半定制。

全定制設計可以實現最小面積,最佳布線布局、最優功耗速度,得到最好的電特性。特點:精工細作,設計要求高、周期長,設計成本昂貴。

半定制設計方法又分成基于標準單元的設計方法CBIC和基于門陣列的設計方法。半定制主要適合于開發周期短,低開發成本、投資、風險小的小批量數字電路設計。

ASIC的特點是:

面向特定用戶的需求,ASIC在批量生產時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優點。

ASIC需要較長的開發周期,風險較大,一旦有問題,成片全部作廢,所以小公司已經玩不起了。

(ASIC基本架構)

四、兩者的設計流程

完整的FPGA設計流程包括功能描述、電路設計與輸入、功能仿真、綜合優化、綜合后仿真、實現與布局布線、時序仿真、板級仿真與驗證、調試與加載配置。

ASIC的設計流程(數字芯片)包括:功能描述、模塊劃分、模塊編碼輸入、模塊級仿真驗證、系統集成和系統仿真驗證、綜合、STA(靜態時序分析)、形式驗證。

(FPGA和ASIC設計流程)

插一句,在ASIC 設計過程中,往往要用到FPGA 進行原型驗證。FPGA 驗證是進行ASIC 設計的重要環節,其后,還需要引入ASIC 版本源碼,插入IO PAD,DFT,功耗估計和進行其它后端流程。完成FPGA 驗證可以說就完成了ASIC 整套流程的50~80%。

從設計成本來考慮,小批量上FPGA占優,大批量時,ASIC占優。

FPGA本身就是一個芯片,只是你可以通過編程的方式修改內部邏輯連接和配置實現自己想要的功能。 實現ASIC,就如從一張白紙開始,你得有代碼,之后綜合,之后布局,布線,得到GDSII后去流片。

五、比速度

相同的工藝和設計,在FPGA上的速度應該比ASIC跑得慢。因為FPGA內部是基于通用的結構,也就是LUT(look up table),它可以實現加法器,組合邏輯等等,而ASIC,一般加法器就是加法器,而比較器就是比較器,FPGA結構上的通用性必然導致冗余;另外,作為FPGA基本單元是LUT(LUT組成SLICE,SLICE組成CLB--這是xilinx的結構),為此大的設計假如一個LUT實現不了,就得用兩個LUT,一個SLICE實現不了就要用CLB,不同結構處于特定的位置,信號之間的互聯,導致的wire delay是不可忽略的一部分。而對于ASIC來說沒有結構上的限制,而且對于特定的實際可以在空間上靠得很近,相對之下wire delay和cell delay都應該比FPGA小。當然LUT中也有DFF,作為高速的設計一般都會在一個簡單的組合邏輯操作之后打一拍,再做下一步的處理。

六、比個頭

完全相同的結構的話,FPGA被ASIC遠遠踢飛。FPGA要規模大得多才能實現ASIC相同的功能,主頻還只有幾分之一。因此,FPGA相對于ASIC來說還是大很多的。

七、功耗方面

在相同工藝條件下,FPGA要大于ASIC。FPGA,尤其是基于占用大量硅面積的、每個單元六個晶體管的靜態存儲器(SRAM)的查尋表(LUT)和配置元件技術的FPGA,其功耗要比對等的ASIC大得多。

八、比花的銀子

FPGA貴在單片,開發工具和風險基本不存在。對于ASIC貴在流片的費用和開發工具,NRE費用隨著工藝的提高變相當貴,除非你的芯片一次成功可以量產,否則單片費用將其貴無比!

九、其他方面

ASIC用于大型項目,而對于需要快速投放市場且支持遠程升級的小型項目,FPGA則更為適合。FPGA技術的主要優勢仍是產品投放市場的時間較短。

在ASIC的優勢方面,ASIC加電后可立即運行,就單位邏輯大小而言封裝選擇更多,還可包括某些模擬邏輯。與此相對比,FPGA加載配置進入存儲器需要時間,因此不能立即工作。此外,FPGA的封裝也較復雜。

除此之外,FPGA內部還包括接口I/O,I/O分為普通I/O和高速I/O,高速I/O支持例如高速的SERDES,用于實現XAUI,PCIE等高速接口,這些接口動輒幾Gbps到10Gbps以上。此外種類多種多樣的硬核IP也是各FPGA廠商差異化競爭利器,例如POWERPC、ARM等硬核IP。從而構成CPU+FPGA于一體的集可編程性和可重構的處理平臺。因此,相對來說,FPGA雖然發展有二三十年的歷史,其基本架構一直不變不大。

十、兩者的定位

FPGA和ASIC產品的使用要根據產品的定位和設計需要來選用,ASIC產品適用于設計規模特別大,如CPU、DSP或多層交換芯片等,或者是應用于技術非常成熟且利潤率非常低的產品,如家用電器和其它消費類電器,亦或是大量應用的通用器件如RAM、PHY等。而FPGA產品適用于設計規模適中,產品要求快速占領市場,或產品需要靈活變動的特性設計等方面的產品,如PDH、2.5G以下SDH設備和大部分的接口轉換芯片等。當然具體使用那種產品來設計還要設計者充分考慮自己的產品定位來決定。

十一、兩者在互相融合

最明顯的莫過于處理器中開始集成FPGA,而可編程的ASIC也開始興起。隨著SoC成為主流,兩者的邊界也就不辣么明顯了。

十二、最后奉上網友對FPGA比ASIC快的解釋

FPGA的LUT等資源已經固定了,你用不用都在那里,不多不少。

ASIC理論上每一個你用到的CELL或者IP等資源你都可以手動的擺放來進行優化。

FPGA的資源固定有兩個劣勢:

劣勢一:能夠利用的資源是固定的,且不成大片,橫跨區域的產生邏輯,會退化時序。其實也就是你沒有辦法把邏輯盡可能的擺得近。邏輯擺得近可以減小線上的延遲,可以提高速度。ASIC的cell你可以全部的擠在一起(不違反DRC的前提下)。

如下圖所示,這就是一個FPGA的資源圖。

劣勢二: 你的大小是固定的。 你用1個門還是用10W個門,都是這一片已經固定好了的LUT給你用。 如果你的邏輯很小很小,FPGA很大,你信號從IO進來到邏輯,有可能會走比較長的距離,這個也要花時間的。 極端的例子,你從上部的IO進來,你的邏輯在下部,這走線的長度感人啊。 (正常的設計不會這么做的)

除此之外,FPGA的走線,你幾乎是動不了的。

ASIC中你可以直接加寬金屬線,比如兩倍寬度走時鐘線,復位線啦,之類的。 金屬線寬度變大,線上的延遲變小,對速度也是有幫助的。

還有asic的庫一般還包含高性能cell,低功耗cell等。 在關鍵路徑,為了提高時序,你全用高性能的cell(功耗大)。 一般的路徑,時序比較松,多用低功耗的cell(性能低)。 你FPGA一旦選定了,你就只有他給你的東西,你沒有選的。

ASIC還可以使用useful skew的方式來提高速度,手段會比FPGA中的多。

總的來說,就如同GPU和CPU一樣。 GPU可以非常快的處理圖像,但是讓GPU去處理其他的東西,GPU表示攤手。 CPU很多的運算都能處理,也能去處理圖像,只是慢而已。 一旦你是沖著某個目的去的(ASIC)你為了實現這個目標,你各種沒節操沒下線都可以。 如果你想要多方面兼顧(FPGA),你就不可能在每一個方面都做到最好,你必須trade-off。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22415

    瀏覽量

    636547
  • asic
    +關注

    關注

    34

    文章

    1274

    瀏覽量

    124628
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AI ASIC:博通份額將達60%,聯發科成長顯著,臺積電成最大贏家

    電子發燒友報道(文/李彎彎)在人工智能芯片領域,專用集成電路(ASIC)正崛起。隨著AI算力需求爆發,ASIC憑借定制化、高效能等優勢,在數據中心、AI推理等場景競爭力強勁。研究公司
    的頭像 發表于 02-05 18:21 ?1.3w次閱讀
    AI <b class='flag-5'>ASIC</b>:博通份額將達60%,聯發科成長顯著,臺積電成最大贏家

    微弱信號采集 ASIC芯片 CBM12AD1X

    ASIC芯片
    芯佰微電子
    發布于 :2025年11月28日 15:04:53

    MarketsandMarkets FPGA行業報告,2026~2030 FPGA市場洞察

    ,Field-Programmable Gate Array)是一種高度靈活、可重構的集成電路。與傳統 ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計算、實時信號處理、通信加速 等領域具有獨特優勢。 ? 根據 Mark
    的頭像 發表于 11-20 13:20 ?500次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求和挑戰

    的工作嗎? 從書中也了解到了AI芯片都有哪些?像CPU、GPU、FPGAASIC都是AI芯片。 其他的還是知道的,FPGA屬于AI芯片這個真不知道,以為它是數字芯片的,不曉得屬于AI芯片。 本節還詳細
    發表于 09-12 16:07

    IEC 到底是什么?為什么它能影響全球?

    IEC 到底是什么?為什么它能影響全球?
    的頭像 發表于 09-04 17:07 ?3592次閱讀

    FPGA技術為什么越來越牛,這是有原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對它有很多疑問——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA有什么
    的頭像 發表于 08-22 11:39 ?5066次閱讀
    <b class='flag-5'>FPGA</b>技術為什么越來越牛,這是有原因的

    AI芯片,需要ASIC

    電子發燒友網報道(文/李彎彎) 2025年,全球AI芯片市場正迎來一場結構性變革。在英偉達GPU占據主導地位的大格局下,ASIC(專用集成電路)憑借針對AI任務的定制化設計,成為推動算力革命的新動力
    的頭像 發表于 07-26 07:30 ?6812次閱讀

    西門子桌面級原型驗證系統Veloce proFPGA介紹

    子,工程師可以從 proFPGA Uno 系統開始進行 IP 或子片上系統 (SoC) 的開發,然后將其重復用于完整的 SoC 和專用集成電路 (ASIC)原型設計。這只需要將 Uno 中的相同
    的頭像 發表于 06-30 13:53 ?1859次閱讀

    檢流計式振鏡誰會驅動呢?

    檢流計式振鏡 誰會驅動呢? 有沒有大佬會驅動振鏡電機啊
    發表于 06-28 11:22

    【開源分享】:開源小巧的FPGA開發板——Icepi Zero

    活動推薦:擁抱開源!一起來做FPGA開發板啦!https://bbs.elecfans.com/jishu_2491185_1_1.html 項目計劃以紫光同創PG2L25H-6IMBG325為
    發表于 06-09 14:01

    第三方激光雷達ASIC方案,能改變行業格局嗎?

    進行系統設計。 ? 而近年隨著激光雷達市場的爆發式增長,激光雷達降本的節奏加速,我們也看到激光雷達有自研芯片的趨勢,包括接收端的SPAD和處理端的SoC或ASIC,逐漸放棄了FPGA。但自研芯片也意味著高成本,目前只有行業頭部企業有能力
    的頭像 發表于 06-07 01:11 ?8074次閱讀
    第三方激光雷達<b class='flag-5'>ASIC</b>方案,能改變行業格局嗎?

    從發明到 AI 加速:慶祝 FPGA 創新 40 周年

    設計芯片時,如果規格或需求在中途、甚至在制造完成后發生變化,他們可以重新定義芯片功能以執行不同的任務。這種靈活性令新芯片設計的開發速度更快,從而縮短了新產品的上市時間,并提供了 ASIC 的替代方案。 ? FPGA 對市場的影響是驚人的。
    發表于 06-05 17:32 ?1339次閱讀
    從發明到 AI 加速:慶祝 <b class='flag-5'>FPGA</b> 創新 40 周年

    請問CY68013上位機發送的返回值到底代表什么意思?

    ,為0時代表發送失敗,剛開始一直沒問題,FPGA端接收也正常,上位機返回值也是1, 最后返回值一直是0,所以我一直認為發送失敗了,但是今天在FPGA一端抓波形發現,數據是發送過去了的,請問這個返回值到底是什么意思? 在
    發表于 05-22 07:16

    FPGA的定義和基本結構

    專用集成電路( ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。 簡而言之, FPGA 就是一個可以通過編程來改變內部結構的芯片。
    的頭像 發表于 05-15 16:39 ?2666次閱讀
    <b class='flag-5'>FPGA</b>的定義和基本結構

    FPGA芯片的概念和結構

    FPGA(Field Programmable Gate Array,現場可編程門陣列),是一種可在出廠后由用戶根據實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構性,能夠靈活
    的頭像 發表于 05-12 09:30 ?2927次閱讀