国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

了解邏輯電路的設(shè)計與描述方式

lhl545545 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-08-28 15:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學(xué)習(xí) FPGA,在不同層次的人明顯有不同的答案。先說一句,說不要開發(fā)版的都是菜鳥級選手。

FPGA 層次可劃分為,雞蛋級別,菜鳥級別,老鳥級別,高手級別四類。雞蛋級別屬于還未入門的,這里就先不說了。下面的內(nèi)容主要介紹如何成為一個菜鳥。

1)熟悉語法,其實你不需要什么都會,但是要記住幾個經(jīng)典的時序,邏輯電路的描述方式。

2)熟悉三個經(jīng)典電路描述并仿真。仿真其實不是很重要,我開始學(xué)習(xí)壓根沒學(xué)那個玩意兒,因為要是只做接口那玩意兒沒啥用。直接用 ChipSchop 抓抓數(shù)據(jù)更快。仿真是給做算法,工程相對較大的人用的。三個經(jīng)典電路分別是,分頻器,計數(shù)器(可做一個時鐘),序列檢測器。

這樣你就基本熟悉了開發(fā)環(huán)境了。

3)上板卡跑一個燈,熟悉一個板卡上時鐘資源使用,硬件的使用原理。

4)知道了 FPGA 學(xué)習(xí)主要不在于編程!壓根沒有編程這回事?。?a href="http://www.3532n.com/tags/verilog/" target="_blank">Verilog 是硬件描述語言!描述??!寫代碼時腦子里必須有電路圖?。≈?FPGA 主要學(xué)的是硬件和算法??!軟件最多能占 10%就不錯了!!

只要你能完成這上面的東西,恭喜你進入菜鳥行列,可以在別人設(shè)計好 FPGA 方案的條件下完成一些模塊的設(shè)計了。其實華為招聘員工,很多人 FPGA 水平一開始都差不多這么菜。

先寫一下老鳥需要會什么,以后再答怎么做到。

1)FPGA 邏輯資源,特別是時鐘資源要非常熟悉。

2)做算法的必須熟悉 sysgen 的使用。說的容易了,sysgen 畫畫圖也沒那么容易哦,你要熟悉使用各種濾波器,理論知識要求起點就不小。

3)充分理解 FPGA 從上而下的設(shè)計原則,能夠編寫中等程度的 FPGA 詳細設(shè)計方案。

4)熟悉時序優(yōu)化,時序收斂,區(qū)域約束等知識。并且能運用到編程之中,解決菜鳥們解決不了的“不科學(xué)”的問題。說白了就是會使用 planhead,以及 ISE 中那些你還沒接觸過的功能。一般菜鳥們 ISE 都只會編程,默認的編譯一下,然后下載,ChipSchop 抓抓數(shù)看看。

5)能夠熟悉 FPGA 常用的接口,不求都會編程,但是要知道他們功能是什么。比如 ADCDAC,串口,EMIF 等等。并且熟悉 DSP 等 FPGA 周邊常用芯片工作原理。

6)熟悉硬件設(shè)計,至少要知道 Bank 上 IO 規(guī)劃怎么好,全局時鐘,區(qū)域時鐘大致怎么規(guī)劃等等。

7)信號源,示波器,頻譜儀都要熟悉使用吧!

等這些都熟悉了,差不多是老鳥了。
責任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8247

    瀏覽量

    366755
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636540
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    503

    瀏覽量

    44103
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    芯片邏輯內(nèi)建自測試技術(shù)的工作原理與核心架構(gòu)

    內(nèi)建自測試(LBIST)技術(shù)應(yīng)運而生,它通過將測試電路植入芯片內(nèi)部,使芯片能夠?qū)ψ陨?b class='flag-5'>邏輯電路進行自主檢測,顯著降低了對ATE的依賴,在汽車電子、航空航天等高可靠性領(lǐng)域成為關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 03-03 14:08 ?111次閱讀
    芯片<b class='flag-5'>邏輯</b>內(nèi)建自測試技術(shù)的工作原理與核心架構(gòu)

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    的基礎(chǔ)概念和實踐方法。一、FPGA與MCU/MPU的區(qū)別MCU/MPU:順序執(zhí)行程序,CPU負責所有邏輯FPGA:可編程邏輯陣列,邏輯電路可按需求重新配置,實現(xiàn)并
    的頭像 發(fā)表于 01-19 09:05 ?469次閱讀
    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗】--LoongArch邏輯綜合、芯片設(shè)計

    本篇講述學(xué)習(xí)LoongArch邏輯綜合、可測試性設(shè)計、物理設(shè)計章節(jié)內(nèi)容。 一.邏輯綜合 邏輯綜合(logic synthesis)是將電路的行為級
    發(fā)表于 01-18 14:15

    咨詢符合國標GB/T 4728.12-2022的邏輯電路設(shè)計軟件

    背景 在大學(xué)教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標準GB/T 4728.12-2022的邏輯電路,培養(yǎng)學(xué)生的家國情懷,但目前的軟件好像使用的都是IEEE標準,
    發(fā)表于 09-09 09:46

    FPGA時序分析工具TimeQuest詳解

    上述代碼所描述邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個器件上能最高運行在多少頻率的時鐘?
    的頭像 發(fā)表于 08-06 14:54 ?4081次閱讀
    FPGA時序分析工具TimeQuest詳解

    CMOS的邏輯門如何應(yīng)用在電路

    CMOS的邏輯門如何應(yīng)用在電路中 前言 在如今的電子電路中,CMOS邏輯門有著接近零靜態(tài)功耗和超高集成度的特點,是數(shù)字電路不可或缺的存在。其
    的頭像 發(fā)表于 06-19 16:07 ?1779次閱讀
    CMOS的<b class='flag-5'>邏輯</b>門如何應(yīng)用在<b class='flag-5'>電路</b>中

    每周推薦!電子工程師自學(xué)資料及各種電路解析

    邏輯電路、時序邏輯電路、脈沖電路、D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器和半導(dǎo)體存儲器。 3、實用電子電路設(shè)計(全6本)—— 振蕩電路的設(shè)計與應(yīng)用 本
    發(fā)表于 05-19 18:20

    實用電子電路設(shè)計(全6本)——數(shù)字邏輯電路的ASIC設(shè)計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計為目標,以完全同步式電路為基礎(chǔ),從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設(shè)計技術(shù)。內(nèi)容包括:邏輯
    發(fā)表于 05-15 15:22

    組合邏輯電路

    需要完整版資料可下載附件查看哦!
    發(fā)表于 04-18 14:34

    六天專修課程!電子電路基本原理66課

    、運算放大器、負反饋、振蕩電路原理以及數(shù)字電路的數(shù)字邏輯、二進制運算、大規(guī)模微處理器以及A-D、D-A轉(zhuǎn)換電路的基本原理,并對模擬(線性)電路
    發(fā)表于 04-08 16:21

    數(shù)字電路—22、時序邏輯電路

    時序電路邏輯功能可用邏輯表達式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—16、觸發(fā)器

    觸發(fā)器是構(gòu)成時序邏輯電路的基本單元電路。 觸發(fā)器具有記憶功能,能存儲一位二進制數(shù)碼。
    發(fā)表于 03-26 14:21

    數(shù)字電路—14、加法器

    能對兩個1位二進制數(shù)進行相加而求得和及進位的邏輯電路稱為半加器。 能對兩個1位二進制數(shù)進行相加并考慮低位來的位,即相當于3個1位二進制數(shù)相加,求得和及進位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    數(shù)字電路—10、組合邏輯電路的分析與設(shè)計

    發(fā)表于 03-25 10:52

    CMOS邏輯IC是如何構(gòu)成的

    電子設(shè)備正常運轉(zhuǎn)離不開“邏輯”的精密驅(qū)動。例如,當我們在手機上滑動屏幕時,背后就有無數(shù)個CMOS邏輯電路在默默工作,它們通過復(fù)雜的邏輯運算,將我們的觸摸信號轉(zhuǎn)化為手機能夠理解的指令,從而實現(xiàn)各種功能。
    的頭像 發(fā)表于 03-10 10:33 ?1125次閱讀
    CMOS<b class='flag-5'>邏輯</b>IC是如何構(gòu)成的
    <ins id="upwhp"><sup id="upwhp"><tfoot id="upwhp"></tfoot></sup></ins>
    <dl id="upwhp"><strong id="upwhp"><table id="upwhp"></table></strong></dl>
      • <ins id="upwhp"></ins>
            <center id="upwhp"></center>