国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

硬件EMC設計規范,總體概念及考慮

傳感器技術 ? 來源:傳感器技術 ? 2020-08-14 09:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器EMC就圍繞這些問題進行研究。最基本的干擾抑制技術是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術包括抑制干擾源的發射和提高干擾接收器的敏感度,但已延伸到其他學科領域。


本規范重點在單板的EMC設計上,附帶一些必須的EMC知識及法則。在印制電路板設計階段對電磁兼容考慮將減少電路在樣機中發生電磁干擾。問題的種類包括公共阻抗耦合、串擾、高頻載流導線產生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。


在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發生比較頻繁;

2、信號頻率較高,通過寄生電容耦合到步線較有效,串擾發生更容易;

3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號線路反射的阻抗不匹配問題。

……

1 總體概念及考慮


1、五一五規則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。


模型:


VN1=I2ZG為電源I2流經地平面阻抗ZG而在1號電路感應的噪聲電壓。


由于地平面電流可能由多個源產生,感應噪聲可能高過模電的靈敏度或數電的抗擾度。


解決辦法:


模擬數字電路應有各自的回路,最后單點接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統去耦。


4、減小環路面積及兩環路的交鏈面積。


5、一個重要思想是:PCB上的EMC主要取決于直流電源線的Z

2 布局

下面是電路板布局準則:


1、 晶振盡可能靠近處理器

2、 模擬電路與數字電路占不同的區域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區域

3 布線


1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號線與回程線小與5:1。

3、針對長平行走線的串擾,增加其間距或在走線之間加一根零伏線。

4、手工時鐘布線,遠離I/O電路,可考慮加專用信號回程線。

5、關鍵線路如復位線等接近地回線。

6、為使串擾減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強弱信號線分開。

4 屏蔽


1屏蔽 > 模型:

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)


高頻射頻屏蔽的關鍵是反射,吸收是低頻磁場屏蔽的關鍵機理。


2、工作頻率低于1MHz時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內),1MHz以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器放大器DC/DC模塊等。更大的涉及單板間、子架、機架的屏蔽。


3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導率材料和接地兩點。電磁屏蔽不要求接地,但要求感應電流在上有通路,故必須閉合。磁屏蔽要求高磁導率的材料做 封閉的屏蔽體,為了讓渦流產生的磁通和干擾產生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統一,即用高電導率材料(如銅)封閉并接地。


4、對低頻,高電導率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導率的材料(如鍍鋅鐵)。


5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。


6、磁耦合感應的噪聲電壓UN=jwB.A.coso=jwM.I1,(A為電路2閉合環路時面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A和COS0必須減小;對干擾源而言,M和I1必須減小。雙絞線是個很好例子。它大大減小電路的環路面積,并同時在絞合的另一根芯線上產生相反的電動勢。


7、防止電磁泄露的經驗公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應為70%以上。

5 接地


1、300KHz以下一般單點接地,以上多點接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點接地;< 0.05λ多點接地。


2、好的接地方式:樹形接地


3、信號電路屏蔽罩的接地。


接地點選在放大器等輸出端的地線上。


4、對電纜屏蔽層,L < 0.15λ時,一般均在輸出端單點接地。L<0.15λ時,則采用多點接地,一般屏蔽層按0.05λ或0.1λ間隔接地。混合接地時,一端屏蔽層接地,一端通過電容接地。


5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現接地。最好的接地線是扁平銅編織帶。當地線長度是λ/4波長的奇數倍時,阻抗會很高,同時相當λ/4天線,向外輻射干擾信號。


6、單板內數字地、模擬地有多個,只允許提供一個共地點。


7、接地還包括當用導線作電源回線、搭接等內容。

6 濾波


1、選擇EMI信號濾波器濾除導線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質量。


一個典型信號的頻譜:


2、選擇交直流電源濾波器抑制內外電源線上的傳導和輻射干擾,既防止EMI進入電網,危害其它電路,又保護設備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時占主導地位。CM在 > 1MHz時,占主導地位。


3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。


4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩壓器和DC/DC轉換器的輸出進行濾波(uF)。

Cmin≈△I△t/△Vmax △Vmax一般取2%的干擾電平。


注意減小電容引線電感,提高諧振頻率,高頻應用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

7 其它


單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產工藝到扎線方法,從編碼技術到軟件抗干擾等。一個機器的孕育及誕生實際上是EMC工程。最主要需要工程師們設計中注入EMC意識。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 邏輯電路
    +關注

    關注

    13

    文章

    503

    瀏覽量

    44095
  • 電感
    +關注

    關注

    54

    文章

    6265

    瀏覽量

    106442
  • emc
    emc
    +關注

    關注

    176

    文章

    4390

    瀏覽量

    191592
  • 電磁干擾
    +關注

    關注

    36

    文章

    2483

    瀏覽量

    107937

原文標題:工程師必備:硬件EMC設計規范

文章出處:【微信號:WW_CGQJS,微信公眾號:傳感器技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    云臺伺服驅動硬件設計規范與實現手冊

    對象,從設計規范、電路架構、關鍵模塊實現、PCB 工程規范、可靠性設計、測試驗證等方面,形成一套完整、可直接工程化的云臺伺服驅動硬件設計手冊,適用于航拍、安防跟蹤、工業視覺、機載穩定等高精度云臺系統。
    的頭像 發表于 03-04 15:40 ?65次閱讀

    知識分享:產品的結構構架與EMC

    EMC來說,結構設計包含著一個系統層面設計的概念,也包含結構形態設計的概念。在一個產品的EMC設計中,屏蔽設計、接地設計、濾波設計等都不能獨立存在。信號輸入/輸出接口
    的頭像 發表于 01-19 17:07 ?1373次閱讀
    知識分享:產品的結構構架與<b class='flag-5'>EMC</b>

    發電機控制器EMC整改:硬件+軟件雙維度的整改方案

    深圳南柯電子|發電機控制器EMC整改:硬件+軟件雙維度的整改方案
    的頭像 發表于 07-28 10:59 ?536次閱讀

    技術資訊 I 面向初級工程師的 PCB 設計規范

    本文要點基本PCB設計規范包括控制電流容量和阻抗,這是防止電弧和串擾的關鍵。選擇適當的過孔類型,綜合考慮長寬比、覆蓋和塞孔,以確保可靠性。選擇材料和層排列,提升信號完整性、熱性能和可制造性。對于初級
    的頭像 發表于 06-13 16:28 ?1620次閱讀
    技術資訊 I 面向初級工程師的 PCB <b class='flag-5'>設計規范</b>

    EMC器件速覽(Ⅱ) #EMC #電磁兼容EMC #電子元器件 #硬件工程師 #PPTC #ESD

    emc
    深圳市韜略科技有限公司
    發布于 :2025年05月23日 17:37:26

    干貨!原理圖設計規范133條checklist

    原理圖設計是產品設計的理論基礎,設計一份規范的原理圖對設計PCB、跟機、做客戶資料具有指導性意義,是做好一款產品的基礎。原理圖設計基本要求:規范、清晰、準確、易讀。因此制定《原理圖設計規范》的目的
    的頭像 發表于 05-22 11:46 ?1107次閱讀
    干貨!原理圖<b class='flag-5'>設計規范</b>133條checklist

    EMC電路基礎知識

    本課程分三個章節,分別從概念,基本理論和系統方面簡單介紹了 EMC 的基 本概念、標準、測試內容,產品認證和電磁兼容的基本理論,最后介紹了系統 安裝和維護中的 EMC 問題。 學完本課
    發表于 05-19 16:13

    技術資料—PCB設計規范

    本 PCB 設計規范包括:PCB 布線與布局、電路設計、機殼、器件選型、系統、線纜與接插件。 按部位分類 技術規范內容 1 PCB 布線與布局 PCB 布線與布局隔離準則:強弱電流隔離、大小
    發表于 04-25 17:24

    硬件工程師手冊(全套)

    要求、電平要求、特殊電路(厚膜等) 要求等等。其次,根據需求分析制定硬件總體方案,尋求關鍵器件及電咱的技術 資料、技術途徑、技術支持,要比較充分地考慮技術可能性、可靠性以及成本控 制,并對開發調試
    發表于 04-22 15:05

    EMC思想來設計DC/DC電源的PCB

    的損耗,電壓的下降等維度之外,主要要考慮:干擾、抗干擾。 其實很多電源PCB的設計規范可以看出,都可以從EMC的角度去解讀其設計規則制定的用意。 電源的EMC設計,跟普通的
    發表于 04-15 13:40

    133條原理圖設計規范checklist

    原理圖設計是產品設計的理論基礎,設計一份規范的原理圖對設計PCB、跟機、做客戶資料具有指導性意義,是做好一款產品的基礎。原理圖設計基本要求: 規范、清晰、準確、易讀。 因此制定《原理圖設計規范
    發表于 04-11 10:50

    11節PCB實際案例課程+大廠內部PCB設計規范文檔(13920字)

    資料介紹 每個課程1個半小時左右,都是講具體設計案例,非常詳細,需要的朋友自取~ 設計規范就更基礎一些!尤其對于新手來說,從PCB的設計步驟到阻抗計算、bom分析全部都有涉及,還有一些實用的軟件
    發表于 04-02 15:28

    跟著華為學硬件電路設計,華為全套硬件電路設計學習資料都在這里了!

    模擬和混合信號電路設計培訓講義,華為PCB的EMC設計指南,華為PCB布線規范,華為ESD培訓教材,防護電路設計規范,WLAN原理及關鍵技術培訓-華為版,IC基本電氣特性,[華為]硬件
    發表于 03-25 13:59

    華為技術資料合集(硬件開發/C語言/PCB設計/天線通信)

    本帖最后由 yuu_cool 于 2025-3-17 09:54 編輯 本資料內容介紹:包含 華為硬件工程師手冊_全(159頁), 華為C語言編程規范, 華為PCB設計規范, 華為PCB
    發表于 03-17 09:54

    這是一篇非常好的硬件設計規范參考(建議下載!)

    一、硬件電路設計流程系列-硬件電路設計規范 二、硬件電路設計流程-方案設計(1) :主芯片選型 三、硬件電路設計流程-方案設計(2) :芯
    發表于 03-07 14:33