国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

混合信號常用設(shè)計 是通過每個模塊數(shù)字邏輯電路來控制的

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2020-03-16 11:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

混合信號設(shè)計結(jié)合了模擬數(shù)字電路的強(qiáng)大功能和優(yōu)點。常用的混合信號架構(gòu)是其中每個模塊通過數(shù)字邏輯電路來控制。這種設(shè)計利用數(shù)字邏輯電路的可靠性和運算能力控制傳統(tǒng)模擬電路。

由于便于在整個設(shè)計過程中修改,數(shù)字邏輯電路特別適合保持?jǐn)?shù)字邏輯控制環(huán)路的“智能”功能。模擬電路應(yīng)該盡可能簡單和直接??赡艿那闆r下,解碼、延遲及其它功能應(yīng)采用數(shù)字方式實施。

與模擬電路不一樣,數(shù)字邏輯電路不受偏差或工藝變量的影響,更便于控制或完全避免抖動等現(xiàn)象。某些功能在邏輯電路中配置非常容易,如保持特定不確定值的控制環(huán)路。這種電路基板占用面積小、抗噪聲并易于部署。

混合信號常用設(shè)計 是通過每個模塊數(shù)字邏輯電路來控制的

圖1,混合信號反饋環(huán)路框圖。

典型控制策略如圖1所示。輸入信號進(jìn)入某種類形的模擬信號處理電路。數(shù)字邏輯電路對輸出信號進(jìn)行分析,數(shù)字控制運算電路更新模擬電路的行為。增益、偏置、鉗位電流濾波器中心頻率是這種方式控制的典型量。

舉例

我們以圖2所示自動增益控制電路為例加以說明。輸入信號假定為簡單的正弦波,經(jīng)模擬信號處理電路進(jìn)行振幅調(diào)整。(DC)增益塊執(zhí)行本例整個模擬信號處理過程。它接收六位代碼,按 ±6dB調(diào)整信號(DC)增益。

混合信號常用設(shè)計 是通過每個模塊數(shù)字邏輯電路來控制的

圖2,自動增益控制:DC塊執(zhí)行全部模擬信號處理。

比較器是“數(shù)字信號分析儀”最簡單的例子,輸出信號與1.5V參考電壓進(jìn)行比較。信號振幅調(diào)整到其最小值剛好開始啟動比較器。標(biāo)有IEC_Controller的模塊含有數(shù)字控制運算電路。這個控制器的基本概念很簡單:

1.測量時鐘周期中比較器輸出結(jié)果低的部分。

2.定期比較這部分周期與預(yù)期目標(biāo)值。

3.如果計數(shù)過高,下調(diào)DC增益。如果過低,上調(diào)DC增益。

這個電路的另一部分是“抖動檢測器”,嵌入IEC_DitherDetector模塊中,用來確定DC增益值是否處于穩(wěn)定狀態(tài)。穩(wěn)定后,鎖定控制環(huán)路的輸出。這樣可以避免電路在代碼之間隨機(jī)漂移。

數(shù)字環(huán)路考慮因素

任何控制環(huán)路必須有一個目標(biāo)(預(yù)期值或條件),這個AGC電路的目標(biāo)是每256個周期1個比較器高計數(shù),或占空周期約為0.4%。

選擇這個值是因為產(chǎn)生的誤差(0.4%)可以接受。不過,每種應(yīng)用情況不同,必須認(rèn)真選擇誤差信號的動態(tài)范圍。

稱作ComparatorCounter的計數(shù)器用來統(tǒng)計比較器輸出結(jié)果高的時鐘周期數(shù)。控制環(huán)路生成誤差信號,稱為Error(誤差),即實際計數(shù)減去目標(biāo)值所得結(jié)果。

環(huán)路輸出限制為不上溢或下溢。此外,每次更新事件清零ComparatorCounter,從而開始另一個256時鐘周期測量。

多個反饋環(huán)路考慮因素

系統(tǒng)僅有一個控制環(huán)路時,它的漂移誤差并不重要,但是如果系統(tǒng)有多個環(huán)路,漂移誤差會明顯放大。

控制理論指出:當(dāng)系統(tǒng)有多個環(huán)路時,系統(tǒng)調(diào)整誤差所需的時間呈幾何級增長,其階數(shù)與環(huán)路數(shù)量一致。

數(shù)字控制環(huán)路的時間常數(shù)很容易改變。如果環(huán)路輸出寬度為N位,誤差積分器可寬出幾位,如N+2。然后考慮預(yù)留一部分最小有效位不用,有效延緩環(huán)路關(guān)閉。利用一個很小的附加邏輯,時間常數(shù)還可以成為動態(tài)的,根據(jù)其它環(huán)路的狀態(tài)變化。

抖動與穩(wěn)定

抖動一詞描述控制環(huán)路在兩個(或多個)離散輸出代碼之間來回擺動的情況。這是這類控制環(huán)路的常見現(xiàn)象,某些應(yīng)用中這種現(xiàn)象無所謂。

在不允許抖動的應(yīng)用中,可采用一個小的附加邏輯電路消除抖動。檢測抖動最簡便的方法是觀察誤差信號。當(dāng)誤差信號小時,環(huán)路接近其預(yù)期目標(biāo)。適當(dāng)時間長度內(nèi)保持很小誤差時,環(huán)路誤差積分器停用,防止進(jìn)一步更新。

混合信號常用設(shè)計 是通過每個模塊數(shù)字邏輯電路來控制的

圖3,選取和鎖定的波形輸出。

確定誤差信號在“適當(dāng)時間”內(nèi)保持很小狀態(tài)需要采用低通濾波。單極IIR(無限沖激響應(yīng))濾波器可能是最簡單的低通濾波器。這種濾波器易于配置在數(shù)字邏輯電路中。

可采用另一(選裝)計數(shù)器延長環(huán)路完全穩(wěn)定時間,即使其過濾的誤差信號小到可以接受之后。本例中,這個計數(shù)器稱為SettleCounter,每當(dāng)過濾誤差信號過大時,這個計數(shù)器清零。當(dāng)過濾的誤差信號小到可接受的程度時,計數(shù)器開始累計,每個更新事件一次。當(dāng)達(dá)到最大值時,控制環(huán)路誤差積分器停止工作,環(huán)路輸出不再變化。

環(huán)路本身不間斷持續(xù)運行(其誤差信號必須連續(xù)跟蹤輸入信號的變化),但輸出值鎖定,從而不能抖動。當(dāng)輸入信號顯著變化時,過濾的誤差信號增加,環(huán)路解鎖并開始重新選取信號。

結(jié)果

示例電路的動作如圖3所示。輸出信號Vout最初過大。DCGain值下移,每256個時鐘周期下降一個單位,直到誤差信號接近零為止。AbsFilteredError信號滯后于誤差信號,最終低于重新選取閾值。這時,重新選?。≧eacquire)下降。當(dāng)SettleCounter達(dá)到其最大值后LoopEnable下降,環(huán)路輸出鎖定。

與傳統(tǒng)全模擬控制環(huán)路相比,混合信號控制環(huán)路具有許多優(yōu)點。它們便于實施并可保證穩(wěn)定性,特別是與專門設(shè)計的抖動檢測器配合使用時。數(shù)字邏輯電路具有獨特的控制環(huán)路“鎖定”能力,這是一種具有極大實用價值的功能。

誤差積分器和環(huán)路誤差濾波器策略使這種構(gòu)件方法適用于解決大量不同的問題??尚械那闆r下,可結(jié)合數(shù)字和模擬設(shè)計方法各自的優(yōu)勢開發(fā)小型、可靠、易于實施的新型控制結(jié)構(gòu)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 混合信號
    +關(guān)注

    關(guān)注

    0

    文章

    537

    瀏覽量

    65852
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗】--LoongArch邏輯綜合、芯片設(shè)計

    (Boundary SCAN,BSCAN)等。其中,掃描鏈用于測試芯片的數(shù)字邏輯電路,BIST用于測試芯片的片上內(nèi)存,BSCAN用于測試芯片的I/O端口。 市面上常用的DFT工具為DFT Compiler。它是
    發(fā)表于 01-18 14:15

    有源邏輯探頭的具體應(yīng)用

    有源邏輯探頭依托內(nèi)置放大電路、高輸入阻抗及低噪聲核心特性,專注于數(shù)字電路邏輯電平(如0/1信號)的精準(zhǔn)捕獲與分析,廣泛適配研發(fā)驗證、故障調(diào)
    的頭像 發(fā)表于 12-16 10:29 ?199次閱讀
    有源<b class='flag-5'>邏輯</b>探頭的具體應(yīng)用

    測溫精度±0.1℃,無需進(jìn)行校準(zhǔn)的數(shù)字模擬混合信號溫度傳感芯片

    數(shù)字模擬混合信號溫度傳感芯片的工作原理基于半導(dǎo)體PN結(jié)溫度特性與帶隙電壓的物理關(guān)系,通過CMOS工藝實現(xiàn)高精度溫度測量。
    的頭像 發(fā)表于 09-19 09:54 ?692次閱讀
    測溫精度±0.1℃,無需進(jìn)行校準(zhǔn)的<b class='flag-5'>數(shù)字</b>模擬<b class='flag-5'>混合</b><b class='flag-5'>信號</b>溫度傳感芯片

    咨詢符合國標(biāo)GB/T 4728.12-2022的邏輯電路設(shè)計軟件

    背景 在大學(xué)教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標(biāo)準(zhǔn)GB/T 4728.12-2022的邏輯電路,培養(yǎng)學(xué)生的家國情懷,
    發(fā)表于 09-09 09:46

    如何設(shè)計具有并行接口的數(shù)字輸入模塊

    (LATCH)的時序控制下,對8個24 V灌電流輸入的狀態(tài)進(jìn)行采樣和串行化,以便用戶可以通過SPI讀出8個狀態(tài)。使用串行接口可以盡量減少需要隔離的邏輯信號數(shù)量,對于高通道數(shù)
    的頭像 發(fā)表于 08-19 09:23 ?1514次閱讀

    瑞薩RA系列FSP庫開發(fā)實戰(zhàn)指南(29)CGC(時鐘生成電路)時鐘控制

    Circuit,中文譯為“時鐘生成電路”,或者也可以叫它“時鐘控制電路”。 13.1.1 時鐘源 我們學(xué)過《數(shù)字邏輯電路》知道,在芯片集成電路
    的頭像 發(fā)表于 08-05 14:02 ?3439次閱讀
    瑞薩RA系列FSP庫開發(fā)實戰(zhàn)指南(29)CGC(時鐘生成<b class='flag-5'>電路</b>)時鐘<b class='flag-5'>控制</b>

    電子工程師自學(xué)成才手冊.提高篇

    ,數(shù)字電路基礎(chǔ)與門電路,數(shù)制、編碼與邏輯代數(shù),組合邏輯電路,時序邏輯電路,脈沖電路,D/A轉(zhuǎn)換器
    發(fā)表于 07-03 16:09

    實用電子電路設(shè)計(全6本)——數(shù)字邏輯電路的ASIC設(shè)計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計為目標(biāo),以完全同步式電路為基礎(chǔ),從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設(shè)計技術(shù)。內(nèi)容包括:
    發(fā)表于 05-15 15:22

    如何用模塊化儀器高效測試嵌入式微控制器?

    從冰箱到飛機(jī),嵌入式微控制器如何確保穩(wěn)定運行?面對復(fù)雜的混合信號與串行協(xié)議,工程師如何快速驗證與調(diào)試?本文揭秘模塊化儀器的全能測試方案——數(shù)字
    的頭像 發(fā)表于 05-13 15:06 ?662次閱讀
    如何用<b class='flag-5'>模塊</b>化儀器高效測試嵌入式微<b class='flag-5'>控制</b>器?

    混合信號設(shè)計的概念、挑戰(zhàn)與發(fā)展趨勢

    本文介紹了集成電路設(shè)計領(lǐng)域中混合信號設(shè)計的概念、挑戰(zhàn)與發(fā)展趨勢。
    的頭像 發(fā)表于 04-01 10:30 ?1714次閱讀

    數(shù)字電路—22、時序邏輯電路

    時序電路邏輯功能可用邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—14、加法器

    能對兩個1位二進(jìn)制數(shù)進(jìn)行相加而求得和及進(jìn)位的邏輯電路稱為半加器。 能對兩個1位二進(jìn)制數(shù)進(jìn)行相加并考慮低位的位,即相當(dāng)于3個1位二進(jìn)制數(shù)相加,求得和及進(jìn)位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    數(shù)字電路—編碼器

    編碼器:用二進(jìn)制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼的邏輯電路,稱為編碼器。 編碼原則:N位二進(jìn)制代碼可以表示個信號,則對M個信號編碼時,應(yīng)由≥M確定位數(shù)N
    發(fā)表于 03-26 11:08

    是德DSOX4034A示波器混合信號測試應(yīng)用

    在當(dāng)今科技日新月異的時代,各行各業(yè)對于電子產(chǎn)品的研發(fā)和生產(chǎn)要求愈加嚴(yán)格,測試設(shè)備的精準(zhǔn)性和高效性成為決定產(chǎn)品質(zhì)量的關(guān)鍵因素。特別是在復(fù)雜的數(shù)字和模擬電路設(shè)計中,工程師們需要借助先進(jìn)的工具分析、調(diào)試
    的頭像 發(fā)表于 03-11 17:23 ?1118次閱讀
    是德DSOX4034A示波器<b class='flag-5'>混合</b><b class='flag-5'>信號</b>測試應(yīng)用

    CMOS邏輯IC是如何構(gòu)成的

    電子設(shè)備正常運轉(zhuǎn)離不開“邏輯”的精密驅(qū)動。例如,當(dāng)我們在手機(jī)上滑動屏幕時,背后就有無數(shù)個CMOS邏輯電路在默默工作,它們通過復(fù)雜的邏輯運算,將我們的觸摸
    的頭像 發(fā)表于 03-10 10:33 ?1121次閱讀
    CMOS<b class='flag-5'>邏輯</b>IC是如何構(gòu)成的