国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Silicon Lab bSi5372/71主要特性及電路圖解析

電子工程師 ? 來(lái)源:Silicon Lab ? 作者:Silicon Lab ? 2020-10-06 16:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Silicon Lab公司的Si5372/71是單個(gè)PLL抖動(dòng)衰減時(shí)鐘,集成了兩個(gè)外部(A級(jí))和內(nèi)部(J級(jí))基準(zhǔn)和該公司最新第四代DSPLL技術(shù),以提供下一代相干光學(xué)應(yīng)用的所需的性能.集成的基準(zhǔn)不易受聲發(fā)射影響,從而消除了外接晶振,從而節(jié)省了空間和成本.多達(dá)4個(gè)輸出,滿(mǎn)足高速整數(shù)模式,在相位抖動(dòng)45fs-rms(1MHz-40MHz)高達(dá)2.75GHz.每個(gè)輸出還可以配置成multiSynth模式任何頻率輸出,只要所增加頻率靈活性是需要的,比如時(shí)鐘正向誤差修正(FEC)還能提供90 fs-rms典型的相位抖動(dòng)(12 kHz-20 MHz).Si5372/71還具有低到0.001ppb步控制的DCO控制,并能鎖住間隙時(shí)鐘輸入.輸入頻率范圍,差分為8 kHz- 750 MHz, LVCMOS為8 kHz - 250 MHz,高速整數(shù)模式的最大輸出頻率2.75GHz,典型抖動(dòng)45 fs-rms(1 MHz–40 MHz);Multisynth模式的最大輸出頻率717.5 MHz,典型抖動(dòng)為90 fs RMS(12 kHz–20 MHz).器件滿(mǎn)足以下規(guī)范ITU-T G.8262 (SyncE) EEC Options 1 and 2和ITU-T G.8262.1 (Enhanced SyncE) eEEC.主要用在相干光線路卡和模塊(100G/400G/600G)以及高速數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘.本文介紹了Si5372/71主要特性,功能框圖,以及評(píng)估板Si5372 -EVB主要特性,功能框圖,電路圖和材料清單.

The Si5372/71 are single-PLL jitter attenuating clocks with both external (Grade A)and internal (Grade J) reference and Silicon Labs’ latest 4th generation DSPLL technologyto deliver the performance requirements of next generation coherent opticalapplications. The integrated reference is less susceptible to acoustic emissions andeliminates the need for external crystals that take up extra space and cost.

Up to four outputs can be assigned to high-speed integer mode capable of up to2.75 GHz at 45 fs-rms typical phase jitter (1 MHz–40 MHz). Each output may also beconfigured as multiSynth mode any-frequency outputs when added frequency flexibilityis required, such as clocking Forward Error Correction (FEC) while still delivering90 fs-rms typical phase jitter (12 kHz-20 MHz). The Si5372/71 also feature DCOcontrol with as low as 0.001 ppb step control and is able to lock to gapped clock inputs.

These devices are available with factory programming or can be programmedvia a serial interface with in-circuit programmable non-volatile memory (NVM) so thatthey always power up with a known frequency configuration. The loop filter is fullyintegrated on-chip eliminating the risk of potential noise coupling associated with discretesolutions. Programming the Si5372/71 is made easy with Silicon Labs’ Clock-Builder Pro?.

The Si5371 has two outputs, and the Si5372 has four outputs, with external crystal versions (Grade A) available in 7 mm x 7 mm 44-QFN packages and internal reference versions (Grade J) available in 7 mm x 7 mm 44-LGA packages.

Si5372主要特性:

? Supports High-speed line side clocks up to2.75 GHz
? Generates any output frequency in any formatfrom any input frequency
? Integrated reference (Grade J)
? Better acoustic emissions immunity
? Significantly smaller board area
? Enhanced hitless switching minimizes outputphase transients (0.2 ns typ)
? Input frequency range
? Differential: 8 kHz to 750 MHz
? LVCMOS: 8 kHz to 250 MHz
? High-speed Integer mode
? 45 fs-rmsTyp Jitter (1 MHz–40 MHz)
? Maximum output Frequency of 2.75 GHz
? Multisynth mode
? 90 fs RMS Typ Jitter (12 kHz–20 MHz)
? Maximum output Frequency of 717.5 MHz
? Meets requirements of:
? ITU-T G.8262 (SyncE) EEC Options 1 and 2
? ITU-T G.8262.1 (Enhanced SyncE) eEEC
? Status monitoring
? Si5372: 4 input, 4 output
? Si5371: 4 input, 2 output
? Drop-in compatible with Si5344H/42H

Si5372應(yīng)用:

? Coherent optical line cards and modules (100G/400G/600G)
? High-speed data converter clocking

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖1.Si5372框圖表

評(píng)估板Si5372 –EVB

The Si5372-EVB is used for evaluating the Si5372 Any-Frequency, Any-Output, Jitter Attenuating Clock Multiplier. The Si5372 combines 4th generation DSPLL and Multisynth ? technologies to enable any-frequency clock generation for applications that require the highest level of jitter performance. There are two different EVBs for theSi5372. There is an A grade which uses an external XTAL reference and there is a Jgrade which has an internal XTAL reference. This user guide is intended for all versionsof the Si5372 EVB.

The device grade and revision is distinguished by a white 1inch x 0.187 inch label installed in the lower left hand corner of the board. In the examplebelow, the label "SI5372J-A-EB" indicates the evaluation board has been assembledwith an Si5372 device, Grade J, Revision A, installed. (For ordering purposes only,the terms “EB” and “EVB” refer to the board and the kit respectively. For the purposeof this document, the terms are synonymous in context.)The device The Si5372-EVBhas two independent input clocks and four independent output clocks. The Si5372-EVBcan be controlled and configured using the ClockBuilderPro? (CBPro) software tool.

評(píng)估板Si5372 -EVB主要特性:

? Si5372A-A-EB for evaluating externalXTAL version Si5372A
? Onboard 48 MHz XTAL or ReferenceSMA Inputs allow holdover mode ofoperation on the Si5372.
? Si5372J-A-EB for evaluating internal XTALversion Si5372J
? Powered from USB port or external powersupply.
? CBPro? GUI-programmable VDD supplyallows the device to operate from 3.3, 2.5,or 1.8 V.
? CBPro GUI-programmable VDDO suppliesallow each of the ten outputs to have itsown supply voltage, selectable from 3.3,2.5, or 1.8 V.
? CBPro GUI-controlled voltage, current,and power measurements of VDD and allVDDO supplies.
? Status LEDs for power supplies andcontrol/status signals of Si5372.
? SMA connectors for input clocks, outputclocks, and optional external timingreference clock.


圖2.評(píng)估板Si5372 -EVB外形圖

評(píng)估板包括:

Seamless download from ClockBuilder Pro to EVB
SMA connectors for high quality measurements
No external clocks are required for free-run evaluation
Real-time power and junction temperature measurements
Access all registers, LED indicators and I/O
Most configurations can be powered by USB

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖3.評(píng)估板Si5372 -EVB功能框圖

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖4.評(píng)估板Si5372 -EVB電路圖(1)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖5.評(píng)估板Si5372 -EVB電路圖(2)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖6.評(píng)估板Si5372 -EVB電路圖(3)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖7.評(píng)估板Si5372 -EVB電路圖(4)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖8.評(píng)估板Si5372 -EVB電路圖(5)
評(píng)估板Si5372 -EVB材料清單:

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖9.評(píng)估板Si5372A-A-EVB電路圖(1)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖10.評(píng)估板Si5372A-A-EVB電路圖(2)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖11.評(píng)估板Si5372A-A-EVB電路圖(3)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖12.評(píng)估板Si5372A-A-EVB電路圖(4)

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案


圖13.評(píng)估板Si5372A-A-EVB電路圖(5)
評(píng)估板Si5372A-A-EVB材料清單:

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

[原創(chuàng)] Silicon Lab Si5372抖動(dòng)衰減集成基準(zhǔn)單PLL相干光學(xué)時(shí)鐘解決方案

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8220

    瀏覽量

    364352
  • Silicon
    +關(guān)注

    關(guān)注

    0

    文章

    136

    瀏覽量

    39816
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    398

    瀏覽量

    30513
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    這種很像深度學(xué)習(xí)的電路架構(gòu)圖是怎么畫(huà)的?

    如圖,這種圖解電路的模塊很清晰,請(qǐng)問(wèn)燒友們?cè)谀目梢岳L制這樣的模塊電路圖,哪個(gè)平臺(tái)這種素材比較多呢?
    發(fā)表于 12-12 09:26

    光學(xué)像差特性深度解析

    入手,系統(tǒng)解析主要像差類(lèi)型、影響因素、測(cè)量方法以及校正策略,并探討其在實(shí)際應(yīng)用中的意義,旨在為讀者提供全面而科學(xué)的認(rèn)知視角。光學(xué)像差的基本原理在理想光學(xué)系統(tǒng)中,所有光線均
    的頭像 發(fā)表于 12-05 17:12 ?248次閱讀
    光學(xué)像差<b class='flag-5'>特性</b>深度<b class='flag-5'>解析</b>

    PIC18F56Q71 Curiosity Nano評(píng)估套件技術(shù)解析與應(yīng)用指南

    MCU。該評(píng)估板由MPLAB? X IDE提供支持,可輕松訪問(wèn)PIC18F56Q71的各項(xiàng)特性,從而探索如何將該設(shè)備評(píng)估板集成到定制設(shè)計(jì)中。Microchip Technology Curiosity Nano系列評(píng)估板包括一個(gè)板載調(diào)試器。無(wú)需外部工具即可對(duì)PIC18F
    的頭像 發(fā)表于 10-11 14:14 ?403次閱讀
    PIC18F56Q<b class='flag-5'>71</b> Curiosity Nano評(píng)估套件技術(shù)<b class='flag-5'>解析</b>與應(yīng)用指南

    NVIDIA Isaac Sim 4.5.0與lsaac Lab 2.0的安裝教程

    Isaac Sim 和 Isaac Lab 目前開(kāi)放下載的版本是 Isaac Sim 4.5.0 以及 Isaac Lab 2.0,本篇文章將為大家?guī)?lái)這兩個(gè)軟件的安裝教程。
    的頭像 發(fā)表于 06-19 15:00 ?2215次閱讀
    NVIDIA Isaac Sim 4.5.0與lsaac <b class='flag-5'>Lab</b> 2.0的安裝教程

    圖解單片機(jī)功能與應(yīng)用(完整版)

    過(guò)程通道圖解、單片機(jī)顯示電路圖解、51單片機(jī)按鍵識(shí)別電路圖解、51單片機(jī)常用算法圖解、單片機(jī)常用電路圖解、51單片機(jī)抗擾技術(shù)
    發(fā)表于 06-16 16:52

    無(wú)線充電技術(shù)解析:從電磁感應(yīng)到未來(lái)應(yīng)用

    無(wú)線充電器原理圖解析,利用電磁感應(yīng)與諧振耦合,實(shí)現(xiàn)隔空充電。模塊電路圖包含整流、振蕩、功率放大和接收穩(wěn)壓等環(huán)節(jié),適合低功耗設(shè)備供電。
    的頭像 發(fā)表于 05-23 08:56 ?1542次閱讀
    無(wú)線充電技術(shù)<b class='flag-5'>解析</b>:從電磁感應(yīng)到未來(lái)應(yīng)用

    每周推薦!電子工程師自學(xué)資料及各種電路解析

    邏輯電路、時(shí)序邏輯電路、脈沖電路、D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器和半導(dǎo)體存儲(chǔ)器。 3、實(shí)用電子電路設(shè)計(jì)(全6本)—— 振蕩電路的設(shè)計(jì)與應(yīng)用 本
    發(fā)表于 05-19 18:20

    漫畫(huà)圖解 電感器 抗干擾元器件指南(全彩PDF版)

    漫畫(huà)圖解電感基礎(chǔ)知識(shí)(高清PDF) 內(nèi)容:很形象的漫畫(huà)和語(yǔ)言圖解關(guān)于電感器的入門(mén)基礎(chǔ)知識(shí),讓電子初學(xué)者也能輕松的看懂電子電路。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下
    發(fā)表于 05-13 15:49

    IP6808無(wú)線充電電路圖解析與應(yīng)用指南

    本文介紹了IP6808無(wú)線充電芯片,具有高效率、低功耗、高兼容性等優(yōu)點(diǎn)。其核心電路包括主控電路、功率傳輸部分和通信與保護(hù)機(jī)制,能夠?qū)崿F(xiàn)高效無(wú)線充電。
    的頭像 發(fā)表于 05-05 09:03 ?1141次閱讀
    IP6808無(wú)線充電<b class='flag-5'>電路圖解析</b>與應(yīng)用指南

    MDD整流二極管的伏安特性曲線解析及應(yīng)用影響

    MDD整流二極管是電子電路中最常見(jiàn)的元件之一,其主要作用是將交流電轉(zhuǎn)換為直流電。在選型和使用過(guò)程中,二極管的伏安特性(I-V曲線)是衡量其性能的關(guān)鍵參數(shù),直接影響其導(dǎo)通損耗、反向耐壓能力及整流效率
    的頭像 發(fā)表于 03-20 10:17 ?1634次閱讀
    MDD整流二極管的伏安<b class='flag-5'>特性</b>曲線<b class='flag-5'>解析</b>及應(yīng)用影響

    ADL5372 1500MHz至2500MHz正交調(diào)制器技術(shù)手冊(cè)

    ADL5372屬于固定增益正交調(diào)制器(F-MOD)系列產(chǎn)品,設(shè)計(jì)用于1500 MHz至2500 MHz頻率范圍。其出色的相位精度和幅度平衡可以為通信系統(tǒng)提供高性能中頻或直接射頻調(diào)制
    的頭像 發(fā)表于 03-02 10:29 ?768次閱讀
    ADL<b class='flag-5'>5372</b> 1500MHz至2500MHz正交調(diào)制器技術(shù)手冊(cè)

    ES–USB-Lab用戶(hù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《ES–USB-Lab用戶(hù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 01-16 15:29 ?0次下載
    ES–USB-<b class='flag-5'>Lab</b>用戶(hù)手冊(cè)

    華為通過(guò)BSI全球首批漏洞管理體系認(rèn)證

    近日,華為通過(guò)全球權(quán)威標(biāo)準(zhǔn)機(jī)構(gòu)BSI漏洞管理體系認(rèn)證,涵蓋了ISO/IEC 27001信息安全管理、ISO/IEC 29147漏洞披露及ISO/IEC 30111漏洞處理流程三大國(guó)際標(biāo)準(zhǔn)。華為憑借其
    的頭像 發(fā)表于 01-16 11:15 ?1051次閱讀
    華為通過(guò)<b class='flag-5'>BSI</b>全球首批漏洞管理體系認(rèn)證

    電源負(fù)載主要特性和參數(shù)是什么?

    電源負(fù)載的主要特性和參數(shù)是評(píng)估其性能和適用性的關(guān)鍵因素。以下是一些主要特性和參數(shù): 功率: 額定功率(Rated Power):電源負(fù)載能夠持續(xù)穩(wěn)定運(yùn)行的最大電功率。 峰值功率(Pe
    發(fā)表于 12-25 15:09

    LH8-E16-A1G接近開(kāi)關(guān)在電路圖中用什么表示

    接近開(kāi)關(guān)在電路圖中用特定的圖形符號(hào)和文字符號(hào)來(lái)表示,這些符號(hào)用于在電路圖中直觀地表示接近開(kāi)關(guān)的位置、連接方式和特性參數(shù)等信息。
    的頭像 發(fā)表于 12-23 09:44 ?1706次閱讀