国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在什么情況下以移除PCB上的許多去耦電容

PCB線路板打樣 ? 來源:LONG ? 2019-08-07 14:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

您正在設計最新的子系統,并且有人告訴您盡可能多地放置100 nF去耦電容,盡可能接近所有集成電路,就像我們在上一顆衛星上所做的那樣。作為一名設計工程師,很自然地質疑這種解耦的定性方法。它的目的是什么?為什么100 nF?其他價值怎么樣?多少個電容?有多接近芯片和方向?
您是否知道在某些情況下,您可以移除PCB上的許多去耦電容,而不會影響子系統的性能或可靠性?如何優化去耦,避免過度設計設計,減少BOM,并提供更便宜,更可靠的硬件,正確的第一次?

為什么要去耦?
配電網絡(PDN)的目的是為其必須提供的每個集成電路提供定義的穩壓電壓。然而,在DC-DC轉換器和其負載之間,PDN內有許多互連;例如跡線,焊盤,過孔,平面,封裝引線,鍵合線等,如下圖所示:

在什么情況下以移除PCB上的許多去耦電容

圖1提供FPGA的PDN及其互連的示例。

如果每個芯片的電流消耗恒定,由于各種互連的串聯電阻,這將導致PDN內的恒定IR壓降。然而,集成電路的瞬態需求在每個時鐘周期變化,并且PDN的阻抗包括電感和電容元件。通過復阻抗的快速變化的電流將產生稱為軌道下垂或軌道坍塌的電壓降,如果電容器無法供電,則可能導致紋波過大,調節器不穩定,時序裕度減小,電壓下降或功能故障它的負載與所需的電流。下垂會將噪聲注入電源和接地層,從而在PCB邊緣發出不必要的EMI,而去耦也可以減少這種干擾。
調節器對瞬態電流需求的響應要慢于它所提供的器件的運行速度。在PDN內旁路或去耦電容器的目的是通過存儲在下垂期間釋放的電荷來消除瞬態電壓降。去耦的作用是為每個集成電路提供這種電容,在很寬的頻率范圍內具有最小的寄生阻抗。整個環路電感決定了從PDN到負載的電荷傳輸速度,每個電容器都會引入固有的ESR和ESL,以及不需要的安裝,通孔和平面擴展電感。 PDN設計的目標是通過最小化電感來最大化電容的有效性,從而將阻抗保持在所需帶寬上的目標值以下。這將供電軌的任何變化限制在可接受的規定極限,例如, 5%的波紋。點擊航天工業希望利用需要低電壓,高電流電源軌的超深亞微米集成電路的性能優勢。這些芯片在更快的頻率下工作,并且當它們更頻繁地切換時,每個周期中消耗的能量也更頻繁地消耗。將所有這些結合起來意味著更高的電流將在更短的時間內發生變化,并且可以容忍的相對噪聲量將減少。
多少去耦?
在設計PDN時,目標應該是選擇最小數量的去耦電容,以確保阻抗在所需帶寬內保持低于目標值。
來自直流的低頻在10 kHz時,調節器控制著集成電路看到PDN的阻抗。從10到100 kHz,大容量電解電容鉭電容提供低阻抗去耦路徑,之后PCB級去耦接管。

離散板級去耦的有效性受到很大影響其整體回路電感包括固有ESR和ESL,以及安裝,通孔和平面擴展電感。在更高的頻率下,PCB的電源和接地層的平行板電容接管以提供低阻抗路徑。原則上,分布式平面電容提供了提供高達GHz頻率的低電感的潛力;然而,由于芯片封裝PDN的串聯電感,PCB級去耦限制在幾百MHz。

通過利用相鄰電源和地平面之間的嵌入電容,即通過增加平面的相對面積通過減小它們的間隔和/或通過使用具有更高相對介電常數的電介質,可以將更寬帶寬上的平面間電容的有效性提高到可以去除許多物理的,離散的去耦電容器的水平。電介質厚度影響平面擴展電感,并且最小化這種間隔降低了電容器的整體安裝電感,使其能夠進一步遠離其負載。然而,在實踐中,ESA的ECSS-Q-ST-70-12C標準規定了最小間隙為100μm(3.9密耳),這限制了嵌入式解耦對ESA任務的有效性。
高于幾百MHz,芯片看到的阻抗由片內電容(柵極和電源接地金屬化)決定,而板級去耦將無法將其降低到封裝的固有PDN電感以下。 BR>對于要去耦的每個電源軌,可以通過根據器件數據手冊中規定的最大容許紋波以及瞬態電流計算目標阻抗來啟動PDN的設計:

在什么情況下以移除PCB上的許多去耦電容


對于許多組件,僅列出最大功耗,并且可以使用多種方法來推斷峰值瞬態需求,例如 0.5 * Imax 。一些FPGA供應商在地點和路線之后或者從功率預測電子表格中提供更多的定量估計。
我們還可以通過假設去耦提供在某段時間內必須流動的所有電荷來估算所需的電容總量,Δt:

在什么情況下以移除PCB上的許多去耦電容


例如,如果ADC從3.3V電壓軌消耗2W且指定紋波為5%,并且穩壓器在不到10μs內無法響應電壓變化,那么我們需要提供37μF的去耦。低于此值,電容器上的電壓下降將超過允許的5%紋波。

對于每個電壓軌,還可以估算并聯所需的最小電容數,以滿足目標阻抗直至最大頻率:

在什么情況下以移除PCB上的許多去耦電容


等式表明,為了減少電容器的數量,必須減少ESL。每個電容器的環路電感越低,在更高頻率下實現目標阻抗所需的電感越少。具有較低固有ESL的較小電容器是可用的,例如, AVX將在今年晚些時候提供符合空間要求的0402,并且應盡一切努力減少整體回路電感,即附件,通孔和平面擴展電感的幾何形狀。
設計人員通常只會增加電容器的數量希望通過并聯添加更多電容來降低環路電感。然而,當電容器緊密間隔時,由于通孔之間的互感,在平面和電容器焊盤之間看到的電感不會降低為1/N,這是標準做法。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電容
    +關注

    關注

    100

    文章

    6487

    瀏覽量

    159408
  • PCB打樣
    +關注

    關注

    17

    文章

    2981

    瀏覽量

    23599
  • 華強PCB
    +關注

    關注

    8

    文章

    1831

    瀏覽量

    29264
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44644
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么情況下用安規電容

    安規電容指符合特定安規標準,電容器失效后,不會導致電擊,不危及人身安危的電容器,根據應用場景和連接方式的不同,安規電容分為X
    的頭像 發表于 01-21 17:20 ?713次閱讀
    <b class='flag-5'>什么情況下</b>用安規<b class='flag-5'>電容</b>?

    什么情況下用安規電容

    安規電容是指符合特點安規標準,電容器失效后,不會導致電擊,不危及人身安危的電容器。根據應用場景和鏈接方式的不同,安規電容分為X
    的頭像 發表于 01-21 16:40 ?709次閱讀
    <b class='flag-5'>什么情況下</b>用安規<b class='flag-5'>電容</b>?

    【「高速數字設計(基礎篇)」閱讀體驗】第五章 去電容

    ,從根源減少噪聲。 這章的核心策略“遠交近攻”特別有意思: 近攻:IC附近擺小容量、高頻率響應的電容(比如陶瓷電容),它們能快速響應高頻噪聲,就像給IC裝了個“貼身充電寶”。 遠交
    發表于 11-19 20:35

    【「高速數字設計(基礎篇)」閱讀體驗】+第五章去電容閱讀體驗

    電容PCB設計中用于穩定電源電壓、濾除高頻噪聲的關鍵元件,其作用與布局要求直接影響電路性能。以下是核心要點總結: 一、去電容的作用
    發表于 11-06 17:01

    PCB板為了節省AC電容打孔空間,你有沒動過這個念頭?

    跌的這么厲害呢?正常情況下(via-out),信號從電容的管腳1進入后,經過電容本體,從管腳2離開,最后進入換層過孔。 至于via-in的信號流向分析,熟悉高速先生文章的朋友一定會記得,之前我們介紹
    發表于 08-11 16:16

    請問DTU的設備號都在什么情況下需要填寫,填寫的規則是什么?

    DTU的設備號都在什么情況下需要填寫,填寫的規則是什么?
    發表于 08-07 07:50

    請問CYW20835sleep mode的情況下,不進入SDS或HIDOF的情況下,底電流最低是多少?

    請問CYW20835sleep mode的情況下,不進入SDS或HIDOF的情況下,底電流最低是多少?
    發表于 07-07 07:54

    訓練完模型后用cls_video.pycanmvIDE運行,按著步驟操作但是攝像頭沒有識別到是什么情況

    訓練完模型后用cls_video.pycanmvIDE運行,按著步驟操作但是攝像頭沒有識別到是什么情況啊,沒有框出現
    發表于 06-10 06:57

    PCB設計如何用電源去電容改善高速信號質量

    的去電容,像下圖這樣(當然了,BGA和電容位于PCB不同的布局面,本視圖是為了大家更清楚的看到二者的相對位置)。 增加電容前后,3個電源
    發表于 05-19 14:28

    PCB設計如何用電源去電容改善高速信號質量

    PCB設計電源去電容改善高速信號質量?!What?Why? How?
    的頭像 發表于 05-19 14:27 ?794次閱讀
    <b class='flag-5'>PCB</b>設計如何用電源去<b class='flag-5'>耦</b><b class='flag-5'>電容</b>改善高速信號質量

    什么情況下用M12線性傳感器?

    工業自動化和精密測量領域,M12線性傳感器憑借其獨特的性能優勢,成為眾多行業不可或缺的關鍵組件。
    的頭像 發表于 05-14 14:42 ?607次閱讀

    FX2LP如何在不更改硬件的情況下對其進行重新編程?

    我正在使用 FX2LP/ CY7C68013A-128AXC設備(定制板),我有一些問題需要您的幫助。 1如果我的 EEPROM 已經有固件并且正在運行,如何在不更改硬件的情況下對其進行重新
    發表于 05-06 11:16

    面試常考:為什么芯片電源引腳的去電容一般選100nF?

    電流可不是慢慢來的,而是跳得特別快,像一陣陣“脈沖”。但是電源線和PCB走線又都有寄生電感,所以反應沒那么快,電壓就容易抖一,這就是“電源噪聲”。去電容就相當于個小“水庫”,緊挨著
    發表于 04-22 11:38

    DS1232LPS-2+T&amp;R,什么情況下,5腳RST會一直輸出高電平?

    DS1232LPS-2+T&R,這款芯片在什么情況下,5腳RST會一直輸出高電平?(正常時序是電有個400多ms的高電平后,一直處于低電平,如果7腳沒有及時喂狗,會觸發復位,也就是重復400多ms的高電平后,一直處于低電平)
    發表于 04-18 07:51

    開關電源的 PCB 布線設計有例子

    摘要:開關電源 PCB 排版是開發電源產品中的一個重要過程。許多情況下,一個紙上設計得非常完美的電源可能在初次調試時無法正常工作,原因是該電源的 PCB 排版存在著
    發表于 03-10 16:54