国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于減少LCD Driver IC芯片制造成本的方法分析和指南

弘模半導體 ? 來源:djl ? 2019-09-09 09:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

LCD驅動器制造商對成本是非常敏感的,有客戶找到公司希望降低芯片尺寸10%,以恢復成本競爭力和市場份額。ESD的魯棒性不是一個問題,但芯片尺寸(包括ESD面積)是一個挑戰。

Most of the manufacturer’s products achieved protection levels of 2kV HBM and 200V MM. A re-spin for ESD was required in only a limited number of cases. ESD protection was provided through a simple but effective dual diode plus power clamp approach, but even that consumed too much area.

大多數的制造商的產品達到保護靜電水平2KV HBM和200V MM。目前,很多廠商采用的ESD保護方案就是提供一個簡單但有效的雙二極管電源鉗的方法。當然這個方案是解決了ESD問題,可是帶來的問題是顯而易見的,那就是消耗過多的芯片面積。

Sofics studied the process and the application. We optimized the diode size and layout, reduced the I/O bus scheme and area, designed a new Sofics power clamp, and worked out a calculation sheet to determine optimum power clamp placement. This resulted in a 25% I/O size reduction, and an overall die area reduction of more than 12%, significantly cutting the product’s manufacturing cost.

在研究客戶的工藝及應用后,公司優化了二極管的規模和布局,減少了I/O總線方案和面積,同時設計了一種新的SOFICS電源鉗位,通過電源鉗位位置計算表獲得最佳的布局。這個改動帶來了25% I/O尺寸減少,整體芯片面積也減少了12%以上,大大降低了產品的制造成本。

Porting to the customer’s process and first product verification was completed within one silicon cycle, only 6 months from the start of the project. Immediately afterwards the first new LCD driver IC using the Sofics small area solution was released for mass production.

移植到客戶的過程和第一產品驗證也在一個硅周期內完成,從項目開始,總共只有6個月。緊接著第一個新的使用小面積LCD驅動IC的解決方案發布量產。

In addition to the die area reduction, our solution removed one mask and one step from the process, further reducing costs. It also established a design process for other ICs in the technology. Since the Sofics engagement the customer has been able to make consistently smaller I/O’s and power cells, and has reduced the power clamp repetition rate. These enhancements lead to smaller and hence cheaper product dies. The customer has been rewarded with significantly increased competitiveness and a bigger market share.

除了芯片面積減少,我們的解決方案從工藝過程中刪除了一個MASK(光罩)從而進一步降低成本。通過新的流程,公司還幫客戶建立了其他IC電路的ESD設計,使整個系列產品線受益。由于公司的參與,使得客戶已經能夠使用一致的I / O和POWER CELL,降低了電源鉗位使用的重復率。這些改善,讓客戶的芯片以更小的面積,更高的性價比進入市場,從而獲得了顯著的競爭力提升和更大的市場份額。

關于減少LCD Driver IC芯片制造成本的方法分析和指南

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466075
  • 驅動器
    +關注

    關注

    54

    文章

    9083

    瀏覽量

    155526
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TPS65178/TPS65178A:全可編程LCD偏置IC的深度解析

    可編程LCD偏置IC,憑借其豐富的功能和出色的性能,成為了眾多LCD應用的理想選擇。本文將對這款IC進行詳細的技術分析,探討其特點、應用以及
    的頭像 發表于 03-03 16:15 ?82次閱讀

    淺談鋁制程芯片去層核心分析方法

    ,掌握其去層分析方法,不僅能高效解決實際生產中的失效問題,更能為優化芯片制造工藝、提升器件可靠性提供關鍵支撐。
    的頭像 發表于 03-03 09:27 ?293次閱讀
    淺談鋁制程<b class='flag-5'>芯片</b>去層核心<b class='flag-5'>分析</b><b class='flag-5'>方法</b>

    TPS65162:LCD偏置IC的卓越之選

    TPS65162:LCD偏置IC的卓越之選 在電子設備的設計中,LCD偏置IC扮演著至關重要的角色。今天,我們就來深入了解一下德州儀器(TI)推出的一款緊湊型
    的頭像 發表于 03-01 14:30 ?507次閱讀

    TPS65146:緊湊型LCD偏置IC的深度解析與設計指南

    TPS65146:緊湊型LCD偏置IC的深度解析與設計指南 在電子設備中,特別是筆記本電腦和顯示器等產品,LCD面板的穩定供電至關重要。TI推出的TPS65146是一款專為TFT
    的頭像 發表于 03-01 13:55 ?511次閱讀

    詳解芯片制造中的可測性設計

    然而,隨著納米技術的出現,芯片制造過程越來越復雜,晶體管密度增加,導致導線短路或斷路的概率增大,芯片失效可能性大大提升。測試費用可達到制造成本的50%以上。
    的頭像 發表于 10-16 16:19 ?2775次閱讀
    詳解<b class='flag-5'>芯片</b><b class='flag-5'>制造</b>中的可測性設計

    PanDao:制造成本影響分析軟件工具

    摘要 . 本文介紹了一款名為“PanDao”的新軟件工具,專為光學系統設計人員打造。該工具能夠在設計階段模擬出最佳的制造流程和所需技術,并對設計參數和公差的制造成本影響進行分析。 在光學系統的生成
    發表于 05-12 08:55

    PanDao:光學制造鏈設計

    PanDao對平非球面BK7透鏡(圖1)的分析:將非球面度從4微米減少到2微米,總制造成本可以降低15.9%。 制造鏈風險分析 通過應用Pa
    發表于 05-12 08:51

    PanDao:光學設計階段透鏡系統的可生產性分析

    實現,現在可供廣泛的研究人員使用。 關鍵詞 光學設計、光學制造、人工智能、光學技術、透鏡、像差、公差、制造成本制造成本分析 介紹 計算機技術在科學、生產和生活的各個領域占有越來越大的空間,滲透到以前
    發表于 05-09 08:51

    PanDao:通過可生產性調控實現光學設計流程的動態優化

    性空間圖表:光學系統制造與裝配評估坐標圖。圖中光學公差(X軸)與機械公差(Y軸)數值增大代表公差放寬。通過PanDao劃定的最優工作區(圖中標出的區域),能夠在滿足系統性能要求的前提下,實現制造成本
    發表于 05-09 08:49

    PanDao:光學設計中的制造風險管理

    ,需綜合考慮現有設備與技術條件,確保在最低制造成本下實現最佳性能。此外,還需綜合考慮系統的穩定性、耐久性,以及制造商、終端用戶和環境的安全性。在優化后的制造流程中,每個加工步驟(例如拋光1)均需選用特定
    發表于 05-07 09:01

    PanDao:實際約束條件下成像系統的初始結構的生成

    ]對給定光學設計進行制造鏈建模與優化(實現最低制造成本與風險)。 2.實際約束條件下初始結構的生成 盡管FTR方法能夠兼容折射式與反射式表面(包括球面、非球面及自由曲面形態),但本文將聚焦于全球面透鏡
    發表于 05-07 08:57

    PanDao:光學制造過程建模

    設計師和光學制造鏈設計師之間的人機交互的可能性。圖1顯示了輸入到PanDao軟件中的非球面透鏡數據,圖2顯示了PanDao分析的結果,其中包含了沿最佳制造鏈所需的OFT、制造成本以及第
    發表于 05-07 08:54

    PanDao:光學加工評估

    要的加工技術 ?最佳制造鏈 ?最便宜的方法 ?最快的方法 ?制造風險評估 ?光學生命周期分析 三、應用舉例 1.專為光學設計師設計 表格中
    發表于 05-06 08:43

    電機高效再制造在企業生產中的應用

    電機高效再制造,就是將低效電機通過重新設計、更換零部件等方法,再制造成高效率電機或適用于特定負載和工況的系統節能電機(變極電機、變頻電機、永磁電機等)。其目的是使再制造后電機的效率達到
    發表于 04-07 17:31

    準諧振反激式開關電路分析及高能效設計指南

    、低電壓、電流擺率,降低了高次電磁噪音和輸出噪音。 10、低散熱需求。 11、低制造成本和系統成本。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內容有幫助可以關注、點贊、評論支持一下哦~)
    發表于 03-21 16:16