資料介紹
在語音的數字通信和數字存儲等應用領域,需要對多路語音信號進行實時采集和壓縮處理。如某語音記錄設備,需要對8路語音信號進行實時采集和壓縮處理,而且要求對采集到的語音數據的壓縮率盡量高。一般地,當要求語音數據壓縮后的碼流在10 Kbps左右時,需要采用語音的模型編碼技術。而模型編碼算法的運算量很大。因此,如一方面要求對多達8路的語音信號進行實時采集,另一方面又要求對各路的語音信號進行較高壓縮率的實時壓縮處理,對數據采集和處理系統提出了更高的要求。
由于VLSI技術的迅速發展,DSP(Digitalsig-nal processor數字信號處理器)的性能價格比得到了很大的提高,使得利用DSP的高速數據管理能力和處理能力來實現高速數據采集和處理成為實時數據采集和處理的一個新的發展方向?;诖?,本文介紹的多路語音實時采集與壓縮處理系統采用了高速DSP技術。
1 系統結構與工作原理
1.1 系統主要性能指標
采集語音信號通道數:8
語音信號帶寬:300~3 400 Hz
采樣速率:8 000 Hz
語音回放通道數:1
每路語音信號壓縮后碼流:13 Kbps
擴展ISA總線接口
系統在結構上包括三個主要部分,即8通道A/D和1通道D/A部分,DSP最小系統及DSP的DMA與ISA總線的接口。如圖1所示。

1.2 A/D及D/A
該部分由9片A-Law CODEC芯片TP3057組成。其中8片構成8通道A/D轉換器,另一片構成D/A轉換器,直接由DSP控制。該芯片采樣數據是8 000×8 bit A-Law PCM數據,每通道數字信號的輸入和輸出是64 KbpsPCM同步串行碼流。數據傳輸碼流速率是2.048 Mb/s。8片A-Law CODEC均掛接在同一2.048 Mb/s的同步串行數據總線上,2.048 Mb/s的數據分為32個時隙,每個通道的64Kbps數據的傳輸占用32個時隙中的一個。具體占用那一個時隙由時隙分配控制電路確定。
1.3 DSP最小系統
DSP是本系統核心部分,它完成對2.048 Mb/s的同步串行數據總線的控制,及對高達2.048 Mb/s串行數據碼流的采集、8路輸入語音的壓縮處理和1路語音的解壓縮處理。本系統采用的DSP是AnalogDevice公司的定點DSP,即ADSP-2181,其主要功能與特點如下:
(1)外接16.67 MHz晶振,指令周期為30 ns,33 MIPS運算速度,所有指令單周期執行。
(2)提供一個16位的DMA(IDMA)口,用于高速存取片內存儲器及裝載數據和程序。
?。?)提供一個8位自舉DMA(BDMA)口,用于從自舉程序存儲器中裝載數據和程序。
(4)程序RAM 24Bit×16 K,數據RAM 16Bit×16 K。
(5)16位字長運算精度。
?。?)提供兩個雙緩沖區的串口,具有硬件A/u律編解碼和自動緩沖(Auto-buffer)能力,其中的串口0具有多通道(Multichannel)的功能。
(7)提供6個外部中斷、13個可編程I/O引腳和JTAG仿真引腳。
由于DSP的上述功能和特點,使得DSP與A/D及D/A電路實現了無縫連接。其中串口0連接8路A/D的2.048 Mb/s的同步串行數據總線,串口1連接D/A CODEC電路。由于DSP具有16 K的程序RAM和16 K的數據RAM,所以對于本系統無需外擴存儲器,即由單片DSP就構成了本系統所需的最小DSP系統。
1.4 DSP的DMA與ISA總線的接口
ADSP2181片內集成了一個直接訪問其內部存儲器的16位DMA端口(IDMA PORT)。主機通過此接口可以直接訪問ADSP2181片內的程序和數據存儲器的任一單元。因而主機可以通過此端口對DSP加載程序、下載程序、讀取片內執行的狀態、實現與DSP的數據傳輸等操作。IDMA端口總線的16位數據和地址是復用的。由于DSP的程序存儲器是24位的,而DMA的數據總線寬度是16位,故對程序存儲器操作時,分為兩次,先對高16位操作,然后接著對最低8位操作。通過IDMA端口的存、取操作分如下兩步進行:
·IDMA地址鎖定操作
通過IDMA的地址鎖存信號(IAL),將14比特的地址信息和1比特的存儲器類型信息通過IDMA總線,在地址鎖存信號(IAL)的降沿時被鎖入到DSP片內的IDMA地址鎖存器。14比特地址信息確定了ADSP片內的存儲器地址,而存儲器類型位用來區分操作是對程序存儲器或數據存儲器。
·數據存、取操作
當地址信息被放入到IDMAA寄存器中后,通過加IDMA的IWR,IRD信號,實現對片內的指定地址的信息進行讀、寫操作。每次讀、寫操作后存儲器的地址值將自動的遞增,為下一次的讀寫操作做好準備。
本系統中通過ISA總線的I/O操作及IDMA口對DSP的內部存儲器進行訪問的。通過硬件譯碼滿足IDMA時序要求的控制信號IAL,IWR,IRD等及DSP的復位信號(RESET)。該接口占用了16個I/O地址空間。
1.5 通過IDMA端口裝載程序
ADSP2181通過兩種機制在上電、復位后自動裝載DSP程序。兩種機制由MMAP和BMODE兩個引腳的電平控制。當MMAP=0,BMODE=1時,ADSP2181自動在系統復位時,通過IDMA端口由主機加載DSP程序。主機首先必須裝載除程序的第一條指令外其它程序和數據到DSP的片內程序存儲器,最后才寫入對應程序RAM第一個單元的第一條指令。一當程序存儲器的0地址被寫入程序代碼后,DSP立即從地址0開始執行程序。
2 8路語音信號的數據采集
8路語音數字信號通過一2.048 Mb/s的同步串行數據總線傳輸到DSP。其中每個通道的數據是64 Kbps,每個通道占用2.048 Mb/s的同步串行數據總線的32個時隙中的一個,因此,共占用8個時隙。DSP通過對時隙分配電路的控制給8個通道各分配一個時隙。這樣,8個通道的每個通道的數據都在由DSP指定的時隙中傳輸。
由于VLSI技術的迅速發展,DSP(Digitalsig-nal processor數字信號處理器)的性能價格比得到了很大的提高,使得利用DSP的高速數據管理能力和處理能力來實現高速數據采集和處理成為實時數據采集和處理的一個新的發展方向?;诖?,本文介紹的多路語音實時采集與壓縮處理系統采用了高速DSP技術。
1 系統結構與工作原理
1.1 系統主要性能指標
采集語音信號通道數:8
語音信號帶寬:300~3 400 Hz
采樣速率:8 000 Hz
語音回放通道數:1
每路語音信號壓縮后碼流:13 Kbps
擴展ISA總線接口
系統在結構上包括三個主要部分,即8通道A/D和1通道D/A部分,DSP最小系統及DSP的DMA與ISA總線的接口。如圖1所示。

1.2 A/D及D/A
該部分由9片A-Law CODEC芯片TP3057組成。其中8片構成8通道A/D轉換器,另一片構成D/A轉換器,直接由DSP控制。該芯片采樣數據是8 000×8 bit A-Law PCM數據,每通道數字信號的輸入和輸出是64 KbpsPCM同步串行碼流。數據傳輸碼流速率是2.048 Mb/s。8片A-Law CODEC均掛接在同一2.048 Mb/s的同步串行數據總線上,2.048 Mb/s的數據分為32個時隙,每個通道的64Kbps數據的傳輸占用32個時隙中的一個。具體占用那一個時隙由時隙分配控制電路確定。
1.3 DSP最小系統
DSP是本系統核心部分,它完成對2.048 Mb/s的同步串行數據總線的控制,及對高達2.048 Mb/s串行數據碼流的采集、8路輸入語音的壓縮處理和1路語音的解壓縮處理。本系統采用的DSP是AnalogDevice公司的定點DSP,即ADSP-2181,其主要功能與特點如下:
(1)外接16.67 MHz晶振,指令周期為30 ns,33 MIPS運算速度,所有指令單周期執行。
(2)提供一個16位的DMA(IDMA)口,用于高速存取片內存儲器及裝載數據和程序。
?。?)提供一個8位自舉DMA(BDMA)口,用于從自舉程序存儲器中裝載數據和程序。
(4)程序RAM 24Bit×16 K,數據RAM 16Bit×16 K。
(5)16位字長運算精度。
?。?)提供兩個雙緩沖區的串口,具有硬件A/u律編解碼和自動緩沖(Auto-buffer)能力,其中的串口0具有多通道(Multichannel)的功能。
(7)提供6個外部中斷、13個可編程I/O引腳和JTAG仿真引腳。
由于DSP的上述功能和特點,使得DSP與A/D及D/A電路實現了無縫連接。其中串口0連接8路A/D的2.048 Mb/s的同步串行數據總線,串口1連接D/A CODEC電路。由于DSP具有16 K的程序RAM和16 K的數據RAM,所以對于本系統無需外擴存儲器,即由單片DSP就構成了本系統所需的最小DSP系統。
1.4 DSP的DMA與ISA總線的接口
ADSP2181片內集成了一個直接訪問其內部存儲器的16位DMA端口(IDMA PORT)。主機通過此接口可以直接訪問ADSP2181片內的程序和數據存儲器的任一單元。因而主機可以通過此端口對DSP加載程序、下載程序、讀取片內執行的狀態、實現與DSP的數據傳輸等操作。IDMA端口總線的16位數據和地址是復用的。由于DSP的程序存儲器是24位的,而DMA的數據總線寬度是16位,故對程序存儲器操作時,分為兩次,先對高16位操作,然后接著對最低8位操作。通過IDMA端口的存、取操作分如下兩步進行:
·IDMA地址鎖定操作
通過IDMA的地址鎖存信號(IAL),將14比特的地址信息和1比特的存儲器類型信息通過IDMA總線,在地址鎖存信號(IAL)的降沿時被鎖入到DSP片內的IDMA地址鎖存器。14比特地址信息確定了ADSP片內的存儲器地址,而存儲器類型位用來區分操作是對程序存儲器或數據存儲器。
·數據存、取操作
當地址信息被放入到IDMAA寄存器中后,通過加IDMA的IWR,IRD信號,實現對片內的指定地址的信息進行讀、寫操作。每次讀、寫操作后存儲器的地址值將自動的遞增,為下一次的讀寫操作做好準備。
本系統中通過ISA總線的I/O操作及IDMA口對DSP的內部存儲器進行訪問的。通過硬件譯碼滿足IDMA時序要求的控制信號IAL,IWR,IRD等及DSP的復位信號(RESET)。該接口占用了16個I/O地址空間。
1.5 通過IDMA端口裝載程序
ADSP2181通過兩種機制在上電、復位后自動裝載DSP程序。兩種機制由MMAP和BMODE兩個引腳的電平控制。當MMAP=0,BMODE=1時,ADSP2181自動在系統復位時,通過IDMA端口由主機加載DSP程序。主機首先必須裝載除程序的第一條指令外其它程序和數據到DSP的片內程序存儲器,最后才寫入對應程序RAM第一個單元的第一條指令。一當程序存儲器的0地址被寫入程序代碼后,DSP立即從地址0開始執行程序。
2 8路語音信號的數據采集
8路語音數字信號通過一2.048 Mb/s的同步串行數據總線傳輸到DSP。其中每個通道的數據是64 Kbps,每個通道占用2.048 Mb/s的同步串行數據總線的32個時隙中的一個,因此,共占用8個時隙。DSP通過對時隙分配電路的控制給8個通道各分配一個時隙。這樣,8個通道的每個通道的數據都在由DSP指定的時隙中傳輸。
dsp
加入交流群
掃碼添加小助手
加入工程師交流群
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 測量系統分析 1次下載
- 基于HDMI的全高清實時視頻采集與圖像處理系統 26次下載
- 系統分析用戶指南(英文版) 0次下載
- 系統分析方法 0次下載
- 多路語音實時采集與壓縮處理系統設計 2次下載
- 基于DSP的實時語音采集、處理系統的設計 10次下載
- 基于FPGA+DSP實時圖像采集處理系統設計 9次下載
- 嵌入式實時操作系統分析 10次下載
- 基于MATLAB的系統分析與設計信號處理 32次下載
- 基于PCI總線和DSP的實時圖像采集與處理系統 40次下載
- 基于DSP和DSP/BIOS的實時雷達信號采集與處理系統
- 基于DSP的多路音視頻采集處理系統設計
- 基于FPGA和DSP的光纖信號實時處理系統
- 基于DSP 和以太網的數據采集處理系統
- 基于DSP和以太網的數據采集處理系統
- 基于MATLAB的信號處理系統與分析 2.4k次閱讀
- 單端口網絡S參數測量系統分析 1.3k次閱讀
- 基于OMAP5910雙核處理器實現實時圖像處理系統的應用設計 3.2k次閱讀
- 基于DSP+FPGA+ARM的架構實現高速多路數據傳輸系統的設計 7.1k次閱讀
- 基于TMS320VC5402芯片和ADuC841轉換器實現數據采集處理系統的設計 1.7k次閱讀
- 基于DSP的實時嵌入式數字處理系統設計剖析 2.1k次閱讀
- 基于DSP和ARM的音頻處理系統設計 3.6k次閱讀
- 以FPGA和TMS320DM642為核心的實時圖像采集和處理系統設計詳解 3.2k次閱讀
- 基于信號處理和嵌入式應用的音頻處理系統的設計和實現 2.7k次閱讀
- 一款基于STM32的心電采集及分析處理系統的設計 1.1w次閱讀
- 一種基于DSP+FPGA視頻圖像采集處理系統的設計與實現 5.7k次閱讀
- 實時圖像處理系統的DMA控制器設計 3k次閱讀
- 基于多DSP與FPGA的實時圖像處理系統設計 4.7k次閱讀
- 基于SOPC的數據采集與處理系統設計 1.9k次閱讀
- 基于DSP的最小圖像采集處理系統設計 2.7k次閱讀
下載排行
本周
- 1MDD品牌三極管BC807數據手冊
- 3.00 MB | 次下載 | 免費
- 2MDD品牌三極管BC817數據手冊
- 2.51 MB | 次下載 | 免費
- 3MDD品牌三極管D882數據手冊
- 3.49 MB | 次下載 | 免費
- 4MDD品牌三極管MMBT2222A數據手冊
- 3.26 MB | 次下載 | 免費
- 5MDD品牌三極管MMBTA56數據手冊
- 3.09 MB | 次下載 | 免費
- 6MDD品牌三極管MMBTA92數據手冊
- 2.32 MB | 次下載 | 免費
- 7STM32G474 HRTIME PWM 丟波問題分析與解決
- 1.00 MB | 次下載 | 3 積分
- 8新能源電動汽車高壓線束的銅鋁連接解決方案
- 2.71 MB | 次下載 | 2 積分
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費
- 2NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 3PC5502負載均流控制電路數據手冊
- 1.63 MB | 22次下載 | 免費
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規格書
- 838.47 KB | 5次下載 | 免費
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8蘇泊爾DCL6909(即CHK-S009)單芯片電磁爐原理圖資料
- 0.08 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191439次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發燒友App





創作
發文章
發帖
提問
發資料
發視頻
上傳資料賺積分
評論