資料介紹
由于目前大部分的數(shù)字電路中,要求時(shí)序控制時(shí)間已達(dá)到 psec 的范圍。因此,在這些系統(tǒng)中,各種組件相互鏈接的導(dǎo)體不應(yīng)再只被看作是一根簡單的導(dǎo)線,而應(yīng)將視之為呈現(xiàn)了高頻效應(yīng)的傳輸線。如果這些傳輸線沒有經(jīng)過合理的設(shè)計(jì),而仍然以低頻的角度來看待這些傳輸線,那么它們將破壞訊號的完整性(Signal Integrity;SI),而卻無法分析之。
就以計(jì)算機(jī)內(nèi)部中央處理器(CPU)的速度來說,目前P4的中央處理器的速度約達(dá)到3.0 GHZ左右。試想,如此高速的頻率,相對所產(chǎn)生的傳輸線效應(yīng)一定更為顯著,因此在設(shè)計(jì)時(shí)就需更加的注意。當(dāng)電路的處理效能達(dá)到高速階段時(shí)(所謂高速是以其訊號的上升時(shí)間與導(dǎo)線的長度來做判斷),其傳輸線高頻的效應(yīng)便會(huì)呈現(xiàn)出來,開始有了種種電氣特性上的問題,例如:導(dǎo)線上的傳輸延遲、特性阻抗的改變、阻抗不匹配所產(chǎn)生的反射、導(dǎo)線間耦合所產(chǎn)生的串音等等。
基于上述的種種傳輸線高頻效應(yīng),會(huì)破壞數(shù)字信號的完整性,使電路產(chǎn)生誤動(dòng)作,因此在設(shè)計(jì)電路之前,若能對高速數(shù)字電路設(shè)計(jì)有所了解,便可免除日后Debug的程序,且提高工作效率,相對的也降低了所需的成本,一舉數(shù)得。
本文將針對高速數(shù)字電路設(shè)計(jì)(High-Speed Digital System Design)中最常見的串音噪聲作一分析與探討。
串音機(jī)制
「串音」常普遍的被考慮其對信號的影響在兩導(dǎo)線之間會(huì)有哪些噪聲的干擾,就是指一條導(dǎo)線上的能量耦合到其他導(dǎo)線上。它是由導(dǎo)線上通以信號所引起的電磁場交互作用而產(chǎn)生的;包括芯片(Chip)內(nèi)部、PCB(Printed Circuit Board)板、鏈接器(Connector)、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而隨著技術(shù)的發(fā)展,消費(fèi)者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串音現(xiàn)象;因此為了避免和減小這些串音,學(xué)習(xí)并了解串音的原理和如何在設(shè)計(jì)中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。
過度的導(dǎo)線耦合,即串音噪聲過大時(shí),將造成不良的影響有:
1.改變信號的完整性
2.改變傳輸線的時(shí)序(timing)
3.改變傳輸線的特性阻抗。
針對以上所提的串音問題,可以利用SPEED2000或是HSPICE進(jìn)行時(shí)域模擬與分析,觀察其在電路板上的電氣特性行為。
圖1.1為兩耦合導(dǎo)線間的等效電路架構(gòu),導(dǎo)線1代表干擾線、導(dǎo)線2代表受擾線。在此已考慮了傳輸線效應(yīng),所以可用離散模型以一個(gè)( )LC網(wǎng)絡(luò)來描述耦合傳輸線的結(jié)構(gòu),實(shí)際上等效電路應(yīng)包含R、L、G、C四個(gè)組件,但因此處暫不考慮傳輸線損耗的情形下,所以只需考慮L、C兩組件即可。值得注意的地方是整條傳輸線應(yīng)是由不斷延伸多對的LC網(wǎng)絡(luò)所組合而成的,并非只有一段L、C電路( 此方式有一個(gè)要素就是每個(gè)LC網(wǎng)絡(luò)的導(dǎo)線延遲時(shí)間須遠(yuǎn)小于信號的波長或是上升時(shí)間 )。由圖可看出兩耦合導(dǎo)線間的等效電路中存在著互感(Lm)、自感(Ls)、互容(CM)與自容(Cs)。

圖1.1 耦合導(dǎo)線間的等效電路架構(gòu)
就以計(jì)算機(jī)內(nèi)部中央處理器(CPU)的速度來說,目前P4的中央處理器的速度約達(dá)到3.0 GHZ左右。試想,如此高速的頻率,相對所產(chǎn)生的傳輸線效應(yīng)一定更為顯著,因此在設(shè)計(jì)時(shí)就需更加的注意。當(dāng)電路的處理效能達(dá)到高速階段時(shí)(所謂高速是以其訊號的上升時(shí)間與導(dǎo)線的長度來做判斷),其傳輸線高頻的效應(yīng)便會(huì)呈現(xiàn)出來,開始有了種種電氣特性上的問題,例如:導(dǎo)線上的傳輸延遲、特性阻抗的改變、阻抗不匹配所產(chǎn)生的反射、導(dǎo)線間耦合所產(chǎn)生的串音等等。
基于上述的種種傳輸線高頻效應(yīng),會(huì)破壞數(shù)字信號的完整性,使電路產(chǎn)生誤動(dòng)作,因此在設(shè)計(jì)電路之前,若能對高速數(shù)字電路設(shè)計(jì)有所了解,便可免除日后Debug的程序,且提高工作效率,相對的也降低了所需的成本,一舉數(shù)得。
本文將針對高速數(shù)字電路設(shè)計(jì)(High-Speed Digital System Design)中最常見的串音噪聲作一分析與探討。
串音機(jī)制
「串音」常普遍的被考慮其對信號的影響在兩導(dǎo)線之間會(huì)有哪些噪聲的干擾,就是指一條導(dǎo)線上的能量耦合到其他導(dǎo)線上。它是由導(dǎo)線上通以信號所引起的電磁場交互作用而產(chǎn)生的;包括芯片(Chip)內(nèi)部、PCB(Printed Circuit Board)板、鏈接器(Connector)、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而隨著技術(shù)的發(fā)展,消費(fèi)者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串音現(xiàn)象;因此為了避免和減小這些串音,學(xué)習(xí)并了解串音的原理和如何在設(shè)計(jì)中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。
過度的導(dǎo)線耦合,即串音噪聲過大時(shí),將造成不良的影響有:
1.改變信號的完整性
2.改變傳輸線的時(shí)序(timing)
3.改變傳輸線的特性阻抗。
針對以上所提的串音問題,可以利用SPEED2000或是HSPICE進(jìn)行時(shí)域模擬與分析,觀察其在電路板上的電氣特性行為。
圖1.1為兩耦合導(dǎo)線間的等效電路架構(gòu),導(dǎo)線1代表干擾線、導(dǎo)線2代表受擾線。在此已考慮了傳輸線效應(yīng),所以可用離散模型以一個(gè)( )LC網(wǎng)絡(luò)來描述耦合傳輸線的結(jié)構(gòu),實(shí)際上等效電路應(yīng)包含R、L、G、C四個(gè)組件,但因此處暫不考慮傳輸線損耗的情形下,所以只需考慮L、C兩組件即可。值得注意的地方是整條傳輸線應(yīng)是由不斷延伸多對的LC網(wǎng)絡(luò)所組合而成的,并非只有一段L、C電路( 此方式有一個(gè)要素就是每個(gè)LC網(wǎng)絡(luò)的導(dǎo)線延遲時(shí)間須遠(yuǎn)小于信號的波長或是上升時(shí)間 )。由圖可看出兩耦合導(dǎo)線間的等效電路中存在著互感(Lm)、自感(Ls)、互容(CM)與自容(Cs)。

圖1.1 耦合導(dǎo)線間的等效電路架構(gòu)
數(shù)字電路設(shè)計(jì)
加入交流群
掃碼添加小助手
加入工程師交流群
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 高速數(shù)字電路設(shè)計(jì).zip
- 高速數(shù)字電路設(shè)計(jì)教材-華為.zip
- 高速數(shù)字電路設(shè)計(jì)教材-華為 0次下載
- 華為黑魔書-高速數(shù)字電路設(shè)計(jì)PDF版 0次下載
- FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.
- 高速數(shù)字電路設(shè)計(jì)中的信號反射抑制綜述 15次下載
- 華為高速數(shù)字電路設(shè)計(jì)教材資源下載 102次下載
- 高速數(shù)字電路設(shè)計(jì)-華為 0次下載
- 模擬電路原理在高速數(shù)字電路設(shè)計(jì)的應(yīng)用分析《高速數(shù)字電路設(shè)計(jì)教材》 64次下載
- 高速數(shù)字電路設(shè)計(jì)大全 60次下載
- 高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì) 54次下載
- 高速數(shù)字電路設(shè)計(jì)(完整版) 0次下載
- 高速數(shù)字電路設(shè)計(jì)及EMC設(shè)計(jì) 0次下載
- 華為《高速數(shù)字電路設(shè)計(jì)教材》 0次下載
- 高速數(shù)字電路設(shè)計(jì)教程
- 如何使用 Verilog 進(jìn)行數(shù)字電路設(shè)計(jì) 1.9k次閱讀
- 硬件電路設(shè)計(jì)之晶體與晶振電路設(shè)計(jì) 4k次閱讀
- 數(shù)字電路中組合邏輯電路設(shè)計(jì)步驟詳解 8k次閱讀
- 高速串行數(shù)字電路設(shè)計(jì)工具:眼圖醫(yī)生的功能與應(yīng)用 2.4k次閱讀
- 計(jì)算機(jī)高速數(shù)字電路設(shè)計(jì)技術(shù)及措施 4.2k次閱讀
- 高速數(shù)字系統(tǒng)的串音是怎么引起的?應(yīng)該如何控制和消除 4.2k次閱讀
- 如何選擇高速數(shù)字電路的PCB板材 5.6k次閱讀
- 簡析模擬電路與數(shù)字電路 1.1w次閱讀
- 數(shù)字電路比模擬電路的優(yōu)點(diǎn) 1.9w次閱讀
- 高速數(shù)字電路電源系統(tǒng)的EMC設(shè)計(jì) 857次閱讀
- 數(shù)字電路之時(shí)序電路 2w次閱讀
- 數(shù)字電路之數(shù)字集成電路IC 7.7k次閱讀
- 射頻和數(shù)字電路設(shè)計(jì)的區(qū)別 3.7k次閱讀
- 高速電路設(shè)計(jì)中時(shí)序計(jì)算方法與應(yīng)用實(shí)例 8k次閱讀
- EDA技術(shù)進(jìn)行數(shù)字電路設(shè)計(jì) 4k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計(jì)報(bào)告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時(shí)間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論