国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

來(lái)個(gè)簡(jiǎn)單小測(cè)試,讓你真正了解晶體管

M8kW_icbank ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-10-30 10:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摩爾定律是由Intel 創(chuàng)始人之一的Gordon Moore 所提出來(lái)的:「集成電路(IC) 上可容納的晶體管數(shù)目,約每隔兩年便會(huì)增加一倍。」而Intel 執(zhí)行長(zhǎng)David House更曾言:「約每18 個(gè)月,芯片的效能將提高一倍(即更多的晶體管使其更快)。」

半導(dǎo)體行業(yè)大致按照摩爾定律發(fā)展了半個(gè)多世紀(jì),對(duì)二十世紀(jì)后半葉的世界經(jīng)濟(jì)增長(zhǎng)做出了貢獻(xiàn),并驅(qū)動(dòng)了一系列科技創(chuàng)新、生產(chǎn)效率的提高和經(jīng)濟(jì)增長(zhǎng)。個(gè)人電腦、網(wǎng)際網(wǎng)路、智慧型手機(jī)等技術(shù)改善和創(chuàng)新都離不開(kāi)摩爾定律的延續(xù)。

由于現(xiàn)代電腦、手機(jī)與家電的CPUGPU 等許多零件,都是以晶體管(Transistor) 為基本元件制成的集成電路(Integrated Circuit)。要了解電腦的大腦── CPU 運(yùn)作的基本原理,有關(guān)邏輯電路的基礎(chǔ)知識(shí)便十分重要。

先前我們?cè)跒槭裁措娔X是只有0與1的世界?世界上只有10種人,一種是懂二進(jìn)位的 一文中介紹了AND、OR、NOT等邏輯門(mén),和要怎么用邏輯門(mén)建立出邏輯電路來(lái)實(shí)現(xiàn)運(yùn)算。

然而我們卻還沒(méi)介紹「邏輯門(mén)是怎么建構(gòu)出來(lái)的」和「晶體管的功用是什么」這兩個(gè)重要的問(wèn)題。今天就讓我們來(lái)了解一下,如何利用晶體管來(lái)建立出邏輯門(mén)吧!

一天到晚聽(tīng)到半導(dǎo)體、CMOS、晶體管等名詞,卻搞不懂它的意義或功能嗎?來(lái)個(gè)簡(jiǎn)單的小測(cè)試:

如果你看得懂以上「CMOS」在維基百科的說(shuō)明文字,包括NMOS、PMOS,還有左方反相器(Inverter)的示意圖,歡迎關(guān)閉離開(kāi)這篇文章。若不太理解…今天這篇文章的任務(wù)很簡(jiǎn)單,保證閱讀完畢后一看就懂。讓我們開(kāi)始吧!

目前制作晶體管主流技術(shù)是采用一種稱(chēng)為「金氧半場(chǎng)效晶體管」 ( M etal- O xide- Semiconductor F ield- E ffect T ransistor)的技術(shù),采用這個(gè)名稱(chēng)的原因是因?yàn)槠渲邪粚友趸瘜樱l極(Gate)上可能會(huì)采用金屬作為材質(zhì)(但不一定要用金屬)。

因此又可稱(chēng)MOSFET、MOS 晶體管。MOS 晶體管主要又分成兩種類(lèi)型,一種為nMOS 晶體管、一種為pMOS 晶體管。

圖為nMOS 晶體管和pMOS 晶體管的電路符號(hào)

MOS 晶體管對(duì)外有三個(gè)連接:源極(Source)、汲極(Drain) 與閘極(Gate)。只看這個(gè)符號(hào)可能會(huì)覺(jué)得非常抽象,讓我們舉個(gè)簡(jiǎn)單的例子:

MOS 晶體管的工作原理和水龍頭很類(lèi)似,電路中的電流就好比水管中的水流,水流的來(lái)源就是「Source」、水流出的地方稱(chēng)為「Drain」,控制水流的水龍頭就是「Gate」。如果把Gate 打開(kāi),電流就會(huì)從Source 流到Drain,相當(dāng)于導(dǎo)通晶體管。

nMOS 晶體管導(dǎo)通的條件是在Gate 端連接高電位;若Gate 端連接低電位時(shí),nMOS 晶體管就不會(huì)導(dǎo)通。另一方面,當(dāng)pMOS 的Gate 端連接低電位時(shí),晶體管會(huì)導(dǎo)通、連接高電位則不導(dǎo)通。

就好似有兩種類(lèi)型的水龍頭,一種將把手向上拉才會(huì)出水、另一種將把手向下壓才會(huì)出水。

如果我們將 nMOS 與pMOS 兩組功能互相對(duì)應(yīng)的MOS晶體管組合在一起,就能做出一種非常省電的電路,稱(chēng)為CMOS (互補(bǔ)式金屬氧化物半導(dǎo)體, Complementary Metal-Oxide-Semiconductor)。而CMOS 也是目前實(shí)現(xiàn)集成電路最普遍的作法。

CMOS 雖然耗費(fèi)了相當(dāng)多的邏輯門(mén),但是省電又不容易發(fā)熱,因此廣泛被用在制作處理器、記憶體等數(shù)位邏輯電路上,因此CMOS 在半導(dǎo)體產(chǎn)業(yè)上占有非常重要的地位。

接下來(lái),就讓我們來(lái)看看:如何用晶體管建構(gòu)出邏輯門(mén)?先從其中最簡(jiǎn)單的一種邏輯──NOT講起。也就是用nMOS和pMOS建構(gòu)出NOT邏輯門(mén)。

從圖中可看出NOT Gate 的工作原理很簡(jiǎn)單,只要用兩個(gè)晶體管便能實(shí)現(xiàn)。

電路圖中的A 同時(shí)連接到了兩個(gè)晶體管的Gate端,一個(gè)nMOS 晶體管、一個(gè)pMOS 晶體管。

當(dāng) A 為0 時(shí),對(duì)于pMOS 晶體管來(lái)說(shuō)、它的 Gate 端為0 時(shí)是導(dǎo)通的,所以電源這一端的1 就能傳導(dǎo)過(guò)來(lái);同時(shí),nMOS 的Gate 端連接0 時(shí)是不導(dǎo)通的。所以最后X 這條電路就接到1。

這就是NOT 邏輯門(mén)使輸入電路A 為0、輸出電路X 為1 的運(yùn)作原理。

同理,電源是1、低電位是零,當(dāng)A 為1 時(shí),上面pMOS 的Gate 端是1,所以處于關(guān)閉狀態(tài)。而下面nMOS的Gate 端為1 時(shí),就處于導(dǎo)通狀態(tài),此時(shí)X 的輸出就是0。

接著,讓我們來(lái)看看AND 邏輯門(mén)的實(shí)現(xiàn)原理。

右邊的電路圖為NAND 電路原理,其中包含四個(gè)晶體管。NAND 邏輯門(mén)的真值表和AND 相反,為AND 再取NOT 的結(jié)果。我們需要的功能雖然是AND 邏輯門(mén),在這邊為什么卻不放AND 電路圖,而是放一個(gè)NAND 呢?

這是因?yàn)閷?shí)際上NAND 邏輯門(mén)的實(shí)現(xiàn)方式比AND 邏輯門(mén)更簡(jiǎn)單,所以通常會(huì)用一個(gè)NAND 加上一個(gè)NOT,就能很簡(jiǎn)單地實(shí)現(xiàn)AND 邏輯門(mén)的功能。

A、B 各連接了一個(gè) pMOS Gate、一個(gè)nMOS Gate。

當(dāng)B 等于1 時(shí),B 連接的pMOS Gate (左上方第一個(gè)晶體管) 不會(huì)導(dǎo)通;同時(shí),B 連接的nMOS Gate(右下方晶體管) 由于Gate 端為1 時(shí)會(huì)導(dǎo)通,即把0 傳遞過(guò)來(lái)。

同理,A 連接的 pMOS Gate 不會(huì)導(dǎo)通、nMOS 繼續(xù)導(dǎo)通將0 傳給電路X,最后輸出即為0。

也就實(shí)現(xiàn)了NAND 電路:A = 1, B = 1 → X = 0 的目標(biāo)。

讀者可以自己試著畫(huà)畫(huà)看A 、 B 的其他三種輸入,應(yīng)該能出現(xiàn)NAND 全部的輸出結(jié)果。以下為示意圖:

另外,還有OR 邏輯門(mén)、XOR 邏輯門(mén)…。事實(shí)上,所有的邏輯線(xiàn)路都可以用NAND 來(lái)合成,NAND 也被人稱(chēng)作萬(wàn)用邏輯門(mén)。

用一個(gè)NAND 邏輯門(mén),就能做出NOT、AND、OR 等邏輯門(mén)

最后的最后,帶大家重新看看CMOS的維基百科說(shuō)明。NMOS和PMOS已經(jīng)為大家介紹過(guò)了;而左邊那張圖…你發(fā)現(xiàn)了嗎?事實(shí)上就是「NOT邏輯門(mén)」,也就是「用NMOS和PMOS組出的NOT電路圖」。NOT邏輯門(mén)的另一個(gè)名字也叫Inverter。

不要被 靜態(tài)互補(bǔ)式金屬氧化物半導(dǎo)體反相器 …這一長(zhǎng)串咒語(yǔ)騙到啦!翻成英文就只是CMOS Inverter (NOT logic gate),此圖只是取所有CMOS邏輯門(mén)中、最簡(jiǎn)單實(shí)現(xiàn)的一種來(lái)作CMOS的范例。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12572

    瀏覽量

    374658
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80927
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147829

原文標(biāo)題:你真的了解晶體管?

文章出處:【微信號(hào):icbank,微信公眾號(hào):icbank】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘芯片測(cè)試:如何驗(yàn)證數(shù)十億個(gè)晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800億個(gè)晶體管。要如何確定每一個(gè)晶體管都在正常工作?這是一個(gè)超乎想象的復(fù)雜
    的頭像 發(fā)表于 03-06 10:03 ?55次閱讀
    揭秘芯片<b class='flag-5'>測(cè)試</b>:如何驗(yàn)證數(shù)十億個(gè)<b class='flag-5'>晶體管</b>

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩個(gè)電阻器組成,一個(gè)是串聯(lián)基極電阻器,另一個(gè)是基極-發(fā)射極
    的頭像 發(fā)表于 11-24 16:27 ?775次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過(guò)關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    英飛凌功率晶體管的短路耐受性測(cè)試

    本文將深入探討兩種備受矚目的功率晶體管——英飛凌的 CoolGaN(氮化鎵高電子遷移率晶體管)和 OptiMOS 6(硅基場(chǎng)效應(yīng)晶體管),在極端短路條件下的表現(xiàn)。通過(guò)一系列嚴(yán)謹(jǐn)?shù)?b class='flag-5'>測(cè)試,
    的頭像 發(fā)表于 10-07 11:55 ?3209次閱讀
    英飛凌功率<b class='flag-5'>晶體管</b>的短路耐受性<b class='flag-5'>測(cè)試</b>

    0.45-6.0 GHz 低噪聲晶體管 skyworksinc

    電子發(fā)燒友網(wǎng)為提供()0.45-6.0 GHz 低噪聲晶體管相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有0.45-6.0 GHz 低噪聲晶體管的引腳圖、接線(xiàn)圖、封裝手冊(cè)、中文資料、英文資料,0.45-6.0
    發(fā)表于 09-18 18:33
    0.45-6.0 GHz 低噪聲<b class='flag-5'>晶體管</b> skyworksinc

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    ,有沒(méi)有一種簡(jiǎn)單且有效的器件實(shí)現(xiàn)對(duì)電壓的選擇呢?本文將介紹一種電場(chǎng)型多值電壓選擇晶體管,之所以叫電壓型,是因?yàn)橥ㄟ^(guò)調(diào)控晶體管內(nèi)建電場(chǎng)大小來(lái)實(shí)現(xiàn)對(duì)電壓的選擇,原理是PN結(jié)有內(nèi)建電場(chǎng),通過(guò)外加電場(chǎng)來(lái)增大或減小
    發(fā)表于 09-15 15:31

    ?晶體管參數(shù)測(cè)試分類(lèi)、測(cè)試方法、關(guān)鍵技術(shù)發(fā)展和測(cè)試設(shè)備

    晶體管參數(shù)測(cè)試技術(shù) ? ? 一、測(cè)試參數(shù)體系 ? 晶體管參數(shù)測(cè)試主要涵蓋三大類(lèi)指標(biāo): ? 靜態(tài)參數(shù) ? 直流放大系數(shù)(hFE):反映
    的頭像 發(fā)表于 07-29 13:54 ?775次閱讀
    ?<b class='flag-5'>晶體管</b>參數(shù)<b class='flag-5'>測(cè)試</b>分類(lèi)、<b class='flag-5'>測(cè)試</b>方法、關(guān)鍵技術(shù)發(fā)展和<b class='flag-5'>測(cè)試</b>設(shè)備

    晶體管參數(shù)測(cè)試系統(tǒng)/測(cè)試儀主要功能,應(yīng)用場(chǎng)景

    晶體管參數(shù)測(cè)試系統(tǒng)是用于評(píng)估半導(dǎo)體分立器件電氣性能的專(zhuān)業(yè)儀器設(shè)備,其核心功能是對(duì)晶體管的靜態(tài)/動(dòng)態(tài)參數(shù)進(jìn)行精密測(cè)量與特性分析。以下是系統(tǒng)的關(guān)鍵要素解析: 一、系統(tǒng)核心功能 ?靜態(tài)參數(shù)測(cè)試
    的頭像 發(fā)表于 07-08 14:49 ?708次閱讀
    <b class='flag-5'>晶體管</b>參數(shù)<b class='flag-5'>測(cè)試</b>系統(tǒng)/<b class='flag-5'>測(cè)試</b>儀主要功能,應(yīng)用場(chǎng)景

    光電晶體管光耦合器 skyworksinc

    電子發(fā)燒友網(wǎng)為提供()光電晶體管光耦合器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有光電晶體管光耦合器的引腳圖、接線(xiàn)圖、封裝手冊(cè)、中文資料、英文資料,光電晶體管光耦合器真值表,光電
    發(fā)表于 07-03 18:30
    光電<b class='flag-5'>晶體管</b>光耦合器 skyworksinc

    下一代高速芯片晶體管解制造問(wèn)題解決了!

    可能超過(guò)初始版本的潛在優(yōu)勢(shì)。 改進(jìn)的可制造性 除了引入外壁之外,這種變化還帶來(lái)了兩個(gè)重要優(yōu)勢(shì):更簡(jiǎn)單的制造和更好的柵極集成度。柵極電極現(xiàn)在可以連接兩種類(lèi)型的晶體管,而無(wú)需跨越勢(shì)壘,從而簡(jiǎn)化了電路設(shè)計(jì)
    發(fā)表于 06-20 10:40

    無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢(shì)壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場(chǎng)效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1425次閱讀
    無(wú)結(jié)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>詳解

    什么是晶體管了解多少?知道怎樣工作的嗎?

    晶體管(Transistor)是一種?半導(dǎo)體器件?,用于?放大電信號(hào)?、?控制電流?或作為?電子開(kāi)關(guān)?。它是現(xiàn)代電子技術(shù)的核心元件,幾乎所有電子設(shè)備(從手機(jī)到超級(jí)計(jì)算機(jī))都依賴(lài)晶體管實(shí)現(xiàn)功能。以下
    的頭像 發(fā)表于 05-16 10:02 ?4570次閱讀

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    ,有沒(méi)有一種簡(jiǎn)單且有效的器件實(shí)現(xiàn)對(duì)電壓的選擇呢?本文將介紹一種電場(chǎng)型多值電壓選擇晶體管,之所以叫電壓型,是因?yàn)橥ㄟ^(guò)調(diào)控晶體管內(nèi)建電場(chǎng)大小來(lái)實(shí)現(xiàn)對(duì)電壓的選擇,原理是PN結(jié)有內(nèi)建電場(chǎng),通過(guò)外加電場(chǎng)來(lái)增大或減小
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24