国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-05-13 17:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

對于高速差分信號到底需要控制多少歐姆的阻抗,高速先生相信大部分工程師首先都會看下例如信號的協議文檔或者芯片的文檔,看看里面有沒有推薦的控制阻抗值。例如像PCIE信號,在4.0之后的阻抗會明確要求按照85歐姆來控制,USB阻抗會要求控制90歐姆等。除了這一部分有明確的阻抗要求外,其他沒明確要求的高速信號你們會控多少歐姆阻抗呢?就好像為什么PCB的單端走線要控制50歐姆一樣,差分走線如果沒有明確協議規定,那就按100歐姆來控制。很多工程師其實都不一定很清楚的知道內在的理論和原因,但是也會潛意識的控制100歐姆,可見100歐姆差分線這個觀念是多么的深入人心!

但是,深入人心歸深入人心,本文想探究的是:100歐姆真的是在任何產品中最好的阻抗選擇嗎?當然,從反射的理論來說,如果從收發芯片的負載到PCB的每個地方鏈路的阻抗都完美的做到100歐姆的話,那高速線控100歐姆肯定是最好的選擇啦!意味著鏈路上的任何地方阻抗都匹配,完全沒有反射的存在,這還能不好嗎?wKgaomZB10WAcUAiAACBIxGfarI752.jpg

真實情況會怎么樣呢?為了能有說服力,本文舉2個真實項目的仿真案例,大家一起細品細品哈!

案例一:板內芯片到芯片的25G信號仿真案例

wKgZomZB10aAGi0SAAGgZRnob4s410.jpg

在芯片到芯片的PCB鏈路中,除了PCB走線外,一定會存在一些阻抗不連續的結構,如上面的案例中,BGA兩端會存在過孔,接收端一般還會有交流耦合電容。有一定仿真經驗的小伙伴們都知道,像BGA的過孔,電容這個位置的阻抗一般來說都很難做到100歐姆,大部分的case無論怎么優化,都會低于100歐姆。這個時候我們來驗證如果這幾個阻抗不連續點的阻抗達不到100歐姆,例如做到比較理想的95歐姆左右的情況下,PCB走線分別按照100和降低到95歐姆控制時的無源仿真性能對比。

首先我們來看看芯片到芯片鏈路TDR阻抗的對比,也就是PCB走線選擇默認的100歐姆和降低到95歐姆來控制時的差異。

wKgaomZB10aAMS0oAAEAgbqWOR4027.jpg

當然從TDR阻抗來看,不能很直觀的看到差異,于是我們來看另外兩個更關鍵的指標,那就是插損和回損的指標。

wKgZomZB10eAOPEzAADsnOUOSO0089.jpg

從插損的指標看,在優化好幾個不連續點后,雖然100歐姆走線的仿真性能也就很不錯了,但是從仿真結果能看到,95歐姆PCB走線的結果更有優勢,無論是從回損還是插損的角度看,都是性能更好的一方。

案例二:經過背板連接器的芯片到芯片的25G信號仿真案例

另外一個案例就是跨版的25G信號的case了,整個系統的連接關系如下所示:

wKgaomZB10eAHTvBAAEiSghSryI861.jpg

前面單板上的BGA過孔的阻抗就不再敘述了,這里要關注的是跨版連接的高速連接器這個地方。本案例中用到的這款高速背板連接器是某知名廠家的產品,是一款在這個速率下很通用,得到有效驗證的連接器。

wKgZomZB10iAYXp5AACLA-5-bkc010.jpg

這款連接器廠家的標稱阻抗是多少呢?92歐姆,不是你們想象中的100歐姆哦。我們拿到其中的一對連接器信號的阻抗來看,的確也差不多。90歐姆出頭的樣子。

wKgZomZB10mAMf9FAACM3Lsw67U535.jpg

那我們還是一樣,這個系統的三塊互連的板子,我們分別把高速走線的阻抗按照100歐姆和降低到92歐姆來控制,看看性能的對比。

首先我們還是看看整個鏈路的TDR阻抗的對比,能明顯看到兩個連接器的低點,如下所示:

wKgaomZB10mAGgnnAACcylGEBTU207.jpg

那么插損和回損的性能對比又是怎么樣的呢?還是讓大家失望了,三塊板子控制92歐姆的走線還是會比100歐姆走線的性能來得好。

wKgZomZB10mAF3hPAADy1e_ev-M916.jpg

當然,這中的理論有點復雜,這里就不展開來分析了。從設計的角度來看,如果沒明確的要求,硬件工程師或者設計工程師按照100歐姆來控制高速走線本身也沒太大的問題,我們很多case按照100歐姆的差分信號設計也是完全沒有問題。本文更多的可能是給大家一種另類的思路,去尋找一些更優的設計方案。但是還是要弱弱的告示下哈,如果不經過比較精確的仿真,還是不要隨便去嘗試,因為你并不知道多少才是好,只有仿真才能很好的把鏈路的性能給量化出來,設計的朋友請謹慎使用這招,用得不好還是很容易翻車的哦!

問題來了:

列舉下大家的產品在PCB設計中常見的阻抗不連續的地方,并簡單描述下你們的設計優化方法?

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54018

    瀏覽量

    466337
  • 阻抗
    +關注

    關注

    17

    文章

    988

    瀏覽量

    49257
  • PCB
    PCB
    +關注

    關注

    1

    文章

    2309

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    結果,我們起拿出來看看大家就知道了。 高速先生的貫風格,先說結論,那就是測試發現50歐姆傳輸阻抗
    發表于 12-23 10:14

    相同PCB單板,相同信號的AC電容,為啥反焊盤不同?

    的數量,是影響阻抗的兩個主要因素。 在回答小劉的問題之前,我們可以看看當前設計阻抗100歐姆
    發表于 12-23 09:24

    機房布線,上、下走,哪個好?

    在數據中心布線系統方式時,很多朋友比較關心的是上好,還是下走好?這個問題直都有討論,
    的頭像 發表于 12-15 11:21 ?606次閱讀
    機房布線,上<b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個好?

    PCB板雙面布局的DDR表底居然不

    的想法,所以前面的線長度和阻抗的優化調整意見給到他們的時候,他們也能夠接受,并且表示贊同。當我們提出最后項優化方案后,他們就表示出了深深的不太理解了。 這
    發表于 12-11 10:43

    EXCUSE ME,表層的AC耦合電容和PCB內層的高速會有串擾?

    就是沒串擾??!但是串擾是沒了,只不過讓電容鏈路的信號質量承擔了所有。 我們知道,電容結構本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗
    發表于 12-10 10:00

    到底DDR能不能參考電源層?。?/a>

    高速先生成員--黃剛 些通用的PCB設計經驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速
    發表于 11-11 17:46

    單片機芯片選擇方案與論證

    選擇單片機芯片時需綜合考慮性能、成本、功耗、外設需求、開發支持等多方面因素。以下是系統的選擇方案和論證流程: 、選擇方案的核心步驟 1.
    的頭像 發表于 08-11 09:57 ?1265次閱讀

    PCB反焊盤的樣子越詭異,高速過孔的性能越好?

    高速先生成員--黃剛 隨著傳輸速率越來越高,在PCB設計上難做的地方早就不是的設計了,而是變成了過孔的設計。為什么怎么說呢,Chris給大家舉個栗子大家就知道了:你知道PCB板廠能夠給大家保證
    發表于 08-04 16:00

    別蒙我,PCB板上這幾對高速怎么看我都覺得樣!

    工程師,你們覺得下面兩對表層的高速,長度完全樣,性能會有區別嗎? 沒有過孔,就是表層的差分走,乍
    發表于 06-09 14:34

    PCB設計100

    (termination)與調整的拓樸。 4、差分布線方式是如何實現的? 差分對的布線有兩點要注意,是兩條的長度要盡量樣長,另
    發表于 05-21 17:21

    受控阻抗布線技術確保信號完整性

    核心要點受控阻抗布線通過匹配阻抗來防止信號失真,從而保持信號完整性。高速PCB設計中,元件與
    的頭像 發表于 04-25 20:16 ?1342次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術確保信號完整性

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗直往上跑

    般都竄不高,越長,竄得越高!Chris給大家做個簡單的仿真看看哈,假設我們設置個內層的傳輸疊層,使得差分線在線寬5mil,間距9mil的情況下滿足
    發表于 04-07 17:27

    文告訴你為什么不要隨便在高速旁邊鋪銅!

    1. 阻抗突變與信號反射 問題:高速信號依賴精確的阻抗控制(如50Ω或100Ω差分)。鄰近鋪銅
    發表于 04-07 10:52

    聊聊高速PCB設計100Gbps信號的仿真

    今年開始其實我們已經圍繞100G的高速信號仿真寫了多篇文章啦,2025年高速先生第篇文章就是和這個相關:當DEEPSEEK被問到:如何優化112GBPS信號過孔
    發表于 03-17 14:03

    PCB Layout中的三種策略

    = 2.2*0.0101*50/2 = 0.556ps通過計算可以看出,直角線帶來的電容效應是極其微小的。由于直角的線寬增加,該處的阻抗將減小,于是會產生
    發表于 03-13 11:35