国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

I2C總線緩沖器ASSP可處理寬電壓電平轉換范圍

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Peter Stonard ? 2022-06-14 10:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

微控制器MCU) 和相關設備的技術趨勢是更小的幾何尺寸,因此需要更小的工作電壓。電路設計人員面臨著將低壓信號連接到各種其他設備電壓的挑戰。I2C 總線以其定義的協議和雙向信號流對這些工作提出了獨特的問題。集成電平轉換總線緩沖器應用特定標準產品 (ASSP) 可以解決此問題,但也有其自身的障礙。

由于半導體制造技術的進步,最新的嵌入式計算設備具有較低的電源電壓。這正在創造更小的晶體管幾何形狀,這反過來意味著更低的擊穿電壓。因此,信號擺幅現在比以前小得多,低至 1 V(圖 1)。

圖 1:縮小的晶體管幾何尺寸導致擊穿電壓和信號擺幅比過去更低。

pYYBAGKn7baAcP2yAABheh3vvQo210.png

對于純數字信號,有幾種可用的接口設備可以將較小的信號轉換為 CPU 輸出端口的較高擺幅。同樣,這些相同的器件可用于將現有信號降壓為更小、更安全的輸入,用于新的低壓內核。例如,電壓電平轉換器 (VLT) 可以解決信號工作電壓的任何不匹配問題,但雙向 VLT 的設計卻很棘手。特定應用標準產品 (ASSP) 解決了這個問題。

I2C 總線基礎知識

I2C 總線依靠兩個電氣連接和兩個外部電阻器來實現完整的雙向信號傳輸。該協議是全面的,允許多個節點同時充當發送器和接收器,同時由于簡單可靠的多主機仲裁而避免總線沖突。

I2C 總線上的數據流由主機控制,主機提供稱為串行時鐘 (SCL) 的時鐘信號。數據沿稱為串行數據 (SDA) 的第二個電氣連接傳遞,并且 SDA 上的數據可能從主機流向從機,或以另一個方向流動。

I2C 總線的一個獨特特性是節點的線或邏輯連接。當總線空閑時,沒有節點消耗電流,總線信號被上拉電阻保持在邏輯 1(通常為 +5 V),SCL 和 SDA 各一個。信號由一個節點通過一個漏極開路驅動器拉低這些線路來斷言(盡管基于雙極技術的舊設備使用開路集電極設備來實現相同的結果)。主機發起每個數據事務,響應節點將 SDA 線拉低(響應設備也可能將 SCL 線拉低,但這種稱為“時鐘拉伸”的模式很少使用)。

雙向電壓電平轉換器 (VLT)

I2C 總線協議中沒有硬件流控制,這使得 VLT 協議不可知,但也帶來了電路設計挑戰(圖 2)。

圖 2: I2C 總線協議中不存在硬件流控制,這給電路設計帶來了挑戰。

pYYBAGKn7byAfHWPAACN0OEVqc4770.png

I2C 總線上的數據流向變化經常發生,實際上是在每八個時鐘周期或傳輸一個字節數據之后。第 9 個時鐘周期讀取從設備以確認發送的數據已被理解。在第 9 個時鐘周期期間,主機在 SDA 線上查找邏輯 0 確認(稱為“ACK”)或邏輯 1 未確認(稱為“NACK”)。VLT 負責可靠地來回傳遞這些信號。

在第一代 VLT 設計中,典型的電壓階躍是從高側的 5 V 到低側的 3.3 V(通常是采用新技術的一側)。一種常見的低成本轉換解決方案是單個場效應晶體管 (FET) 器件(圖 3)。

圖 3:使用場效應晶體管 (FET) 和無源電壓電平轉換器 (VLT) 是一種常見的、成本相對較低的電壓步進解決方案,盡管它存在局限性。

poYBAGKn7cKAcBimAACLjpiSs6M515.png

限制蔓延到這個拓撲中。雖然單個 FET 可以在兩個方向上傳遞信號,但使用適當的 VLT 就沒有隔離。一側的負載必須由另一側進行,從而限制了他們的吸引力。更糟糕的是,現有的低成本 FET 不太適合這些較低的總線電壓。想象一下在 DDR4 RDIMM 設計(2.5 V 部件)中看到的將 CPU 內核(1 V 信號)連接到控制器所需的 1 V 至 2.5 V 接口的情況。具有較低柵極閾值的 FET 是必要且可用的(價格合理),但 I2C 總線緩沖器 ASSP 也可以解決這些較低總線電壓的設計。I2C 總線緩沖器 ASSP 是基于 FET 的 VLT 的卓越解決方案。

I2C 總線緩沖器專用標準產品 (ASSP)

支持 I2C 擴展的 ASSP 已經存在了一段時間,更新的設計在一個令人印象深刻的范圍內解決了 VLT,包括僅在 1 V 電源上運行的下一代 CPU 和片上系統 (SoC)。因為 ASSP 設備是緩沖器,所以它們分別加載到 I2C 總線緩沖器的每一側。這對于不增加 CPU 或 SoC 的 I/O 引腳的負擔很重要,并且允許在緩沖設備的另一側連接更多節點;例如,新的智能手機和個人電子架構具有更多連接到 I2C 總線的傳感器(節點)。

向設計中添加任何總線緩沖器時需要小心,因為這些設備必須操縱總線電壓電平以避免致命的總線鎖定情況。簡單地說,I2C 總線緩沖器必須確定“A”側的低電平是來自其自己的輸出(即,“B”側的緩沖低電平)還是“A”側總線上的另一個外部設備。

總線緩沖器設計使用改變總線緩沖器輸出電壓的少數技術之一。在一種這樣的方法中,添加了一個小偏移電壓,該偏移電壓足夠小,不會干擾總線上的其他設備,但足以讓總線緩沖器知道來自總線上另一個節點的外部(和低得多)信號之間的差異,以及它自己的邏輯0信號。典型的靜態偏移僅為 90 mV。

總線速度改進

雖然早期的 I2C 總線以適中的速度移動(時鐘頻率為 100 kHz 或更低)并服務于當時的應用程序,但較新的應用程序需要更多的數據吞吐量,因此需要更快的時鐘。當前的 I2C 規范定義了信號的時序,增加了幾個高達1 MHz的新時鐘速度。這些時鐘速度被稱為“Fm+”(快速模式加),比以前的 Fm(快速模式)速度提高了 250%,后者將時鐘限制為 400 kHz。

請記住,決定總線時鐘速度的是總線主控器(通常是已內置于 MCU、CPU 或 SoC 設備中的功能)的操作。從設備和總線緩沖器不產生時鐘,也不關心時鐘精度;一個 800 kHz 的總線時鐘實際上可能以 20% 的容差運行。為了提高速度,必須降低總線負載(電容)??偩€緩沖器分離總線并隔離每個段的電容。

提高時鐘頻率并非沒有硬件挑戰。無法控制的更快時鐘和數據轉換可能會導致振鈴和下沖,因為 I2C 總線不是傳輸線,并且沒有足夠小的終端電阻來抑制快速信號邊沿。I2C 規范限制了邊沿的上升時間和下降時間??偩€段的上升時間由系統負載電容設置,該電容是節點和互連信號走線電容的總和。板級電路設計人員只能自由選擇 I2C 總線信號上拉電阻。

當 I2C 總線由現代高性能數字設備(CPU、MCU 和 SoC 類型)驅動時,需要注意減慢這些快如閃電的設備生成的時鐘和數據總線信號的下降沿。如有必要,應添加一個外部串聯電阻與雜散電容一起工作,以創建受控的下降時間并抑制 I2C 總線段上的任何振鈴?;蛘?,這可以通過添加一個小電容器來實現。

如果設計需要更高的數據吞吐量和在較低電源電壓下運行的更新技術組件,則希望在您的設計中添加一個 I2C 總線緩沖器(圖 4)。將 I2C 總線緩沖器的兩側視為單獨的總線,并選擇適合的上拉電阻。

圖 4:需要更高數據吞吐量和更新技術組件的設計可能需要集成 I2C 總線緩沖器電壓電平轉換器 (VLT)。此處顯示的是 NXP Semiconductors 的 PCA9617A 總線緩沖器,具有 Fm+ 速度和低至 1 V 的 VLT。

pYYBAGKn7cmAVYDcAADIYdLdc5M574.png

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 微控制器
    +關注

    關注

    48

    文章

    8381

    瀏覽量

    164589
  • mcu
    mcu
    +關注

    關注

    147

    文章

    18925

    瀏覽量

    398226
  • 總線
    +關注

    關注

    10

    文章

    3040

    瀏覽量

    91660
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深入剖析P82B96:I2C總線緩沖器的卓越之選

    ,我們就來深入探討一款優秀的I2C兼容雙雙向總線緩沖器——P82B96。 文件下載: p82b96.pdf 一、P82B96的核心特性 1.
    的頭像 發表于 12-27 14:50 ?951次閱讀

    PCA9306-Q1:雙路雙向 $I^{2}C$ 總線和 SMBus 電壓電平轉換器的詳細解析

    PCA9306-Q1:雙路雙向 $I^{2}C$ 總線和 SMBus 電壓電平轉換器的詳細解析
    的頭像 發表于 12-26 11:40 ?447次閱讀

    探索NXP P3S0210BQ:多功能I3C總線開關與電壓電平轉換器

    探索NXP P3S0210BQ:多功能I3C總線開關與電壓電平轉換器 在電子設計的廣闊領域中,尋找一款能夠高效處理復雜
    的頭像 發表于 12-24 15:55 ?358次閱讀

    探索P3S0210BQ:雙路雙向I3C總線開關與電壓電平轉換器

    P3S0210BQ是一款專為I3C總線設計的開關和電壓電平轉換器,它支持2:1(兩個控制到一
    的頭像 發表于 12-24 14:10 ?362次閱讀

    TCA9517:I2C和SMBus系統的雙向緩沖器

    TCA9517:I2C和SMBus系統的雙向緩沖器 在電子設計中,I2C和SMBus系統的擴展與電壓
    的頭像 發表于 12-23 14:00 ?371次閱讀

    深入解析TCA9617B:I2C總線中繼的卓越之選

    深入解析TCA9617B:I2C總線中繼的卓越之選 在電子工程師的日常設計工作中,I2C總線和SMBus系統的應用極為廣泛。而TCA961
    的頭像 發表于 12-22 15:20 ?492次閱讀

    TCA9801:I2C總線緩沖器/中繼的卓越之選

    TCA9801:I2C總線緩沖器/中繼的卓越之選 在電子設備的設計中,I2
    的頭像 發表于 12-18 17:40 ?676次閱讀

    TCA9800電平轉換I2C總線緩沖器/中繼:特性、應用與設計指南

    TCA9800電平轉換I2C總線緩沖器/中繼:特性
    的頭像 發表于 12-18 17:40 ?636次閱讀

    TCA9517-Q1電平轉換I2C總線中繼:設計與應用詳解

    TCA9517-Q1電平轉換I2C總線中繼:設計與應用詳解 在當今復雜的電子系統中,I2C和S
    的頭像 發表于 12-18 11:25 ?418次閱讀

    TCA39306雙向I2C總線和SMBus電壓電平轉換器技術解析

    TCA39306雙向I2C總線和SMBus電壓電平轉換器技術解析 在電子設計領域,電壓電平轉換
    的頭像 發表于 12-17 10:00 ?384次閱讀

    TCA39306-Q1 雙路雙向 I3CI2C 總線和 SMBus 電壓電平轉換器:特性、應用與設計要點

    TCA39306-Q1 雙路雙向 I3C、I2C 總線和 SMBus 電壓電平轉換器:特性、應用與設計要點 在電子工程師的日常工作中,
    的頭像 發表于 12-16 15:30 ?401次閱讀

    TCAL6408:8位轉換I2C總線/SMBus I/O擴展的深度剖析

    具有中斷輸出、復位和敏捷I/O配置寄存的8位轉換I2C總線、SMBus I/O擴展
    的頭像 發表于 12-16 11:45 ?1132次閱讀

    TCAL9539:低電壓轉換、16 位 I2C 總線、SMBus I/O 擴展的設計指南

    TCAL9539:低電壓轉換、16 位 I2C 總線、SMBus I/O 擴展的設計指南 一、
    的頭像 發表于 12-16 09:50 ?393次閱讀

    TCAL6416R:16位轉換I2C總線、SMBus I/O擴展的深度解析

    )的TCAL6416R,一款具有中斷輸出、復位輸入和敏捷I/O配置粘滯寄存的16位轉換I2C總線、SMBus
    的頭像 發表于 12-15 17:55 ?2225次閱讀

    Analog Devices Inc. ADuM1252雙向I2C隔離數據手冊

    Analog Devices Inc. ADuM1252雙向^I2C^隔離為要求在同一線路上雙向傳輸數據的應用(如 ^I2C^ )提供兩個雙向開漏通道。為防止閂鎖操作,第1側輸出包含專用緩沖
    的頭像 發表于 06-10 10:30 ?1005次閱讀
    Analog Devices Inc. ADuM1252雙向<b class='flag-5'>I2C</b>隔離<b class='flag-5'>器</b>數據手冊