国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

賽靈思Vivado ML版優化應用設計

YCqV_FPGA_EETre ? 來源:FPGA開發圈 ? 作者:FPGA開發圈 ? 2021-07-02 16:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思近日宣布推出 Vivado ML 版,這是業內首個基于機器學習(ML )優化算法以及先進的面向團隊協作的設計流程打造的 FPGA EDA 工具套件,可以顯著節省設計時間與成本,與目前的 Vivado HLx 版本相比,Vivado ML 版將復雜設計的編譯時間縮短了 5 倍,同時還提供了突破性的平均達 10% 的結果質量( QoR )提升。

Vivado ML 概述

1、基于 ML 的設計優化

加速設計收斂

與當前的 Vivado HLx 版本相比,全新w Vivado ML 版本在復雜設計上實現了高達 50%(平均 10%)的突破性結果質量 (QoR) 提升。

基于 ML 的邏輯優化、擁塞估計、延遲估計和智能設計運行等新功能和算法有助于自動化策略以減少時序收斂迭代。

2、協同設計環境

提升生產力

使用 Vivado IP Integrator 改進協作設計,使用全新的“塊設計容器”功能實現模塊化設計。

推廣基于團隊的設計方法,并允許采用分而治之的策略來處理具有多站點協作的大型設計。

3、全新高級 DFX 功能

編譯時間減少

Xilinx 引入了抽象 Shell 的概念,允許用戶在系統中定義多個模塊以進行增量和并行編譯。

與傳統的完整系統編譯相比,此功能可將平均編譯時間縮短 5 倍,最多可縮短 17 倍。

Abstract Shell 通過將設計細節隱藏在模塊之外來幫助保護客戶的 IP

功能介紹

1、高層次設計

Vivado IP Integrator 可提供基于 Tcl、設計期正確的圖形化設計開發流程。設計團隊在接口層面上工作,能快速組裝復雜系統,充分利用 Vitis HLS、Vitis Model Composer、Xilinx IP、聯盟成員 IP 和自己的 IP。通過利用全新提升的 Vivado IPI 和 HLS 的完美組合,客戶能將開發成本相對于采用 RTL 方式而言節約高達 15 倍。

2、驗證

應對當前復雜器件的驗證挑戰,需要在各種設計層面上應用大量工具及技術。Vivado 設計套件在緊密結合的環境中提供這些工具和技術,從而可加速模塊及芯片級設計的驗證。

3、實現

具有高級機器學習算法的 Vivado ML 設計套件提供了在運行時和性能方面具有顯著優勢的最佳實現工具。憑借用于綜合、布局、布線和物理優化的一流編譯工具以及 Xilinx 編譯方法建議,設計者可以加快設計周期的實現階段。

平臺版本

Vivado ML 標準版

Vivado ML 的器件受限免費版本。

Vivado ML 企業版

包括對所有 Xilinx 器件的支持。

文章出處:【微信公眾號:FPGA開發圈】

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636227
  • 賽靈思
    +關注

    關注

    33

    文章

    1798

    瀏覽量

    133425
  • 機器學習
    +關注

    關注

    66

    文章

    8553

    瀏覽量

    136928

原文標題:Vivado ML 版,讓設計更智能化

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高性能計算與高速通信的中堅力量 ——XCKU5P-2FFVB676I 深度解析

    解析
    的頭像 發表于 03-02 15:43 ?1522次閱讀

    國內哪家 SLIC 芯片支持定制?電子脫穎而出

    ,就讓我們一同聚焦電子科技。電子:自主研發的堅實后盾電子作為國內知名的數模混合芯片廠
    的頭像 發表于 01-20 14:49 ?1249次閱讀
    國內哪家 SLIC 芯片支持定制?<b class='flag-5'>賽</b><b class='flag-5'>思</b>電子脫穎而出

    工程師必入!288 元解鎖開發板

    做項目、練技術、備賽事卻找不到高性價比開發板?合眾恒躍重磅福利——ZYNQ系列開發板限時特惠,HZ-XC-7Z010-SP_EVM寵粉價僅需288元!
    的頭像 發表于 12-17 17:48 ?757次閱讀
    工程師必入!288 元解鎖<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>開發板

    強強聯合進軍萬億晶振市場,電子與一晶科技成立合資公司

    2025年11月20日,國內TOP級時頻科技企業浙江電子科技有限公司與國家級高新技術企業浙江一晶科技股份有限公司正式簽署合資協議,共同組建“浙江一晶科技有限公司”。雙方以“聚力
    的頭像 發表于 11-25 16:25 ?7752次閱讀
    強強聯合進軍萬億晶振市場,<b class='flag-5'>賽</b><b class='flag-5'>思</b>電子與一晶科技成立合資公司

    【精選直播】openDACS2025開源EDA與芯片宣講 題一:網表評估和優化

    openDACS2025開源EDA與芯片題一:網表評估和優化介紹線上宣講直播10月22日(周三)19:30精彩開播|宣講信息報告題目題宣講:網表評估和
    的頭像 發表于 10-21 08:05 ?1149次閱讀
    【精選直播】openDACS2025開源EDA與芯片<b class='flag-5'>賽</b>宣講 <b class='flag-5'>賽</b>題一:網表評估和<b class='flag-5'>優化</b>

    浙江電子科技有限公司產品手冊-元器件

    元器件產品選型手冊
    發表于 09-23 16:47 ?0次下載

    特威第二屆機器視覺方案大會圓滿收官

    近日,由易特威聯合舉辦的第二屆機器視覺方案大會在深圳福田會展中心成功舉行。本次大會以技術驅動與應用落地為核心,匯聚了行業專家、合作伙伴與資深工程師,共同探討了機器視覺領域的前沿技術與未來趨勢。
    的頭像 發表于 09-02 12:51 ?899次閱讀

    芯科羽處理器獲得國家級權威認可

    近日,中央電視臺《新聞聯播》節目專題報道深圳科技創新成果,重點聚焦前海企業睿芯科。節目中,睿芯科研發的“羽處理器”作為前海科創代表性成果亮相熒屏,充分彰顯了企業在高性能RISC-V芯片領域的自主創新實力。
    的頭像 發表于 08-19 11:25 ?1150次閱讀

    特威第二屆機器視覺大會即將舉辦

    去年盛夏,首屆易特威機器視覺技術大會點燃了行業創新的火花。易驚艷亮相的 TJ375 FPGA與
    的頭像 發表于 08-13 09:53 ?1088次閱讀

    創“芯”舞臺!爾芯邀您挑戰2025 EDA精英

    號角吹響,征程再啟!備受矚目的“2025中國研究生創芯大賽·EDA精英挑戰”現已正式拉開帷幕。作為多年深耕此領域的核心出題企業,爾芯榮幸發布本屆題——《支持重新組網的多FPGA系統布線算法
    的頭像 發表于 08-12 17:16 ?2075次閱讀
    創“芯”舞臺!<b class='flag-5'>思</b>爾芯邀您挑戰2025 EDA精英<b class='flag-5'>賽</b>

    授時系統廠家,授時系統哪家好?高精度授時系統助力華福證券授時服務新升級!

    技術驅動交易,時間決定價值!#授時系統SM2500助力#華福證券授時服務實現新升級!來源:華福證券技術驅動交易,時間決定價值!作為“#十四五”時鐘網的頂層優化設計的參與者,
    的頭像 發表于 05-23 10:34 ?563次閱讀
    授時系統廠家,授時系統哪家好?<b class='flag-5'>賽</b><b class='flag-5'>思</b>高精度授時系統助力華福證券授時服務新升級!

    快訊 | 嘉興市委書記陳偉一行蒞臨調研

    深化“教科人”一體、產學研融合!#嘉興市委書記#陳偉一行蒞臨調研,副總經理田永和等陪同調研。5月16日下午,市委書記陳偉在南湖區走訪創新平臺、科技型企業,專題調研人才工作。他強
    的頭像 發表于 05-23 10:22 ?902次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 嘉興市委書記陳偉一行蒞臨<b class='flag-5'>賽</b><b class='flag-5'>思</b>調研

    ×深交所 | 單北斗+5ns精度!單北斗改造方案,助力南方中心實現時序中樞戰略升級

    從GPS依賴到北斗自主,從百納秒到5納秒,單北斗升級改造方案助力深交所南方中心實現時序中樞的戰略升級
    的頭像 發表于 04-18 13:06 ?961次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>×深交所 | 單北斗+5ns精度!<b class='flag-5'>賽</b><b class='flag-5'>思</b>單北斗改造方案,助力南方中心實現時序中樞戰略升級

    2025 FPGA技術研討會北京站圓滿結束

    2025FPGA技術研討會北京站于4月10日在北京麗亭華苑酒店圓滿結束!本次研討會吸引了來自全國各地的行業專家、工程師及企業代表踴躍參與,現場座無虛席,氣氛熱烈。
    的頭像 發表于 04-16 09:14 ?1359次閱讀

    NucleiStudio_IDE下調試一直報all ones錯誤怎么解決?

    在看到大佬們的帖子之后,自己也嘗試將hummingbird v2移植到的板卡上,但是在IDE里一直報錯 一開始用的是Sipeed的調試器,后來買了芯來家的,都是同樣的問題 板卡的連線如圖,使用芯來調試器時候,店家說殼子套
    發表于 03-07 09:50