文章
-
華為Mate80黑科技上新:有源晶振如何穩(wěn)住每一次操作?2025-11-29 10:58
-
差分晶振和普通晶振的區(qū)別2025-11-24 16:57
-
有源晶振產(chǎn)品4個引腳和6個引腳使用上的定義2025-11-21 16:14
-
電子工程師指南:晶振不起振排查全流程2025-11-21 16:11
-
“可注射”腦機芯片瞄準老年癡呆,高精度晶振為何是它的“終極保單”?2025-11-21 16:02
-
GPU 與 AI 芯片「齊步走」:百萬機器人靠什么保持統(tǒng)一節(jié)奏?2025-11-21 15:54
-
AI眼鏡的下一站:穩(wěn)定清晰的視覺,需要一顆穩(wěn)定的“芯”2025-11-21 15:49
-
從“車找電”到“電找車”:有源晶振,憑什么成為系統(tǒng)的節(jié)拍核心?2025-11-21 14:31
-
為什么是3.3V與1.8V?3.3V與1.8V是哪里來的?2022-12-19 15:28
3.3V是因為當年演進到.35um工藝的時候柵極氧化層厚度減到了7nm左右,能承受的最大源漏電壓大概是4V。減去10%安全裕量是3.6V。又因為板級電路的供電網(wǎng)絡一般是保證+-10%的裕量,所以標準定在了3.6×0.9,3.3V。1.8同理,.18um節(jié)點柵極氧化層厚度進一步降到了4nm左右,ds耐壓極限降低到了大約2.3V。同樣的邏輯,先0.9變成2.07電壓 8650瀏覽量